0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

UCIe为后摩尔时代带来什么?

芯耀辉科技 来源:芯耀辉科技 2023-05-29 11:06 次阅读

随着摩尔定律的失效,芯片集成度的提高遇到了困难。英特尔Intel)创始人之一戈登·摩尔(Gordon Moore)于上世纪60年代提出,芯片集成度每18-24个月就会翻一番,性能也会提升一倍,这被称为摩尔定律。我们可以将摩尔定律比作一辆不断升级的汽车。每个18到24个月,这辆汽车就会升级换代,增加更多的功能和性能。比如,引擎会变得更强大,车身会更加轻便,空气动力学也会更加优化,使得这辆汽车更加高效和安全。同时,这辆汽车的制造成本也在不断降低,使得更多的人们能够拥有它。

随着晶体管尺寸的不断缩小,到了14/7纳米以下,芯片制造面临着一系列问题。第一是散热的问题,由于晶体管尺寸的缩小,芯片的尺寸也变得越来越小,这导致芯片内部的热量密度增加。同时,芯片内部的电路也变得更加复杂,这使得散热问题更加困难。因此,需要更高效的散热技术来避免芯片过热导致性能下降甚至损坏,例如通过优化晶体管布局和材料选择来降低功耗和热量产生。

另外,芯片制造还面临着良率问题。在芯片制造过程中,晶体管数量的增加和密集度的提高会增加芯片出现问题的概率。即使只有一个晶体管出现问题,整个芯片也可能无法正常工作。这会导致制造商的成本增加。据统计,制造65nm芯片的成本为2850万美元,而制造7nm的成本则需要近3亿美元,而到了5nm,这个成本还需要再次翻倍。此外,芯片制造的良率也受到晶圆大小的影响,晶圆越大,晶体管密度增加,晶圆上的芯片数量越多,良率也越低。因此,需要进行严格的测试来确保芯片的质量和可靠性。随着芯片的集成度和复杂度的不断提高,芯片制造的难度和成本不断增加,因此芯片的良率和测试也变得越来越重要。

这些问题使得制造商难以继续遵循摩尔定律的速度提高芯片的集成度和性能,因此需要采用新技术和新方法来解决这些问题。

3c36b796-fc12-11ed-90ce-dac502259ad0.png

不同工艺节点下的设计成本

(Source: IBS, as cited in IEEE Heterogeneous Integration Roadmap)

在后摩尔时代,Chiplet技术成为了重要的解决方案。Chiplet技术可以将不同或相同功能的芯片集成在一起,实现更高的计算和处理能力,同时也可以提高芯片的良率,并降低成本和风险。Chiplet技术的优势之一是可以将不同制造工艺的芯片集成在一起。举例来说,如果需要高性能的CPUGPU,可以选择使用5纳米或3纳米的工艺来制造,而对于一些IO和power等电路,可以使用成熟的工艺来制造,以降低成本和风险。这种做法的好处在于可以根据不同的需求选择不同的工艺,从而提高芯片的性能和灵活性,同时也可以降低成本和风险。

然而,Chiplet的发展面临着一个重要的瓶颈,即互连问题。

为了实现不同芯片之间高速、可靠互连,以实现数据传输和共享,Chiplet技术中采用了PCIe、BOW等接口标准。然而,这些标准并不是专为Chiplet设计的,或未定义完整的协议及封装等标准。这导致了芯片制造商之间的互操作性问题,限制了Chiplet技术的发展和应用。为了解决这个问题,通用Chiplet互联技术UCIe(Universal Chiplet Interconnect Express)标准应运而生。

UCIe是一个开放的行业互连标准,旨在为芯片制造商提供一种通用的芯片互连标准,以降低芯片互连的成本和风险,并促进Chiplet技术的生态系统拓张和推广。UCIe标准可以实现小芯片之间的封装级互连,具有高带宽、低延迟、经济节能的优点。该标准定义了完整的协议和封装,可以支持高速、可靠的芯片互连,并提供了灵活的拓扑结构和配置选项,以满足不同应用场景的需求。UCIe标准的开放性和通用性使得它可以被广泛应用于各种不同的计算领域,包括云端、边缘端、企业、5G、汽车、高性能计算和移动设备等,以满足对算力、内存、存储和互连不断增长的需求。通过采用UCIe标准,芯片制造商可以实现更高的计算和处理能力,同时也可以降低芯片制造的成本和风险。

UCIe标准是一种通用的芯片互连标准,其主要特点包括高带宽和低延迟、灵活性和可扩展性、可靠性以及生态系统完整性。高带宽和低延迟可以提高芯片的性能和效率,使其能够更好地满足不同应用场景的需求。灵活性和可扩展性可以支持不同的拓扑结构和配置选项,以满足不同应用场景的需求。可靠性可以确保芯片互连的可靠性和稳定性,从而提高芯片的可靠性和稳定性。生态系统完整性可以促进芯片制造商之间的合作和互操作性,推动其推广和普及。

UCIe标准是芯片设计和产业发展的一大亮点,它将为Chiplet的发展和应用带来更多的创新和机遇。未来,我们可以期待UCIe标准在数据中心人工智能云计算等领域发挥更加重要的作用,为我们的生活带来更多的便利和创新。

芯耀辉作为中国接口IP领军企业,于Chiplet早期就开始研究和开发相关技术,后又作为首批IP供应商于2022年4月加入UCIe组织,并率先推出了完整的Chiplet D2D解决方案,包括物理层、控制器和封装,能够更好地满足不同行业和应用的需求。同时,芯耀辉积极参与了中国首个原生Chiplet标准的制定,该标准由中国集成电路领域相关企业和专家共同主导,由工信部中国电子工业标准化技术协会于2022年12月审核发布。芯耀辉作为重点贡献企业,积极参与该标准的制定,为推动Chiplet的发展和应用作出了突出贡献。

此中国首个原生Chiplet标准,既定义了并口,也定义了串口,其协议层的自定义数据包格式与UCIe保持兼容,且在封装上的标准主要采用国内可实现的技术,可直接使用国内已有生态开发及落地Chiplet技术。所以,芯耀辉的参与和贡献加速了UCIe标准的推广和应用,还为后摩尔时代的芯片设计提供了一个完整的、可落地的Chiplet解决方案。随着技术的不断发展和创新,Chiplet将会在数据中心、人工智能、云计算等领域扮演越来越重要的角色。我们相信,有了UCIe标准的支持和芯耀辉等企业的积极参与,Chiplet将会迎来更加广阔的发展前景。Chiplet技术的不断发展和创新将为推动数字经济和智能化社会的发展作出更大的贡献。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    447

    文章

    47788

    浏览量

    409143
  • 摩尔定律
    +关注

    关注

    4

    文章

    622

    浏览量

    78521
  • 晶体管
    +关注

    关注

    76

    文章

    9054

    浏览量

    135216
  • chiplet
    +关注

    关注

    6

    文章

    379

    浏览量

    12418
  • UCIe
    +关注

    关注

    0

    文章

    40

    浏览量

    1568

原文标题:芯科普丨UCIe 为后摩尔时代带来什么?

文章出处:【微信号:AkroStar-Tech,微信公众号:芯耀辉科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    根据“摩尔时代”芯片行业如何发展?

    系统集成单颗芯片或是多芯片堆叠的方式,实现更多的功能。【解密专家+V信:icpojie】 在后摩尔时代,中国芯片发展形势相当严峻。据工信部显示,十余年来集成电路进口额长期处于各类商品之首,每年达
    发表于 06-27 16:59

    IC在后摩尔时代的挑战和机遇

    IC在后摩尔时代的挑战和机遇 后摩尔时代的特点   随着工艺线宽进入几十纳米的原子量级,反映硅工艺发展规律的摩尔定律">摩尔定律最终将难以为继。于
    发表于 02-21 09:13 1128次阅读

    摩尔定律时代的骨干网挑战

    摩尔时代的骨干网,面临着巨大的扩容压力,这是运营商面临的第一道坎;骨干网容量扩大后,一旦发生故障,影响会更加广泛,可靠性成为第二道坎;此外,网络不断扩容带来运维的复杂度增加。运营商应该如何迈过这三道坎?
    发表于 02-28 10:50 1199次阅读

    摩尔定律的演变 后摩尔时代的芯粒技术

    前言: 芯粒逐渐成为半导体业界的热词之一,它被认为是一种可以延缓摩尔定律失效、放缓工艺进程时间、支撑半导体产业继续发展的有效方案。 摩尔定律的演变 即便不是IT从业人士,想必也会听说过著名的摩尔
    的头像 发表于 11-05 10:02 2846次阅读

    摩尔时代集成电路产业特性及发展趋势

    摘要:摩尔时代集成电路产业追寻更小、更密、更快的方向发展,导致费用、人才、技术门槛极高,形成垄断。集成电路产业正在从摩尔时代迈入后摩尔时代,产业发展向高度集成、分散应用、多产品样式、材料多样性、淡化
    的头像 发表于 01-10 10:52 9803次阅读
    后<b class='flag-5'>摩尔时代</b>集成电路产业特性及发展趋势

    吴汉明以《后摩尔时代的芯片挑战和机遇》发表了演讲

    6月9日,2021世界半导体大会暨南京国际半导体博览会在南京召开,中国工程院院士、浙江大学微纳电子学院院长吴汉明以《后摩尔时代的芯片挑战和机遇》发表了演讲。 吴汉明院士表示,摩尔定律支撑着通讯技术
    的头像 发表于 06-17 16:43 1793次阅读

    重磅演讲:持续推进摩尔时代的IC设计艺术

    总裁石丰瑜(Michael Shih)先生受邀在本次峰会上为我们带来了题为《持续推进摩尔时代的 IC 设计艺术》的重磅演讲。在演讲中 Michael Shih 先生与我们分享了在摩尔时代不断变化的背景
    的头像 发表于 11-16 10:42 4751次阅读

    聚焦后摩尔时代,后摩尔时代集成电路产业如何突破

    集成电路产业是电子信息产业的核心,是支撑国家经济社会发展的战略性、基础性、先导性产业,也是我国当前需要重点突破的领域。而后摩尔时代如何占领技术制高点,抢占机遇实现逆势突围,是业界十分关注
    的头像 发表于 04-08 14:55 1350次阅读

    如何调节后摩尔时代的架构计算之争

    上海天数智芯半导体有限公司(以下简称“天数智芯”)首席技术官吕坚平博士受邀出席北京智源大会,在“AI平台与系统专题论坛”发表演讲,与多位专家一起讨论“如何调节后摩尔时代的架构计算之争”。
    的头像 发表于 06-13 16:50 1069次阅读

    普莱信智能孟晋辉出席CSPT 2022,共探后摩尔时代的封装技术

    11月14-16日,CSPT2022第二十届中国半导体封装测试技术与市场年会,在江苏南通国际会议中心隆重举行,普莱信智能总经理孟晋辉受邀出席,并做《后摩尔时代的封装技术,国产固晶设备的机遇与挑战》的主题演讲,普莱信智能的高端半导体封装设备解决方案,获得半导体同行的广泛认可。
    的头像 发表于 11-16 14:33 737次阅读

    摩尔时代,十大EDA验证技术趋势展望

    过去那种成本、性能、功耗的全面优势,摩尔定律确实是在进入一个发展平台期,也意味着我们进入了“后摩尔时代”。 半导体设计产业开始不仅是通过工艺的提升,而是更多考虑系统、架构、软硬件协同等,从系统来导向、从应用来导向去驱动
    发表于 01-04 10:48 311次阅读
    后<b class='flag-5'>摩尔时代</b>,十大EDA验证技术趋势展望

    摩尔时代,十大EDA验证技术趋势展望

    过去那种成本、性能、功耗的全面优势,摩尔定律确实是在进入一个发展平台期,也意味着我们进入了“后摩尔时代”。半导体设计产业开始不仅是通过工艺的提升,而是更多考虑系统、架构、软硬件协同等,从系统来导向
    的头像 发表于 01-05 09:29 545次阅读

    重磅:Keysight官宣加入UCIe联盟

    (Universal Chiplet Interconnect Express)。 同年,作为测试测量领域优质的供应商Keysight宣布加入UCIe联盟。 后摩尔时代的拯救者Chiplet 在过去数十年
    的头像 发表于 02-22 08:40 361次阅读

    SiP封装技术将制霸“后摩尔时代”?利尔达首款SiP模组应运而生!

    “后摩尔时代”制程技术逐渐走向瓶颈,业界日益寄希望于通过系统级IC封装(SiP,SysteminPackage)提升芯片整体性能。SiP将具有不同功能的主动元件和被动元件,以及微机电系统(MEMS
    的头像 发表于 07-20 09:50 616次阅读
    SiP封装技术将制霸“后<b class='flag-5'>摩尔时代</b>”?利尔达首款SiP模组应运而生!

    摩尔时代芯片互连新材料及工艺革新

    摩尔时代芯片互连新材料及工艺革新
    的头像 发表于 08-25 10:33 556次阅读
    后<b class='flag-5'>摩尔时代</b>芯片互连新材料及工艺革新