0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence推出Allegro X AI,旨在加速PCB设计流程,可将周转时间缩短10倍以上

Cadence楷登 来源:Cadence楷登 2023-04-07 10:27 次阅读

Allegro X AI 可自动执行 PCB 布局设计和小至中型 PCB 布线设计,将物理布局布线和分析用时从数天缩短至几分钟。

中国上海,2023 年 4 月 7 日——楷登电子(美国 Cadence 公司NASDAQ:CDNS)今日宣布推出 CadenceAllegroX AI technology,这是 Cadence 新一代系统设计技术,在性能和自动化方面实现了革命性的提升。这款 AI 新产品依托于 Allegro X Design Platform 平台,可显著节省 PCB 设计时间,与手动设计电路板相比,在不牺牲甚至有可能提高质量的前提下,将布局布线 (P&R) 任务用时从数天缩短至几分钟。

传统上,PCB 设计中的布局布线一直是一个耗时的手动过程,会影响产品上市速度。Allegro X AI 技术利用云端的扩展性来实现物理设计自动化,在提供 PCB 生成式设计的同时,还可确保设计在电气方面准确无误,并可用于制造。

这项新技术可自动执行器件摆放、金属镀覆和关键网络布线,并集成了快速信号完整性和电源完整性分析功能。使用生成式 AI 功能,客户可以简化自己的系统设计流程,将 PCB 设计周转时间缩短10 倍以上。

Allegro X AI 技术具有以下优势

提高生产力

采用可扩展架构,利用云端的计算基础设施,实现自动布局布线,从而大幅缩短设计周转时间。

更好的结果质量

利用生成式 AI 自动布局功能,能够在设计的早期阶段进行可行性分析。超越手动方法,探索更多解决方案可能性,进一步优化各类指标,如在缩短线长的同时遵守设计约束条件。

高效的设计收敛

Allegro X 平台与系统分析技术紧密集成,使用户可以优化设计的电气性能和热性能。

“Cadence 致力于提供融合人工智能和云技术的系统设计解决方案,确保最快的周转时间,”Cadence 公司研发副总裁 Michael Jackson说,“新推出的 Allegro X AI 技术巩固了 Cadence 在 PCB 设计方面的技术领先地位,带来了变革性的影响,通过人工智能驱动的自动化、增强的引擎性能,以及与 Cadence 系统设计和分析产品组合的集成,帮助客户提高生产力。”

新推出的 Allegro X AI 技术支持 Cadence 的智能系统设计(Intelligent System Design)战略,旨在帮助客户加速系统创新。更多信息请访问:www.cadence.com/go/AllegroXAI

客户评价

“Allegro X AI 技术将布局用时从几天缩短至几分钟,同时兼顾信号完整性和电源完整性的影响。搭载的 AI 技术还能提供新的布局方案。该技术极大地缩短了设计用时,将从根本上改变我们进行 PCB 设计的方式。”

—— Allan Nørgaard

CID,Velux PCB设计

“在施耐德电气,周转时间和最终产品的质量对业务成功至关重要。借助 Cadence 的 Allegro X AI 技术,我们可以显著缩短开发周期。硬件设计师可以对密度和复杂性进行评估,并调整电气设计,确保快速高效地完成设计,并提高生产力。”

—— Jean-Christophe Dejean

施耐德 PLM流程与管理副总裁

“设计师的工作效率对于 Kioxia 的业务成功至关重要。我们的团队正在与 Cadence 密切合作,利用 Allegro X AI 技术实现 IC 封装和 PCB 参考设计的自动布局布线,大幅度缩短了设计周转时间。”

——Chiaki Takubo

Kioxia Corporation封装和测试技术部技术主管

审核编辑:汤梓红
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4225

    文章

    22484

    浏览量

    385935
  • Cadence
    +关注

    关注

    62

    文章

    882

    浏览量

    140798
  • AI
    AI
    +关注

    关注

    87

    文章

    26479

    浏览量

    264108
  • allegro
    +关注

    关注

    42

    文章

    627

    浏览量

    144040

原文标题:Cadence 推出 Allegro X AI,旨在加速 PCB 设计流程,可将周转时间缩短 10 倍以上

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    Cadence Allegro16.5教程

    电子发烧友网站提供《Cadence Allegro16.5教程.pdf》资料免费下载
    发表于 04-17 09:22 1次下载

    PCB设计流程详解

    做任何复杂的事情,都会有着规定的流程PCB设计也不例外,但是设计流程不是固定,我们团队提供的只是一个参考,不同的项目,不同的情况,以及不同的工程师设计习惯,都有着不一样的设计流程,但
    的头像 发表于 01-10 16:11 870次阅读
    <b class='flag-5'>PCB设计</b><b class='flag-5'>流程</b>详解

    PCB设计布线Cadence 20问

    Cadence Allegro现在几乎成为高速板设计中实际上的工业标准,版本是2011年5月发布的Allegro 16.5。和它前端产品 Capture 的结合,可完成高速、高密度、多层的复杂
    发表于 01-05 15:34 264次阅读

    pcb设计一般流程步骤

    pcb设计一般流程步骤
    的头像 发表于 12-13 17:30 2085次阅读

    如何在Cadence Allegro软件中制作通孔焊盘

    通孔焊盘可以说是PCB中最常见的焊盘之一了,对于插针等插件元器件的焊接,其采用的焊盘大都是通孔焊盘。下面就来简单介绍一下如何在Cadence Allegro软件中制作通孔焊盘。
    的头像 发表于 10-21 14:10 1609次阅读
    如何在<b class='flag-5'>Cadence</b> <b class='flag-5'>Allegro</b>软件中制作通孔焊盘

    Imagination在OnCloud平台上使用AI驱动的Cadence Cerebrus优化PPA结果,加快低功耗GPU的交付

    和软件许可容量,从而缩短周转时间 中国上海,2023 年 10 月 18 日 ——楷登电子(美国 Cadence 公司,NASDAQ:CDN
    的头像 发表于 10-18 15:50 179次阅读

    Cadence 推出新的系统原型验证流程,将支持范围扩展到 3Dblox 2.0 标准

    多芯粒设计周转时间 中国上海,2023 年 10 月 8 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布推出
    的头像 发表于 10-08 15:55 271次阅读

    Cadence_Allegro_PCB设计详细教程

    Cadence_Allegro_PCB_设计详细教程全集下载
    发表于 09-28 07:13

    Cadence 定制/模拟设计迁移流程加速 TSMC 先进制程技术的采用

    AI 驱动的 Cadence Virtuoso Studio 助力 IC 设计在 TSMC 的制程技术之间实现迁移时自动优化电路 ●  新的生成式设计技术可将设计迁移时间
    的头像 发表于 09-27 10:10 351次阅读

    Allegro_PCB_设计详细教程

    Cadence_Allegro_PCB_设计详细教程全集下载
    发表于 09-27 06:02

    Cadence Allegro 22.1-1-3-将网络显示在焊盘、走线、铜皮上

    Cadence Allegro 22.1-1-3-将网络显示在焊盘、走线、铜皮上
    的头像 发表于 09-25 09:12 2076次阅读
    <b class='flag-5'>Cadence</b> <b class='flag-5'>Allegro</b> 22.1-1-3-将网络显示在焊盘、走线、铜皮上

    请问在Cadence中钻孔重叠如何检查呢?

    使用Cadence Allegro进行PCB设计时,经常用到Subdrawing功能进行走线和孔的复用,Subdrawing的孔和线避免不了与原用的线和孔进行重叠。
    的头像 发表于 09-22 10:45 1608次阅读
    请问在<b class='flag-5'>Cadence</b>中钻孔重叠如何检查呢?

    Cadence 推出新一代 AI 驱动的 OrCAD X 平台,支持Cadence OnCloud,助力PCB设计提速 5 倍

    内容提要 生成式 AI 自动化,将布局布线时间由几天缩短到几分钟 集成 Cadence OnCloud,支持数据管理和合作,与易于使用的新版 layout 界面一起配合,有效提升设计人
    的头像 发表于 09-14 13:40 1616次阅读
    <b class='flag-5'>Cadence</b> <b class='flag-5'>推出</b>新一代 <b class='flag-5'>AI</b> 驱动的 OrCAD X 平台,支持<b class='flag-5'>Cadence</b> OnCloud,助力<b class='flag-5'>PCB设计</b>提速 5 倍

    Cadence 与 Arm 合作,成功利用 Cadence AI 驱动流程加速 Neoverse V2 数据中心设计

    内容提要 ● Cadence 优化了其 AI 驱动的 RTL-to-GDS 数字流程,并为 Arm Neoverse V2 平台提供了相应的 5nm 和 3nm 快速应用工具包(RAK),助力设计人
    的头像 发表于 09-05 12:10 3203次阅读

    Cadence定制设计迁移流程加快台积电N3E和N2工艺技术的采用速度

    ,包括最新的 N3E 和 N2 工艺技术。这一新的生成式设计迁移流程Cadence 和台积电共同开发,旨在实现定制和模拟 IC 设计在台积电工艺技术之间的自动迁移。与人工迁移相比,已使用该
    的头像 发表于 05-06 15:02 856次阅读