0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

库瀚科技全球首款RISC-V架构PCIe5.0 SSD主控性能发布

科技讯息 来源:科技讯息 作者:科技讯息 2022-11-10 16:42 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

不足5瓦的超低功耗,高达250万的超高性能

RISC-V已成为芯片架构第三级,但迟迟未见高性能芯片方案成熟落地,库瀚团队基于20余年企业级存储及芯片设计经验打破这一局面,现已率先实现全球首颗落地解决方案的RISC-V架构PCIe5.0企业级SSD主控Aurora,并仅用3个月时间完成性能验证,与产业伙伴一同开启国内高端旗舰SSD主控芯片自主低碳新时代。

性能达业内顶尖水平

81D3E1E4C1AD94890D86B1714683CE4D4C2E83C6_size156_w555_h493.png

库瀚Aurora实测PCIe5模式下性能达到顺序读14GB/s,顺序写10GB/s,随机读>2.5M IOPS,随机写2.2M IOPS,稳态随机写>550K IOPS。PCIe4模式下性能为顺序读7100MB/s、顺序写6800MB/s,随机读1750K IOPS、稳态随机写400~500K IOPS。两种模式下均实现业内顶尖的性能水准。

*注:

1.顺序读写测试条件:FIO, QueueDepth=128, BlockSize= 128KB

2.随机读写测试条件:FIO, QueueDepth=256, BlockSize= 4KB

芯片能效达50K IOPS/W

关于Aurora设计过程中克服的挑战,库瀚芯片设计总监刘延峰表示,“升级PCIe协议实现性能的提升是SSD性能上升的标准路径,但随着主控性能提升,采用传统架构的SSD会出现比较严重的发热情况,尤其是PCIe5.0接口,发热问题更为突出。直接影响了芯片实际使用性能。库瀚团队一个核心的突破,就是保证了Aurora充分实现PCIe5.0带来的性能跃迁的基础上,实现了非常低的功耗。”每个公司都能用RISC-V,但并非每个公司都能用好RISC-V。库瀚科技基于核心团队20余年的存储芯片设计经验积累以及对新一代存储整体技术栈的理解,充分把握RISC-V开源、极简、模块化的特点,创新设计库瀚Aurora芯片,最终实现以低于5W的工作功耗,实现250万IOPS的随机读性能,围绕数据存储绿色发展问题,有望为我国在数字经济时代实现双碳目标形成巨大的助力。

创新架构实现定制化指令集,支持高度灵活软硬融合存储方案

库瀚 Aurora 采用混合RISC-V处理器控制平面,支持定制非标准NVMe命令集,实现固件高度灵活,帮助客户实现独特的客制化功能。同时,库瀚Aurora自研智能软/固件监测方案 ,可按需监测SSD运行情况,提高SSD性能及寿命,优化企业级服务的质量。例如库瀚Aurora具备可供固件使用的可编程硬件警告能力,灵活监控影响QoS的后台活动;可编程暂停/恢复NAND闪存操作能力,以提高读取QoS;以及灵活的ZNS或软件定义的数据放置提示/指南,以减少后端的数据搬迁活动。

库瀚Aurora从研发初期就紧贴客户和产业的实际需求,已与多家客户及产业伙伴深度合作多时,其中,库瀚已于8月联合中国电子云发布全球首个PCIe5.0云定义固态存储解决方案CEAFLASH,定制诸如了增强版ZNS等前沿技术方案,通过更高的可用容量、更高的IOPS、更低的延迟、更灵活的客制化功能,助力云和超大规模数据中心客户降本增效。

库瀚始终追求以卓越的技术实现更高的客户价值,以库瀚Aurora 成功完成性能验证为契机,诚邀更多企业级产业链伙伴共建高性能、低功耗的RISC-V PCIe 5.0 数据中心生态,共同应对海量实时数据时代对高性能、低碳数字经济“新基建”的技术挑战。

关于库瀚

由存储工业界海归专家团队联合创办,聚焦企业级存储最具挑战的基础设施层软硬件关键技术研发与产业化,致力于通过可自主演化的可控RISC-V架构关键技术产品——存储服务器处理芯片SPU、SSD主控芯片Aurora与存储基础软件StorEngine,以软硬件融合技术,实现业界最优的总拥有成本(TCO)、功耗(Power Efficiency)、性能(IOPS)、延时(Latency)、服务质量(QoS),重构数据中心存储基础设施,为广泛的人工智能应用、在线交易等低延时、海量数据存储场景赋能,并建立新一代数据中心存储行业标准。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • SSD
    SSD
    +关注

    关注

    21

    文章

    3152

    浏览量

    122620
  • PCIe
    +关注

    关注

    16

    文章

    1483

    浏览量

    88946
  • RISC-V
    +关注

    关注

    49

    文章

    2954

    浏览量

    53572
  • 库瀚科技
    +关注

    关注

    0

    文章

    6

    浏览量

    194
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    全球!进迭时空 RISC-V AI CPU K3 成功适配 OpenHarmony 6.1

    近日,进迭时空与中国科学院软件研究所携手取得重要技术突破——RISC-VAICPU芯片K3成功运行OpenHarmony6.1系统,成为全球支持OpenHarmony6.1版本的
    的头像 发表于 04-16 18:02 388次阅读
    <b class='flag-5'>全球</b><b class='flag-5'>首</b><b class='flag-5'>款</b>!进迭时空 <b class='flag-5'>RISC-V</b> AI CPU K3 成功适配 OpenHarmony 6.1

    忆联AM6D1以DRAMLess架构重塑性能与成本平衡

    随着PCIe 5.0 SSD逐渐普及,如何在极致性能与成本控制间取得平衡,成为存储厂商的核心攻坚课题。忆联洞察趋势,推出行业领先的DRAMLess
    的头像 发表于 03-05 16:07 1036次阅读
    忆联AM6D1以DRAMLess<b class='flag-5'>架构</b>重塑<b class='flag-5'>性能</b>与成本平衡

    OrangePi RV2 深度技术评测:RISC-V AI融合架构的先行者

    OrangePi RV2是香橙派推出的一基于RISC-V架构的AI开发板,搭载KY X1八核处理器。该板以“CPU 融合AI”为核心理念,内置2TOPS算力,并支持双M.2 NVMe、双千兆网口等
    发表于 03-03 20:19

    芯源CW32 MCU有RISC-V架构的MCU嘛?性能如何?

    芯源CW32 MCU有RISC-V架构的MCU嘛?性能如何?
    发表于 12-10 06:16

    探索RISC-V在机器人领域的潜力

    :为何选择MUSE Pi Pro? 本次测评源于参与“CIE全国RISC-V创新应用大赛”。我选择MUSE Pi Pro开发板作为平台,主要目的是为了深入探索RISC-V架构在高性能
    发表于 12-03 14:40

    瑞芯微RISC-V芯片已量产,性能、功耗平衡更佳

    在消费电子、车载视觉等领域占据重要地位。然而,面对全球芯片产业格局的深刻变化,瑞芯微也启动RISC-V架构研发,通过"Arm+RISC-V"双轨战略构建技术护城河。   RV1126
    的头像 发表于 10-23 09:13 1.2w次阅读
    瑞芯微<b class='flag-5'>RISC-V</b>芯片已量产,<b class='flag-5'>性能</b>、功耗平衡更佳

    全球RiSC-V企业级模拟平台,跃昉科技LeapEMU正式亮相

    9月19日,广东跃昉科技在珠海举办的“RISC-V软件生态研讨会上”,公司正式发布全球支持超128核
    的头像 发表于 09-25 00:32 4346次阅读
    <b class='flag-5'>全球</b><b class='flag-5'>首</b><b class='flag-5'>款</b><b class='flag-5'>RiSC-V</b>企业级模拟平台,跃昉科技LeapEMU正式亮相

    128核突破!全球!跃昉LeapEMU模拟平台发布

    国际会展中心举办的“RISC-V软件生态研讨会”上,广东跃昉科技有限公司首席运营官袁博浒正式发布全球支持超128核
    的头像 发表于 09-23 17:29 875次阅读

    全球Silicon 100:中国高性能RISC-V力量强势入围

    近日,EETimes重磅发布2025年度全球电子与半导体创新风向标——Silicon100榜单,甄选全球最具创新活力与成长潜力的100家新兴企业。RISC-V跻身榜单核心赛道,海外Ri
    的头像 发表于 08-11 11:41 2705次阅读
    <b class='flag-5'>全球</b>Silicon 100:中国高<b class='flag-5'>性能</b><b class='flag-5'>RISC-V</b>力量强势入围

    最新PCIe5.0 U.2硬盘抽取盒— ICY DOCK MB491V5K-B 开箱测评

    ——ICYDOCKToughArmorMB491V5K-B,正是专为高安全、高性能、高强度环境打造的U.2/U.3NVMeSSD抽取盒,不仅支持PCIe5.0,还拥有军规
    的头像 发表于 08-01 14:48 1534次阅读
    最新<b class='flag-5'>PCIe5.0</b> U.2硬盘抽取盒— ICY DOCK MB491<b class='flag-5'>V</b>5K-B 开箱测评

    时擎科技亮相2025 RISC-V中国峰会,深度解析高性能RISC-V SoC技术挑战与创新

    2025年7月16-18日,第五届RISC-V中国峰会在上海张江科学会堂成功举办,作为全球RISC-V领域顶级盛会之一,本届峰会汇聚了数百家企业、研究机构及开源社区,共同探讨RISC-V
    的头像 发表于 07-21 17:37 1869次阅读
    时擎科技亮相2025 <b class='flag-5'>RISC-V</b>中国峰会,深度解析高<b class='flag-5'>性能</b><b class='flag-5'>RISC-V</b> SoC技术挑战与创新

    知合计算:RISC-V架构创新,阿基米德系列剑指高性能计算

    在2025 RISC-V中国峰会上,知合计算处理器设计总监刘畅就高性能RISC-V处理器架构探索与实践进行了精彩分享。 在以X86和ARM为代表的处理器
    的头像 发表于 07-18 14:17 3007次阅读
    知合计算:<b class='flag-5'>RISC-V</b><b class='flag-5'>架构</b>创新,阿基米德系列剑指高<b class='flag-5'>性能</b>计算

    同一水平的 RISC-V 架构的 MCU,和 ARM 架构的 MCU 相比,运行速度如何?

    ARM 架构RISC-V 架构的 MCU 在同一性能水平下的运行速度对比,需从架构设计原点、指令集特性及实际测试数据展开剖析。以 ARM
    的头像 发表于 07-02 10:29 1751次阅读
    同一水平的 <b class='flag-5'>RISC-V</b> <b class='flag-5'>架构</b>的 MCU,和 ARM <b class='flag-5'>架构</b>的 MCU 相比,运行速度如何?

    兆松科技发布性能RISC-V编译器ZCC 4.0.0版本

    近日,兆松科技(武汉)有限公司(以下简称“兆松科技”)宣布正式发布性能 RISC-V 编译器 ZCC 4.0.0 版本。新版本在性能优化、厂商自定义指令支持和软件
    的头像 发表于 06-27 14:48 3817次阅读
    兆松科技<b class='flag-5'>发布</b>高<b class='flag-5'>性能</b><b class='flag-5'>RISC-V</b>编译器ZCC 4.0.0版本

    闪迪天花板级PCIe5.0 SSD上市,性能与能效均位于行业前沿

    PCIe 5.0 SSD的上市,正是能够满足未来高性能与主流应用场景的更优存储选择,同时也是闪迪固态硬盘组合的天花板级产品。这款产品不仅为消费者带来卓越的存储体验,也进一步推动了当前
    的头像 发表于 05-29 12:09 925次阅读
    闪迪天花板级<b class='flag-5'>PCIe5.0</b> <b class='flag-5'>SSD</b>上市,<b class='flag-5'>性能</b>与能效均位于行业前沿