电子发烧友网报道(文/周凯扬)台积电作为目前全球最大的晶圆厂,拥有庞大的客户基数,为了打造出了一个属于自己的设计生态系统,台积电也成立了一个“开放创新平台”,将广大EDA/IP、设计中心、云服务厂商纳入其中。而作为EDA厂商来说,除了要和IC设计公司打好关系以外,同样要与晶圆厂建立深入合作,这样才能拿到最新的工艺库、PDK。
截至2022年7月1日,台积电“开放创新平台”中的电子设计自动化(EDA)联盟已经有了16家EDA公司的加入,包括Ansys、Cadence、新思、西门子EDA和华大九天等厂商。然而,对于最新的工艺和堆叠封装技术来说,台积电对于EDA工具的认证却仅限于四大头部EDA厂商,今年10月底,这些厂商也纷纷发布了自己获得认证的消息。
EDA大厂陆续获得认证
今年10月25日,Cadence宣布自己的数字和定制/模拟设计流程获得了台积电N4P和N3E工艺的认证,支持最新的设计规则手册和在N3工艺用到的FINFLEX技术。Cadence设计流程也为N4P和N3E的PDK进行了加强,为工程师提供更简单的模拟设计迁移、优化的PPA和更快的上市时间。以数字设计全流程为例,Cadence为台积电的N4P和N3E工艺提供了从综合到签核ECO的原生混合高度单元行优化,实现了更好的PPA。

N3E工艺节点EDA工具认证情况 / 台积电
新思的数字和定制设计流程同样获得了台积电N4P和N3E的EDA工具认证,并声称其接口IP产品已经在N3E工艺节点上实现了多次成功流片。而且新思的AI设计工具,DSO.ai和Fusion Compiler,同样打造出了多个经验证的N3E测试案例,实现了更好的PPA和更快的设计周期。显而易见,作为一家逐渐将IP业务壮大起来的EDA公司,新思很好地将这两大业务打入了台积电的设计生态中。
西门子EDA的物理验证平台Calibre、模拟/混合信号电路验证平台Analog FastSPICE也都获得了台积电N4P和N3E工艺的认证。不过在N3E这个工艺节点上,西门子EDA目前针对高密度单元库的APR解决方案和EM/IR分析方案仍在认证过程中,不过从N4P这一节点的情况来看,获得认证也只是时间问题。
不只是最新工艺
获得了针对台积电N3E和N4P的认证后,自然是为两大工艺在移动设备、HPC、定制设计和模拟设计迁移上提供了完备的EDA方案,但同样不可忽视的还有堆叠封装技术以及特种工艺,比如3DFabric、不同节点的毫米波和sub-6G射频工艺等等。
要想实现2.5D/3D的芯片设计,尤其需要与EDA/IP厂商的深度联合,这样才能加快封装/芯片的联合设计,解决散热、串行/并行IO、ESD等设计痛点。所以台积电在今年的技术论坛上提出了3Dblox的概念,用于解决复杂系统前端设计中的分区问题,比如先分成bump、via、cap和die等模组,再根据所选的台积电3D封装方案(CoWoS、InFO、SoIC)开展模组化的设计流程。
从目前的认证情况上来看,Ansys、Cadence、西门子EDA和新思都已经获得了3Dblox这一设计方案的认证,然而在一些验证、分析环节,这几家获得的工具认证情况有些差异。比如虽然Cadence、西门子EDA和新思都已经获得了物理验证方案的认证,但在电气验证上只有Cadence和新思两家获得了完备的认证,而且新思在EM/IR分析上用到了Ansys的方案。
再者就是台积电16nm FFC工艺的毫米波射频认证,这一工艺代表了支持毫米波5G的RFIC和5G SoC的下一代方案。几家EDA厂商中,新思、Ansys和是德科技的毫米波射频设计流程获得了台积电的16FFC认证,Cadence的RFIC设计解决方案也获得了该认证。
写在最后
从台积电的EDA工具认证来看,国内EDA厂商在打入台积电设计生态上还有很长的路要走,数字/模拟设计全流程和晶圆厂的深入合作要两手抓。毕竟Ansys走的也并非全流程路线,却依然在不少环节获得了台积电的EDA工具认证,而全流程认证走得最远的依然是Cadence和新思两家厂商。
截至2022年7月1日,台积电“开放创新平台”中的电子设计自动化(EDA)联盟已经有了16家EDA公司的加入,包括Ansys、Cadence、新思、西门子EDA和华大九天等厂商。然而,对于最新的工艺和堆叠封装技术来说,台积电对于EDA工具的认证却仅限于四大头部EDA厂商,今年10月底,这些厂商也纷纷发布了自己获得认证的消息。
EDA大厂陆续获得认证
今年10月25日,Cadence宣布自己的数字和定制/模拟设计流程获得了台积电N4P和N3E工艺的认证,支持最新的设计规则手册和在N3工艺用到的FINFLEX技术。Cadence设计流程也为N4P和N3E的PDK进行了加强,为工程师提供更简单的模拟设计迁移、优化的PPA和更快的上市时间。以数字设计全流程为例,Cadence为台积电的N4P和N3E工艺提供了从综合到签核ECO的原生混合高度单元行优化,实现了更好的PPA。

N3E工艺节点EDA工具认证情况 / 台积电
新思的数字和定制设计流程同样获得了台积电N4P和N3E的EDA工具认证,并声称其接口IP产品已经在N3E工艺节点上实现了多次成功流片。而且新思的AI设计工具,DSO.ai和Fusion Compiler,同样打造出了多个经验证的N3E测试案例,实现了更好的PPA和更快的设计周期。显而易见,作为一家逐渐将IP业务壮大起来的EDA公司,新思很好地将这两大业务打入了台积电的设计生态中。
西门子EDA的物理验证平台Calibre、模拟/混合信号电路验证平台Analog FastSPICE也都获得了台积电N4P和N3E工艺的认证。不过在N3E这个工艺节点上,西门子EDA目前针对高密度单元库的APR解决方案和EM/IR分析方案仍在认证过程中,不过从N4P这一节点的情况来看,获得认证也只是时间问题。
不只是最新工艺
获得了针对台积电N3E和N4P的认证后,自然是为两大工艺在移动设备、HPC、定制设计和模拟设计迁移上提供了完备的EDA方案,但同样不可忽视的还有堆叠封装技术以及特种工艺,比如3DFabric、不同节点的毫米波和sub-6G射频工艺等等。
要想实现2.5D/3D的芯片设计,尤其需要与EDA/IP厂商的深度联合,这样才能加快封装/芯片的联合设计,解决散热、串行/并行IO、ESD等设计痛点。所以台积电在今年的技术论坛上提出了3Dblox的概念,用于解决复杂系统前端设计中的分区问题,比如先分成bump、via、cap和die等模组,再根据所选的台积电3D封装方案(CoWoS、InFO、SoIC)开展模组化的设计流程。
从目前的认证情况上来看,Ansys、Cadence、西门子EDA和新思都已经获得了3Dblox这一设计方案的认证,然而在一些验证、分析环节,这几家获得的工具认证情况有些差异。比如虽然Cadence、西门子EDA和新思都已经获得了物理验证方案的认证,但在电气验证上只有Cadence和新思两家获得了完备的认证,而且新思在EM/IR分析上用到了Ansys的方案。
再者就是台积电16nm FFC工艺的毫米波射频认证,这一工艺代表了支持毫米波5G的RFIC和5G SoC的下一代方案。几家EDA厂商中,新思、Ansys和是德科技的毫米波射频设计流程获得了台积电的16FFC认证,Cadence的RFIC设计解决方案也获得了该认证。
写在最后
从台积电的EDA工具认证来看,国内EDA厂商在打入台积电设计生态上还有很长的路要走,数字/模拟设计全流程和晶圆厂的深入合作要两手抓。毕竟Ansys走的也并非全流程路线,却依然在不少环节获得了台积电的EDA工具认证,而全流程认证走得最远的依然是Cadence和新思两家厂商。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
台积电
+关注
关注
44文章
5787浏览量
174746 -
eda
+关注
关注
72文章
3053浏览量
181500
发布评论请先 登录
相关推荐
热点推荐
台积电预计对3nm涨价!软银豪掷54亿美元收购ABB机器人部门/科技新闻点评
在十一黄金周和国庆假期后第一天工作日,科技圈接连发生三件大事:1、台积电预计将对3nm实施涨价策略;2、日本巨头软银宣布54亿美元收购ABB机器人部门;
今日看点:传台积电先进2nm芯片生产停用中国大陆设备;保时捷裁员约200人
传台积电先进2nm芯片生产停用中国大陆设备 业内媒体报道,根据多位知情人士透露,台
发表于 08-26 10:00
•2309次阅读
台积电先进制程涨价,最高或达30%!
%,最高可能提高30%。 今年1月初台积电也传出过涨价消息,将针对3nm、5nm等先进制程技术进行价格调整,涨幅预计在
发表于 05-22 01:09
•1159次阅读
西门子与台积电合作推动半导体设计与集成创新 包括台积电N3P N3C A14技术
西门子和台积电在现有 N3P 设计解决方案的基础上,进一步推进针对台积电 N
发表于 05-07 11:37
•1250次阅读
台积电2nm制程良率已超60%
,较三个月前技术验证阶段实现显著提升(此前验证阶段的良率已经可以到60%),预计年内即可达成量产准备。 值得关注的是,苹果作为台积电战略合作伙伴,或将率先采用这一尖端制程。尽管广发证券分析师Jeff Pu曾预测iPhone 18
台积电加大亚利桑那州厂投资,筹备量产3nm/2nm芯片
据最新消息,台积电正计划加大对美国亚利桑那州工厂的投资力度,旨在推广“美国制造”理念并扩展其生产计划。据悉,此次投资将着重于扩大生产线规模,为未来的3nm和2
消息称台积电3nm、5nm和CoWoS工艺涨价,即日起效!
)计划从2025年1月起对3nm、5nm先进制程和CoWoS封装工艺进行价格调整。 先进制程2025年喊涨,最高涨幅20% 其中,对3nm、5nm等先进制程技术订单涨价,涨幅在
台积电2025年起调整工艺定价策略
近日,据台湾媒体报道,随着AI领域对先进制程与封装产能的需求日益旺盛,台积电计划从2025年1月起,针对其3nm、5nm以及先进的CoWoS
台积电2nm工艺将量产,苹果iPhone成首批受益者
。然而,最新的供应链消息却透露了一个不同的方向。据悉,A19系列芯片将采用台积电的第三代3nm工艺(N3P)进行制造,并将由即将发布的iPh
台积电分享 2nm 工艺深入细节:功耗降低 35% 或性能提升15%!
下),同时其晶体管密度是上一代3nm制程的1.15倍。这些显著优势主要得益于台积电的全栅极(Gate-All-Around, GAA)纳米片晶体管、N2 NanoFlex设计技术协同优
台积电2nm芯片试产良率达60%以上,有望明年量产
近日,全球领先的半导体制造商台积电在新竹工厂成功试产2纳米(nm)芯片,并取得了令人瞩目的成果。试产结果显示,该批2

台积电3nm推出在即,EDA厂商陆续取得认证
评论