0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高频电路设计的设计过程

dytfki8u8yql 来源:电子技术控 作者:电子技术控 2022-11-03 14:49 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),通常就称为高频电路。高频电路设计是一个非常复杂的设计过程,其布线对整个设计至关重要!

1、多层板布线

高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须,也是降低干扰的有效手段。在PCB Layout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实现就近接地,并有效地降低寄生电感和缩短信号的传输长度,同时还能大幅度地降低信号的交叉干扰等,所有这些方法都对高频电路的可靠性有利。有资料显示,同种材料时,四层板要比双面板的噪声低20dB。但是,同时也存在一个问题,PCB半层数越高,制造工艺越复杂,单位成本也就越高,这就要求我们在进行PCB Layout时,除了选择合适的层数的PCB板,还需要进行合理的元器件布局规划,并采用正确的布线规则来完成设计。

0a947d2a-5b33-11ed-a3b6-dac502259ad0.jpg

2、多高速电子器件管脚间的引线弯折越少越好

高频电路布线的引线最好采用全直线,需要转折,可用45度折线或者圆弧转折,这种要求在低频电路中仅仅用于提高铜箔的固着强度,而在高频电路中,满足这一要求却可以减少高频信号对外的发射和相互间的耦合

0aa8c6e0-5b33-11ed-a3b6-dac502259ad0.png

3、高频电路器件管脚间的引线越短越好

信号的辐射强度是和信号线的走线长度成正比的,高频的信号引线越长,它就越容易耦合到靠近它的元器件上去,所以对于诸如信号的时钟、晶振、DDR的数据、LVDS线、USB线、HDMI线等高频信号线都是要求尽可能的走线越短越好。

0ad575f0-5b33-11ed-a3b6-dac502259ad0.jpg

4、高频电路器件管脚间的引线层间交替越少越好

所谓“引线的层间交替越少越好”是指元件连接过程中所用的过孔(Via)越少越好。据测,一个过孔可带来约0.5pF的分布电容,减少过孔数能显著提高速度和减少数据出错的可能性。

5、注意信号线近距离平行走线引入的“串扰”

高频电路布线要注意信号线近距离平行走线所引入的“串扰”,串扰是指没有直接连接的信号线之间的耦合现象。由于高频信号沿着传输线是以电磁波的形式传输的,信号线会起到天线的作用,电磁场的能量会在传输线的周围发射,信号之间由于电磁场的相互耦合而产生的不期望的噪声信号称为串扰(Crosstalk)。PCB板层的参数、信号线的间距、驱动端和接收端的电气特性以及信号线端接方式对串扰都有一定的影响。所以为了减少高频信号的串扰,在布线的时候要求尽可能的做到以下几点:

在布线空间允许的条件下,在串扰较严重的两条线之间插入一条地线或地平面,可以起到隔离的作用而减少串扰。

当信号线周围的空间本身就存在时变的电磁场时,若无法避免平行分布,可在平行信号线的反面布置大面积“地”来大幅减少干扰。

在布线空间许可的前提下,加大相邻信号线间的间距,减小信号线的平行长度,时钟线尽量与关键信号线垂直而不要平行。

如果同一层内的平行走线几乎无法避免,在相邻两个层,走线的方向务必却为相互垂直。

数字电路中,通常的时钟信号都是边沿变化快的信号,对外串扰大。所以在设计中,时钟线宜用地线包围起来并多打地线孔来减少分布电容,从而减少串扰。

对高频信号时钟尽量使用低电压差分时钟信号并包地方式,需要注意包地打孔的完整性。

闲置不用的输入端不要悬空,而是将其接地或接电源(电源在高频信号回路中也是地),因为悬空的线有可能等效于发射天线,接地就能抑制发射。实践证明,用这种办法消除串扰有时能立即见效。

0ae7aec8-5b33-11ed-a3b6-dac502259ad0.png

6、集成电路块的电源引脚增加高频退藕电容

每个集成电路块的电源引脚就近增一个高频退藕电容。增加电源引脚的高频退藕电容,可以有效地抑制电源引脚上的高频谐波形成干扰。

7、高频数字信号的地线和模拟信号地线做隔离

模拟地线、数字地线等接往公共地线时要用高频扼流磁珠连接或者直接隔离并选择合适的地方单点互联。高频数字信号的地线的地电位一般是不一致的,两者直接常常存在一定的电压差,而且,高频数字信号的地线还常常带有非常丰富的高频信号的谐波分量,当直接连接数字信号地线和模拟信号地线时,高频信号的谐波就会通过地线耦合的方式对模拟信号进行干扰。所以通常情况下,对高频数字信号的地线和模拟信号的地线是要做隔离的,可以采用在合适位置单点互联的方式,或者采用高频扼流磁珠互联的方式。

8、避免走线形成的环路

各类高频信号走线尽量不要形成环路,若无法避免则应使环路面积尽量小。

9、必须保证良好的信号阻抗匹配

信号在传输的过程中,当阻抗不匹配的时候,信号就会在传输通道中发生信号的反射,反射会使合成信号形成过冲,导致信号在逻辑门限附近波动。

消除反射的根本办法是使传输信号的阻抗良好匹配,由于负载阻抗与传输线的特性阻抗相差越大反射也越大,所以应尽可能使信号传输线的特性阻抗与负载阻抗相等。同时还要注意PCB上的传输线不能出现突变或拐角,尽量保持传输线各点阻抗连续,否则在传输线各段之间也将会出现反射。这就要求在进行高速PCB布线时,必须要遵守以下布线规则:

USB布线规则。要求USB信号差分走线,线宽10mil,线距6mil,地线和信号线距6mil。

HDMI布线规则。要求HDMI信号差分走线,线宽10mil,线距6mil,每两组HDMI差分信号对的间距超过20mil。

LVDS布线规则。要求LVDS信号差分走线,线宽7mil,线距6mil,目的是控制HDMI的差分信号对阻抗为100+-15%欧姆。

DDR布线规则。DDR1走线要求信号尽量不走过孔,信号线等宽,线与线等距,走线必须满足2W原则,以减少信号间的串扰,对DDR2及以上的高速器件,还要求高频数据走线等长,以保证信号的阻抗匹配。

10、保持信号传输的完整性

保持信号传输的完整性,防止由于地线分割引起的“地弹现象”。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 集成电路
    +关注

    关注

    5446

    文章

    12465

    浏览量

    372685
  • 元器件
    +关注

    关注

    113

    文章

    4944

    浏览量

    98178
  • 高频电路
    +关注

    关注

    12

    文章

    242

    浏览量

    36782

原文标题:如何高频电路布线,对整个设计至关重要

文章出处:【微信号:电子技术控,微信公众号:电子技术控】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    高频电路设计的“隐形卫士”:谈吸波材料的选型与应用

    高频电路设计的“隐形卫士”:谈吸波材料的选型与应用
    的头像 发表于 12-03 16:53 91次阅读
    <b class='flag-5'>高频</b><b class='flag-5'>电路设计</b>的“隐形卫士”:谈吸波材料的选型与应用

    PMOS电路设计分析

    今天分享一个PMOS的电路设计,详细了解下各个元器件在电路中起到的作用。
    的头像 发表于 07-21 16:15 2884次阅读
    PMOS<b class='flag-5'>电路设计</b>分析

    高速过电流检测电路设计

    高速过电流检测电路设计
    的头像 发表于 06-06 18:16 551次阅读
    高速过电流检测<b class='flag-5'>电路设计</b>

    如何学好电路设计?(文末分享电路设计资料合集)

    学好电路设计是硬件工程师的核心能力之一,需要系统的理论学习、实践积累和持续迭代。通过以下路径,结合至少3-5个完整项目经验,高效掌握电路设计技能;一、夯实基础理论电路分析基础掌握基尔霍夫定律、戴维南
    的头像 发表于 05-22 11:40 973次阅读
    如何学好<b class='flag-5'>电路设计</b>?(文末分享<b class='flag-5'>电路设计</b>资料合集)

    高频头本振电路

    高频头本振电路
    发表于 05-06 15:41 0次下载

    射频电路设计——理论与应用

    本资料从低频电路理论到射频、微波电路理论的演化过程出发,讨论以低频电路理论为基础结合高频电压、电流的波动特征来分析和设计射频、微波系统的方法
    发表于 04-03 11:41

    模拟示波器在电路设计与调试中的应用

    模拟示波器在电路设计与调试中的应用主要体现在以下几个方面:一、电路设计阶段 信号验证: 在电路设计阶段,设计师可以通过模拟示波器观测电路中的信号波形,验证
    发表于 03-31 14:07

    三星贴片电容的ESR值是否适合高频电路设计

    高频电路设计中,电容的选择至关重要,而ESR(等效串联电阻)是衡量电容性能的一个重要参数。三星贴片电容作为电子元件领域的佼佼者,其ESR值是否适合高频电路设计,一直是工程师们关注的焦
    的头像 发表于 03-18 14:10 737次阅读

    驱动电路设计(六)——驱动器的自举电源动态过程

    驱动电路设计是功率半导体应用的难点,涉及到功率半导体的动态过程控制及器件的保护,实践性很强。为了方便实现可靠的驱动设计,英飞凌的驱动集成电路自带了一些重要的功能,本系列文章讲详细讲解如何正确理解
    的头像 发表于 03-17 17:32 1004次阅读
    驱动<b class='flag-5'>电路设计</b>(六)——驱动器的自举电源动态<b class='flag-5'>过程</b>

    如何选择适合高频电路的贴片电容?

    高频电路设计中,选择合适的贴片电容是至关重要的。电容作为电路中的关键元件,不仅影响着电路的性能,还关系到整个系统的稳定性和可靠性。以下是一些关于如何选择适合
    的头像 发表于 03-17 14:34 1046次阅读

    高频介电常数及介质损耗测试仪的硬件电路中,如何降低电磁干扰对测量结果的影响

    在硬件电路设计领域,每一个细微的环节都对产品的性能起着至关重要的作用,尤其是在高频介电常数及介质损耗测试仪这样的高精度设备中。为了确保测试仪能够稳定、精准地运行,在硬件电路设计上采用了一系列先进且
    的头像 发表于 02-25 09:08 594次阅读
    <b class='flag-5'>高频</b>介电常数及介质损耗测试仪的硬件<b class='flag-5'>电路</b>中,如何降低电磁干扰对测量结果的影响

    《典型电子电路设计与测试》阅读体验

    ,实用价值极高 《典型电子电路设计与测试》有着许多独特的亮点。它的图表丰富且清晰,每一个电路都配有详细的原理图、波形图和PCB布局图。这些图表不仅能够帮助读者更好地理解电路的结构和工作过程
    发表于 02-18 15:28

    数字电路设计中:前端与后端的差异解析

    本文介绍了数字电路设计中“前端”和“后端”的区别。 数字电路设计中“前端”和“后端”整个过程可类比盖一栋大楼:前端好比建筑师在图纸上进行功能和布局的抽象设计,后端则是工程队把图纸变成实体建筑的
    的头像 发表于 02-12 10:09 1332次阅读

    电子工程师的电路设计经验分享

    本文分享了电子工程师在电路设计方面的丰富经验,包括项目开发步骤、电路设计核心思想、元器件选择与优化等内容,旨在帮助初学者快速提升电路设计能力。
    的头像 发表于 01-21 15:13 1211次阅读

    如何判断电路是否为高频电路

    在数字电路中,工程师需要判断该电路是否高频电路,以此确保电路性能稳定、减少信号失真和避免传输线效应,本文将分享如何判断
    的头像 发表于 01-20 10:49 1229次阅读