0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

USB3.0链路如何实现最优系统级静电防护性能

信号完整性 来源:信号完整性 作者:信号完整性 2022-10-31 09:44 次阅读

1. USB 接口演进历史

1996 年,众所周之的通用串行接口(USB)初次问世。当时,版本 1.0 的 USB 接口仅可在低速(LS)模式和全速(FS)模式下,分别提供 1.5 Mb/s 和 12 Mb/s 的速率。2000 年, USB2.0 面市。新的高速(HS)模式可提供高达 480 Mb/s 的速率,并且依然向下兼容低速模式和全速模式。

2. USB3.0 系统概述

2008 年 11 月, USB3.0 技术规范发布。USB3.0 不仅包含了 USB2.0 的全部功能(HS、 FS 和LS),而且提供了名为超高速度(SuperSpeed)的单独的全新超高速数据链路。超高速度链路为下载(主机=>器件,被称为发送方向)和接收方向上的上传(器件=>主机)提供了单独的差分数据线路。超高速度模式可提供的最高数据率为 5 Gb/s(请参阅图 1 )。

48fdb286-586b-11ed-a3b6-dac502259ad0.jpg

图1 USB3.0超高速度模式和USB2.0模式物理链路(在主机侧和器件侧实现了静电防护)

要同时支持 USB2.0 功能和新的超高速度模式,电缆必须采用新的结构,以提供三条差分耦合信号线(TX+/Tx-、 RX+/Rx-和 D+/D-)。Vcc 线和接地线也是电缆中不可或缺的组成部分。这种低成本 USB3.0 电缆面临的挑战是,支持很高的截止频率,而不会在相邻的差分耦合线对之间形成干扰。(请参阅图 2)

491deec0-586b-11ed-a3b6-dac502259ad0.jpg

图2 USB3.0电缆结构和电缆衰减(差分模式)

为了支持 USB3.0 电缆所包含的全部线路,必须强制规定采用一种新的连接器形状。新的 USB3.0 连接器的基本要求是,必须向下兼容 USB2.0 连接器。从静电防护的角度而言,这导致标准 A连接器的超高速度模式线路很容易被静电击中(在主机侧和器件侧)。一种强有力的对策是在USB3.0 链路中实现高效的静电防护机制。

超高速数据传输系统面临的一个最为严峻的问题是,确保在接收端实现一定程度的信号完整性。高信号完整性对实现很低的误码率非常重要(譬如,对于 USB3.0 超级速度模式,典型误码率为 1E-12)。眼图表明了信号完整性的特性。

在拥有无限带宽的完美系统中,眼图完全张开。而在实际的系统中,发送和接收阻抗(90欧姆差分阻抗)以及发送端和接收端的所有寄生电容,限制了信号的上升时间/下降时间。这些寄生电容存在于USB3.0收发器内部,和/或PCB外部。不匹配的PCB线路、USB3.0连接器或其他并联电容器等,均会造成外部寄生电容。因此,这些额外的并联电容器必须尽可能小。还必须考虑到USB3.0电缆的低通频率响应(请参阅图2)。为了抵消高频信号的衰减,可在发送端和接收端利用专用均衡器来调整信号。

这些措施均有助于加快处于上升和下降边缘的信号的速度,从而得到张得更开的眼图(即,更高信号完整性)(请参阅图 3)。

要实现适当的信号完整性性能, TVS 二极管的电容必须很低,但另一方面, TVS 二极管必须提供很高的静电防护能力。

49347258-586b-11ed-a3b6-dac502259ad0.jpg

图3发送端信号还原(3.5dB标准参数)和接收端线性均衡器(标准参数)

图4所示为整个USB3.0链路的眼图模拟(误码率为1E6时)。在图4(左图)中,接收信号是在未经接收端均衡器处理之前测得的。在图(右图)中,信号是经接收端均衡器处理之后测得的。红色的内轮廓线所示为用外推法得到的误码率为1E12时的眼图张开程度。红紫色轮廓线为USB3.0技术规范中规定的超高速度模式合规测试的有效值。比较两个眼图,在接收端使用均衡器的效果显而易见。

494770a6-586b-11ed-a3b6-dac502259ad0.jpg

图4未经接收端均衡器处理之前的信号眼图(左图)与经接收端均衡器处理之后的信号眼图(右图)

超高速度链路和USB2.0传输链路采用了差分耦合90欧姆线路。链路内部的阻抗不匹配造成的信号反射会降低信号完整性。为了避免出现这种情况,包括 USB3.0 电缆在内的整个布局设计,应当实现 90 欧姆差分阻抗匹配。

为了使“削弱斜率”尽可能小,并且提供相同的线路延迟时间,所有差分耦合线路均必须为相同的长度。对于USB3.0电缆本身,这一点尤为重要。

较高“削弱斜率”会降低信号完整性,从而导致所谓的“差模共模信号转换”。所生产的共模信号会影响EMI测试的顺利进行。阻抗匹配的适当布局设计,能避免这些问题。

3. USB3.0 超高速度链路和 USB2.0 链路的静电防护布局设计提议

在整个 USB3.0 链路的布局设计中,应考虑下列因素:

(1)所有 PCB 线路和互连电缆均强制要求采用完全阻抗匹配的 90 欧姆差分设计

(2)必须最大限度地减少非差分耦合线路。非差分耦合线路会严重影响眼图内眼张开程度

(3)90欧姆差分耦合PCB线路的线路宽度和线路间隔不应太窄,以避免造成额外的损耗,并且这些线路应当足够结实,以便于生产。从生产的角度而言,差分线路的理想线路宽度为0.3毫米,线路间隔为0.2毫米。这会形成 200 微米的电介质高度(假设:FR4,且 er=4)

(4)差分耦合链路的正极和负极线路(包括USB3.0电缆)之间的延迟(线路长度)完全相同(最大限度地减小削弱斜率)。对于保持很高的信号完整性和避免生成共模信号,这一点很重要。

图 5 所示为兼具静电防护电路的 USB3.0 标准A连接器横截面布局设计示例。

49626406-586b-11ed-a3b6-dac502259ad0.jpg

图5标准A连接器+英飞凌静电防护装置USB3.0布局设计建议

4. 面向 USB3.0 的现代化静电防护策略

一方面,持续不断地减小芯片的各个组件的尺寸,是降低生产成本,扩展工作频率的根本。另一方面,这种微型化也产生了新的问题(如,容易发生静电击穿)。对提供可靠静电防护机制的要求与日俱增。

USB3.0可提供最高5Gb/s的数据率,因此基本频率高达2.5GHz。为了实现很高的信号完整性,数据信号的上升时间和下降时间必须非常短。第3谐波甚或第5谐波的处理,不应发生明显衰减。只能通过利用寄生效应最小且半导体开关速度最快的技术尖端的半导体制程,才能实现这一点。这种微型化半导体结构的缺点是,在静电放电造成的过压面前不堪一击。采用内置静电防护装置,会引起寄生效应(寄生电容),并且要占用宝贵的片上空间。

一种十分经济高效的方法是,结合采用内置静电防护机制(集成到USB3.0收发器中),和专为提供外部静电防护而量身定制的性能强健的高电流应用电路(由器件/电路设计者在电路板上实现)。

内置静电防护机制旨在仅提供器件级保护,譬如,依照HBMJEDECJESD22-A115的规定。对于确保在开发、生产和电路板装配过程中安全地拿放器件,内置静电防护机制起到了重要作用。专为该应用量身定制的外部 TVS 二极管则实现了符合 IEC61000-4-2 标准的更加严格的系统级保护。

为了给 USB3.0 链路提供适当的系统级静电防护,静电防护器件(TVS 二极管)必须满足不同的要求。可参照 IEC61000-4-2标准,根据残余箝位电压以及 TVS 二极管对特定静电放电的响应,判断 TVS 二极管的静电防护性能。

TVS 二极管的一些特性,会影响其静电防护性能
最低导通电阻(R_on)(动态电阻(R_dynamic))
最低击穿电压(V_breakdown),专为该应用度身定制
根据经验,可以计算出箝位电压(V_clamp):

49788434-586b-11ed-a3b6-dac502259ad0.png
可根据TLP(传输线路脉冲)测定值,推导出动态电阻。(参见图6)为确保应用的安全,击穿电压必须与所保护的线路上施加的最高电源电压和最高信号电平相一致。动态电阻(R_dyn)应当尽可能小。结合最优击穿电压和最低动态电阻,可最大限度地减小 IC 上的残余静电放电应力。

根据 TLP 测定图,可计算出动态电阻(参见图 6):

498e89fa-586b-11ed-a3b6-dac502259ad0.jpg

图 6 专为给 USB3.0 超高速度链路提供静电防护而量身定制的英飞凌 ESD3V3U4UL 的 TLP 测定结果

为了保护另外的USB2.0链路,TVS二极管必须提供稍高一些的反向工作电压/击穿电压。要支持全速模式和低速模式,必须提供更高的击穿电压,从而形成最高+5V 左右的信号振幅。英飞凌 ESD5V3U1U 和ESD5V3U2U系列可提供最低5.3V的反向工作电压(击穿电压:最低6V)和0.4pF的典型二极管电容值。

5.实现了静电防护的USB3.0超高速度链路的信号完整性

分别在实现了静电防护和未实现静电防护的情况下,对整个 USB3.0 超级速度链路执行了信号完整性模拟。(参见图 1 )

整个收发区具备 90 欧姆差分阻抗。考虑了发送端和接收端的寄生效应。测得数据表明了 USB3.0 电缆的状态。规定 USB3.0 电缆的最大长度为 3 米。

为了给USB3.0超高速度链路提供静电防护,在主机侧和器件侧均配置了英飞凌ESD3V3U4ULC。ESD3V3U4ULC具备卓越的静电防护性能,并且二极管电容(二极管对地)极低,典型值为 0.5pF。在模拟中,考虑了 USB3.0 超高速度链路的基本布局设计规则。(参见图 5)

在对整条USB3.0超高速度链路执行的信号完整性模拟中,按照USB3.0合规测试标准参数,实现了发送端信号还原和接收端均衡处理。分析了经接收端均衡器处理之后的超高速度信号的眼图。模拟所用误码率为 1E6。根据模拟结果,推导出误码率为 1E12 时的眼图张开程度(红色和蓝色轮廓线)。

分别在未配备 TVS 二极管(红色轮廓线)和配备了 TVS 二极管(ESD3V3U4ULC,蓝色轮廓线)的情况下,计算出眼图的张开程度。(参见图 7)

49a6d6b8-586b-11ed-a3b6-dac502259ad0.jpg

图 7在主机侧和器件侧配置和未配置ESD3V3U4ULC时的眼图

在主机侧和器件侧实现超低电容 TVS 二极管 ESD3V3U4ULC,眼图张开程度(轮廓线)会受到一定影响。虽然眼图张开程度会略微减小,但相比于 USB3.0 技术规范中规定的基准模式(红紫色轮廓线)而言,仍大出许多。

浴缸状曲线模拟详尽地表明了TVS二极管的作用。黑色刻度线所示为USB3.0技术规范中规定的误码率为10E12时,眼图基准模式的电压和时间(皮秒)参数。红色曲线为未配备 TVS 二极管时计算所得, 蓝色曲线为在主机侧和器件侧配置了 ESD3V3U4ULC 时计算所得。

49b47a70-586b-11ed-a3b6-dac502259ad0.jpg

图 8 配备/未配备 TVS 二极管时的电压和时间浴缸状曲线模拟

6 结语:

精心设计USB3.0链路以实现最优系统级静电防护性能和毫厘不差的信号完整性,是一个强制性要求。要同时满足这两个要求,静电防护器件必须具备卓越的静电防护性能和很低的器件电容。采用“阵列”配置的英飞凌ESD3V3U4ULC,加上清楚明了的布局设计和高质量链路(USB3.0电缆),便能满足上述要求。

审核编辑:彭静
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • USB3.0
    +关注

    关注

    1

    文章

    256

    浏览量

    79405
  • 电压
    +关注

    关注

    45

    文章

    5082

    浏览量

    114415
  • 静电防护
    +关注

    关注

    11

    文章

    149

    浏览量

    47142

原文标题:如何高效解决USB3.0 ESD问题并保证SI

文章出处:【微信号:SI_PI_EMC,微信公众号:信号完整性】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    USB3.0静电放电防护解决方案

    电子系统工作异常、甚至造成USB连接端口有组件毁坏的元凶,因为瞬时噪声如静电放电(ESD)就是来至这个热插拔动作。  USB3.0为了达成10倍于U
    发表于 04-28 11:33

    USB3.0的连接问题

    USB3.0口是好的,芯片部分的功能确定已经实现了,就是纠结在USB3.0的两对差分线的连接问题上,求高手帮忙啊`
    发表于 09-29 14:49

    USB3.0静电保护阵列

    防护方案,采用TVS阵列保护器件,适用于USB3.0端口。TVS阵列保护器件内采用TVS和特殊半导体二极管组成,可对USB电源线路、信号线路共模、差模保护,从而全方位保护后芯片。本
    发表于 10-11 16:39

    克服USB 3.0挑战:智能设计确保高速信号的完整性

    技术规范中规定的基准模式(红紫色轮廓线),仍大出许多。小结必须精心设计USB3.0,以实现最优系统
    发表于 12-12 09:51

    千兆以太网,USB3.0高速通信端口ESD防护器件 

    `TVS AND ESD PROTECTION静电防护二极管ESD 抑制器 DLLC03CI 千兆以太网,USB3.0高速通信端口ESD防护器件 为高速数据通信提供适当的
    发表于 05-14 10:23

    USB3.0接口的ESD防护设计

    / Contact(MAX)15kV / 8kV要用在USB3.0端口的ESD防护组件必须同时符合下面三项要求:第一、ESD防护组件本身的寄生电容必须要小,为不影响USB3.0 4.
    发表于 10-27 15:46

    面向USB3.0的高效静电防护解决方案

    USB接口演进历史USB3.0系统概述USB3.0超高速度
    发表于 01-06 06:20

    USB3.0 静电放电防护的最佳解决方案

    USB3.0 静电放电防护的最佳解决方案 USB3.0的资料传输速率比现有的USB2.0快上十倍,刚好迎合日益大增的高画质、大容量储存需求
    发表于 04-12 10:02 90次下载

    基于USB3.0静电放电防护的解决方案

    基于USB3.0静电放电防护的解决方案 在今年计算机硬件的热门话题中,USB3.0绝对是最受瞩目的。自从公元2000年USB2.0释出后,
    发表于 04-22 11:02 1747次阅读
    基于<b class='flag-5'>USB3.0</b><b class='flag-5'>静电</b>放电<b class='flag-5'>防护</b>的解决方案

    USB3.0接口ESD静电防护方案的特点是什么

    USB3.0接口ESD静电保护方案: 从保护方案图中可以看出,器件选用的是东沃电子自主研发、生产的低电容TVS二极管阵列:DW05DUCF-B(SOD-882封装),响应速度快、低结电容、低漏电
    发表于 12-02 11:33 1174次阅读
    <b class='flag-5'>USB3.0</b>接口ESD<b class='flag-5'>静电</b><b class='flag-5'>防护</b>方案的特点是什么

    FPGA和USB3.0通信-USB3.0 PHY简介

    实现的情况)才可以,所以目前使用USB3.0时,搭档FPGA的最优解就是外置USB3.0 PHY片。 USB3.0 PHY简介 首先我们需要
    的头像 发表于 11-09 09:36 7482次阅读
    FPGA和<b class='flag-5'>USB3.0</b>通信-<b class='flag-5'>USB3.0</b> PHY简介

    FPGA和USB3.0通信-USB3.0 PHY介绍

    可以和FPGA搭配使用的USB3.0 PHY芯片通过之前的介绍
    发表于 12-20 19:11 32次下载
    FPGA和<b class='flag-5'>USB3.0</b>通信-<b class='flag-5'>USB3.0</b> PHY介绍

    静电防护方案的保护电路介绍

    FAE电子工程师对所以的端口进行了静电防护设计,其中包括usb2.0静电防护方案、USB3.0
    发表于 10-19 09:58 2886次阅读

    不可不知的USB2.0/USB3.0/HDMI静电防护方案

    静电防护电路在电子产品/设备的电路板上是十分常见的应用电路,今天就让我们一探究竟。 FAE电子工程师对所以的端口进行了静电防护设计,其中包括usb
    的头像 发表于 11-09 17:15 1649次阅读
    不可不知的<b class='flag-5'>USB</b>2.0/<b class='flag-5'>USB3.0</b>/HDMI<b class='flag-5'>静电</b><b class='flag-5'>防护</b>方案

    面向USB3.0的新型ESD防护设计

    电子发烧友网站提供《面向USB3.0的新型ESD防护设计.pdf》资料免费下载
    发表于 10-08 14:31 1次下载
    面向<b class='flag-5'>USB3.0</b>的新型ESD<b class='flag-5'>防护</b>设计