0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

智原发布FPGA-Go-ASIC验证平台 协助客户加速进行电路设计与系统验证

智原科技 来源:智原科技 作者:智原科技 2022-07-29 10:08 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今日发布FPGA-Go-ASIC验证平台。该平台包含SoCreative! SoC验证平台与附带的FPGA原型平台,协助客户加速进行电路设计与系统验证。结合智原完善的FPGA-Go-ASIC服务,客户得以更快速地开发产品并能有效地降低成本且增加芯片效能。

智原透过对于IP开发整合的专业搭配自有IP的多样性,事先整合与验证大多数SoC需要的IP到此验证平台中,使客户能够大幅减少硬件验证除错和软件开发时间。该平台采用Arm Cortex-A/M CPU、PCIe、LVDS、DDR等多种经过硅验证的高速接口IP、系统周边IP并整合操作系统软件和驱动程序在内的全方位软硬件解决方案;客户可以轻松地将自己的电路设计整合到FPGA原型平台中,并通过PCIe接口连接SoC平台进行全系统验证。

智原科技营运长林世钦表示:“智原的FPGA-Go-ASIC验证平台能够协助客户降低FPGA转换的阻碍。智原的FPGA-Go-ASIC服务已成功用于多个项目,藉由此平台,我们为FPGA-Go-ASIC客户再次提供了重要的附加价值,不局限于应用,让FPGA转换到ASIC的过程得以更快速且无缝接轨。”

关于智原科技

智原科技(Faraday Technology Corporation, TWSE: 3035)为专用集成电路(ASIC)设计服务暨知识产权(IP)研发销售领导厂商,通过ISO 9001与ISO 26262认证,总公司位于台湾新竹科学园区,并于中国大陆、美国与日本设有研发、营销据点。重要的IP产品包括:I/O、标准单元库、Memory Compiler、兼容ARM指令集CPU、LPDDR4/4X、DDR4/3、MIPI D-PHY、V-by-One、USB 3.1/2.0、10/100 Ethernet、Giga Ethernet、SATA3/2、PCIe Gen4/3、28G可编程高速SerDes,以及数百个外设数字及混合讯号IP。

审核编辑:彭静
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1655

    文章

    22287

    浏览量

    630314
  • 电路设计
    +关注

    关注

    6732

    文章

    2576

    浏览量

    217991
  • 智原
    +关注

    关注

    0

    文章

    8

    浏览量

    7975

原文标题:智原发布FPGA-Go-ASIC验证平台 加速FPGA转换ASIC

文章出处:【微信号:faradaytech,微信公众号:智原科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    基于优化算法的黑盒系统验证策略

    自动驾驶的安全验证是保证系统在给定环境中正确及安全操作的过程。系统的期望行为通过某些规范标准来定义,而系统失败指其行为违反了这些规定。
    的头像 发表于 10-16 10:32 312次阅读
    基于优化算法的黑盒<b class='flag-5'>系统验证</b>策略

    NVMe高速传输之摆脱XDMA设计23:UVM验证平台

    抽象为 PCIeTLP 事务,因此为了方便的在事务层构建复杂的测试用例,项目基于 UVM 搭建验证平台进行功能验证。图1 验证
    发表于 08-26 09:49

    NVMe高速传输之摆脱XDMA设计18:UVM验证平台

    抽象为 PCIeTLP 事务,因此为了方便的在事务层构建复杂的测试用例,项目基于 UVM 搭建验证平台进行功能验证。图1 验证
    发表于 07-31 16:39

    开芯院采用芯华章P2E硬件验证平台加速RISC-V验证

    近日,系统验证 EDA 解决方案提供商芯华章科技与北京开源芯片研究院(以下简称 “开芯院”)宣布,双方基于芯华章的P2E 硬件验证系统双模验证
    的头像 发表于 07-18 10:08 2271次阅读
    开芯院采用芯华章P2E硬件<b class='flag-5'>验证</b><b class='flag-5'>平台</b><b class='flag-5'>加速</b>RISC-V<b class='flag-5'>验证</b>

    西门子桌面级原型验证系统Veloce proFPGA介绍

    子,工程师可以从 proFPGA Uno 系统开始进行 IP 或子片上系统 (SoC) 的开发,然后将其重复用于完整的 SoC 和专用集成电路
    的头像 发表于 06-30 13:53 1607次阅读

    推动硬件辅助验证平台增长的关键因素

    硬件加速和基于FPGA的原型设计诞生于1980年代中期,开发者将当时初露头角的现场可编程门阵列(FPGA)率先应用于硅前设计的原型验证,由此催生了一种全新的
    的头像 发表于 06-11 14:42 831次阅读
    推动硬件辅助<b class='flag-5'>验证</b><b class='flag-5'>平台</b>增长的关键因素

    硬件辅助验证(HAV) 对软件验证的价值

    生态系统和定制指令集开发的唯一途径。 当下,芯片企业正在设计 RISC-V 人工智能 (AI) 与机器学习 (ML) 定制加速器,以实现特定工作负载的加速处理,这些企业创建的架构由软件驱动,而不使用遗留数据或任何通用数据。而是
    的头像 发表于 05-13 18:21 1655次阅读

    新思科技硬件加速验证技术日即将来袭

    在AI、HPC、智能汽车高速迭代的驱动下,全球半导体行业正面临千亿门级芯片设计复杂度与上亿行代码级系统验证的双重压力。如何加快从芯片到系统的全面验证与实现,已成为定义下一代芯片创新的核心命题。
    的头像 发表于 05-08 10:09 626次阅读

    FPGA EDA软件的位流验证

    位流验证,对于芯片研发是一个非常重要的测试手段,对于纯软件开发人员,最难理解的就是位流验证。在FPGA芯片研发中,位流验证是在做什么,在哪些阶段需要做位流
    的头像 发表于 04-25 09:42 2062次阅读
    <b class='flag-5'>FPGA</b> EDA软件的位流<b class='flag-5'>验证</b>

    概伦电子集成电路工艺与设计验证评估平台ME-Pro介绍

    ME-Pro是概伦电子自主研发的用于联动集成电路工艺与设计的创新性验证评估平台,为集成电路设计、CAD、工艺开发、SPICE模型和PDK专业从业人员提供了一个共用
    的头像 发表于 04-16 09:34 1541次阅读
    概伦电子集成<b class='flag-5'>电路</b>工艺与设计<b class='flag-5'>验证</b>评估<b class='flag-5'>平台</b>ME-Pro介绍

    西门子Veloce硬件辅助验证平台升级

    西门子数字化工业软件日前宣布扩展其 Veloce™ 硬件辅助验证平台以支持 1.6 Tbps 以太网。作为西门子软件/硬件和系统验证平台的核心组件,Veloce 提供完整的虚拟模型,支
    的头像 发表于 02-10 10:13 1056次阅读

    Cadence推出新一代验证系统

    楷登电子(Cadence)上半年震撼发布了新一代Cadence® Palladium® Z3 Emulation和Protium™ X3 FPGA原型验证系统,标志着
    的头像 发表于 12-30 10:37 1049次阅读

    芯华章发布FPGA验证系统新品HuaProP3

    近日,国内EDA(电子设计自动化)领域的佼佼者芯华章公司,正式对外宣布其最新研发的FPGA验证系统——HuaProP3已正式面世。这款产品的推出,标志着芯华章在FPGA
    的头像 发表于 12-13 11:12 1188次阅读

    芯华章推出新一代高性能FPGA原型验证系统

    华章科技,也在不断提升硬件验证的对应方案和产品能力。 HuaPro P3作为芯华章第三代FPGA验证系统产品,采用最新一代可编程SoC芯片,结合自研的HPE Compiler工具链,可
    发表于 12-10 10:49 819次阅读
    芯华章推出新一代高性能<b class='flag-5'>FPGA</b>原型<b class='flag-5'>验证</b><b class='flag-5'>系统</b>

    国产EDA公司芯华章科技推出新一代高性能FPGA原型验证系统

    新品发布 XEPIC 不断发展的SoC和Chiplet芯片创新,特别是基于RISC-V等多种异构处理器架构的定制化高性能应用芯片,对硬件验证平台的性能、容量、高速接口、调试能力都提出了更高要求,因此
    发表于 12-10 09:17 1742次阅读
    国产EDA公司芯华章科技推出新一代高性能<b class='flag-5'>FPGA</b>原型<b class='flag-5'>验证</b><b class='flag-5'>系统</b>