0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

开芯院采用芯华章P2E硬件验证平台加速RISC-V验证

工程师 来源:厂商供稿 作者:芯华章科技 2025-07-18 10:08 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

近日,系统级验证 EDA 解决方案提供商芯华章科技与北京开源芯片研究院(以下简称 “开芯院”)宣布,双方基于芯华章的P2E 硬件验证系统双模验证平台,共同探索适用于 RISC-V 架构的高效验证方法学,基于开芯院昆明湖4核设计,预期实现倍数级的效率提升,解决RISC-V CPU设计在验证中用例运行时间长和调试难度大的双重挑战。

复杂的RISC-V处理器设计验证,往往存在用例运行时间长和调试难度大的双重挑战,因此CPU 设计团队通常利用双平台配合实现验证任务,传统验证方法带来的挑战如下:

Prototyping 平台负责大量软件测试、性能分析等,但软件测试作为 CPU 子系统的主力验证方法,依然会遇到 RTL 设计问题,Prototyping平台由于自身的调试能力问题导致调试效率较低;

Emulator 平台负责 CPU 指令集级别随机验证、初始软件测试版本构建和深度问题调试,但由于Prototyping 和 Emulator 平台的验证环境的差异,可能导致 Emulator 平台无法复现问题,Emulator 运行速率低导致 case 运行时间过长。

因此,开发一套针对RISC-V 架构的高效验证方法学迫在眉睫。

芯华章的P2E 硬件验证系统集成了原型验证和硬件仿真双模式,依托自主研发的一体化 HPE Compiler,支持芯片设计的自动综合、智能分割、优化实现和深度调试。该平台基于统一芯片、硬件和软件,实现了硬件仿真和原型验证的无缝集成,能有效缩短芯片验证周期,已在获得国内外众多头部芯片设计厂商的广泛采用。

针对CPU 设计验证的双重挑战,芯华章和开芯院充分利用HuaProP2E双模能力,开发出一套高效、全面的验证方法学:

基于相同的验证环境,同样的编译流程,相同的硬件平台,同时构建 Prototyping DB 和 Emulator DB,确保了不同平台之间差异最小;

验证工程师在 Prototyping DB 运行测试用例,一旦遇到深层问题,切换到 Emulator DB 实施硬件调试;

Emulator DB 提供灵活 trigger 和全信号可视的能力,为深层调试提供保障。

2025 年 7 月 11 日,本次合作的研究成果发布,基于昆明湖4 核设计,在相同的验证环境下,同时产生 Prototyping 和 Emulator 双 DB,其中 Prototyping 性能达到 9.2MHz,Emulator 性能为 5.2MHz。Emulator 平台开启 massive probe 功能,添加 230万条信号 用于 Core 的调试,并添加 dynamic trigger 功能用于高速定位出错的时间点。

此外,此次探索完全基于芯华章云平台进行部署和调试。从对RISC-V 感兴趣的设计公司角度来看,这极大简化了 RISC-V IP 的评估成本,设计公司直接登录云平台即可实施评估;从开芯院角度而言,更多的玩家在线体验和测试也有助于 RISC-V IP 更快地收敛和成熟。

开芯院唐丹博士:

“RISC-V 生态的繁荣离不开高效的验证技术支持。与芯华章的合作,能够充分整合双方资源,有望为 RISC-V 验证方法学带来新的突破,进一步提升我国在开源芯片领域的技术竞争力。”

芯华章联合CEO谢仲辉表示

“此次与开芯院的合作,是芯华章在推动国产 EDA 技术与开源芯片生态融合发展道路上的重要一步。我们希望通过双方的共同努力,能够为 RISC-V 处理器的验证难题提供创新解决方案,助力 RISC-V 架构在更多领域实现广泛应用。”

随着合作的深入开展,芯华章与开芯院将持续分享研究成果,推动相关技术在行业内的应用与推广,为国产RISC-V 处理器的研发与产业发展贡献力量。

b7f7cb98-6378-11f0-a6aa-92fbcf53809c.jpg

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • eda
    eda
    +关注

    关注

    72

    文章

    3113

    浏览量

    183043
  • 硬件验证
    +关注

    关注

    0

    文章

    4

    浏览量

    6289
  • RISC-V
    +关注

    关注

    48

    文章

    2889

    浏览量

    53064
  • 芯华章
    +关注

    关注

    0

    文章

    195

    浏览量

    11984
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    思尔、MachineWare与Andes晶心科技联合推出RISC-V协同仿真方案,加速芯片开发

    前言思尔、MachineWare与晶心科技(AndesTechnology)联合发布一款协同仿真解决方案,旨在应对日益复杂的RISC-V芯片设计。该方案融合了MachineWare的SIM-V虚拟
    的头像 发表于 01-22 10:03 653次阅读
    思尔<b class='flag-5'>芯</b>、MachineWare与Andes晶心科技联合推出<b class='flag-5'>RISC-V</b>协同仿真方案,<b class='flag-5'>加速</b>芯片开发

    思尔原型验证系统助力昆明湖V2成功启动GUI OpenEuler

    近日,院团队同思尔(S2C)在新一代原型验证系统S8-100上成功完成对双核RISC-V
    的头像 发表于 11-19 11:10 750次阅读
    思尔<b class='flag-5'>芯</b>原型<b class='flag-5'>验证</b>系统助力昆明湖<b class='flag-5'>V2</b>成功启动GUI OpenEuler

    喜讯|昊RISC-V DSP荣获“中国RISC-V生态推广奖

    成果,成功斩获"RISC-V生态推广示范案例"奖项!这是对中科昊坚持自主创新、推动RISC-V产业化、构建开放共赢生态体系的权威认可。技术突破:RISC-V落地
    的头像 发表于 11-18 09:01 2297次阅读
    喜讯|昊<b class='flag-5'>芯</b><b class='flag-5'>RISC-V</b> DSP荣获“中国<b class='flag-5'>芯</b>”<b class='flag-5'>RISC-V</b>生态推广奖

    采用华章高性能数字仿真器GalaxSim,RISC-V 验证获近3倍效率提升

    和周期驱动双引擎在仿真性能上的优势,成功将“香山”第三代昆明湖架构RISC-V处理器的验证效率提升近3倍,为国产开源高性能处理器的研发迭代注入关键动力。 作为国产 RISC-V 生态的核心推动者,
    的头像 发表于 11-17 16:07 2019次阅读
    <b class='flag-5'>开</b><b class='flag-5'>芯</b><b class='flag-5'>院</b><b class='flag-5'>采用</b><b class='flag-5'>芯</b><b class='flag-5'>华章</b>高性能数字仿真器GalaxSim,<b class='flag-5'>RISC-V</b> <b class='flag-5'>验证</b>获近3倍效率提升

    华章GalaxEC HEC工具破解RISC-V验证难题

    11月3日,由中国计算机学会主办的年度盛会CCF DAC圆满落幕。华章研发副总裁刘军受邀致主题演讲,系统分享了GalaxEC HEC工具从技术架构到RISC-V算子完备验证场景的精准
    的头像 发表于 11-13 11:04 500次阅读
    <b class='flag-5'>芯</b><b class='flag-5'>华章</b>GalaxEC HEC工具破解<b class='flag-5'>RISC-V</b><b class='flag-5'>验证</b>难题

    RISC-V芯片已量产,性能、功耗平衡更佳

    作为瑞微一款集成RISC-V模块的智能视觉芯片,采用四核Arm Cortex-A7与RISC-V MCU的异构架构。该芯片内置2.
    的头像 发表于 10-23 09:13 1.1w次阅读
    瑞<b class='flag-5'>芯</b>微<b class='flag-5'>RISC-V</b>芯片已量产,性能、功耗平衡更佳

    利用事务级加速实现高速、高质量的RISC-V验证

    引言RISC-V架构以其开放性和高度可定制的特性,正在重塑处理器设计格局。然而,这种灵活性也带来了显著的验证挑战,使其验证复杂度远超传统固定架构处理器。RISC-V
    的头像 发表于 09-18 10:08 2041次阅读
    利用事务级<b class='flag-5'>加速</b>实现高速、高质量的<b class='flag-5'>RISC-V</b><b class='flag-5'>验证</b>

    华章RISC-V敏捷验证方案再升级

    7月17-18日,在中国规模最大、规格最高的RISC-V峰会上,华章向数千名专业用户展示其面向RISC-V指令集打造的完整敏捷验证方案,其
    的头像 发表于 07-21 17:03 1109次阅读
    <b class='flag-5'>芯</b><b class='flag-5'>华章</b><b class='flag-5'>RISC-V</b>敏捷<b class='flag-5'>验证</b>方案再升级

    2025 RISC-V中国峰会|思尔以数字EDA赋能产业生态,加速商业创新

    7月16日至19日,2025RISC-V中国峰会在上海举行。作为RISC-V生态深度参与者和重要推动者,思尔在峰会期间表现亮眼:不仅于展区展示最新数字EDA解决方案,并与
    的头像 发表于 07-21 10:53 1092次阅读
    2025 <b class='flag-5'>RISC-V</b>中国峰会|思尔<b class='flag-5'>芯</b>以数字EDA赋能产业生态,<b class='flag-5'>加速</b>商业创新

    2025华章向新验证技术研讨会圆满收官

    近日,华章向新验证技术研讨会于上海圆满举办。此次活动中,华章携手中兴微电子、EDA 国创中心的技术专家,与芯片设计、系统级公司的
    的头像 发表于 07-15 11:51 1172次阅读
    2025<b class='flag-5'>芯</b><b class='flag-5'>华章</b>向新<b class='flag-5'>验证</b>技术研讨会圆满收官

    思尔邀您共赴2025 RISC-V中国峰会!

    在上海张江科学会堂盛大启幕。作为国内首家数字EDA供应商,思尔(S2C)将受邀亮相本届RISC-V中国峰会。思尔还将联合
    的头像 发表于 06-26 09:52 1335次阅读
    思尔<b class='flag-5'>芯</b>邀您共赴2025 <b class='flag-5'>RISC-V</b>中国峰会!

    思尔携手Andes晶心科技,加速先进RISC-V 芯片开发

    RISC-V生态快速发展和应用场景不断拓展的背景下,芯片设计正面临前所未有的复杂度挑战。近日,RISC-V处理器核领先厂商Andes晶心科技与思尔(S2C)达成重要合作,其双核单集
    的头像 发表于 06-05 09:45 1155次阅读
    思尔<b class='flag-5'>芯</b>携手Andes晶心科技,<b class='flag-5'>加速</b>先进<b class='flag-5'>RISC-V</b> 芯片开发

    硬件辅助验证(HAV) 对软件验证的价值

    硬件辅助验证 (HAV) 有着悠久的历史,如今作为软件驱动验证的必备技术,再度受到关注。 RISC-V 可能是说明这一点的最好例子。HAV 能够执行多个周期的软件驱动
    的头像 发表于 05-13 18:21 2040次阅读

    华章以AI+EDA重塑芯片验证效率

    近日,作为国内领先的系统级验证EDA解决方案提供商,华章分别携手飞腾信息技术、中兴微电子在IC设计验证领域最具影响力的会议DVCon China进行联合演讲,针对各个场景下
    的头像 发表于 04-18 14:07 1759次阅读
    <b class='flag-5'>芯</b><b class='flag-5'>华章</b>以AI+EDA重塑芯片<b class='flag-5'>验证</b>效率

    来科技携手芒科技发布RISC-V CPU系统仿真平台

    专业RISC-V处理器IP及解决方案公司来科技与杭州芒科技深入合作,共同研发推出来全系列RISC-V CPU系统仿真
    的头像 发表于 03-19 14:36 1740次阅读