0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB叠层设计与阻抗分析

STM32单片机 来源:STM32单片机 作者:STM32单片机 2022-06-16 16:36 次阅读

前言

STM32 无线系列产品PCB 设计中,需要对射频部分电路进行阻抗控制,良好的阻抗控制可以减少信号衰减、反射和 EMC 辐射。本篇 LAT 主要介绍印制电路板(PCB)上射频走线阻抗仿真计算工具的使用方法。使用的计算工具为 Altium Designer V21.1.0,其他专业计算工具有 Si9000,AppCAD 等,使用时可参照本文章设置的方法进行仿真。

2. PCB 叠层设计

PCB 的叠层里的 Prepreg 类型、线路层的间距以及铜箔厚度都会影响到阻抗,因此需要按照实际 PCB 叠层进行推导计算射频走线的阻抗。本文选取嘉立创的一个 1.6mm 典型四层板叠层(Prepreg 为 7628)分布为例:

ea966db0-ec8f-11ec-ba43-dac502259ad0.png

3.Altium Designer 阻抗分析

打开一个 PCB 文件,在 “Design”目录里找到“Layer Stack Manager”。点击打开会自动生成 PCB 文件的 “Stackup”文件。

eaa1d1be-ec8f-11ec-ba43-dac502259ad0.png

按照叠层分布图对“Stackup”进行设置,需要设置线路层的厚度、压合 Prepreg 厚度以及 FR4 的介电常数。

eabf1cba-ec8f-11ec-ba43-dac502259ad0.png

点击“Impedance”,再点击“Add”增加一个阻抗计算表格。射频走线模型分为单端和差分两种,还可以根据参考地平面的不同进行选择对应的射频走线阻抗模型。

ead092d8-ec8f-11ec-ba43-dac502259ad0.png

点选 Top 层,可以更改阻抗线对应的参考层,默认为 L2 GND 层,可以更改为 L3 或者 L4。如果使用非相邻层作为参考层,则需要将中间各层对应部分挖空处理。图 5 是将参考层更改为 L3 时的线宽参数,可以看到线宽明显变宽了。

eada18bc-ec8f-11ec-ba43-dac502259ad0.png

下面两个范例分别为参考地为相邻层 L2 和参考地为两侧共面加参考层 L2 的仿真结果,仿真的阻抗为单端 50ohm。从结果可以看出增加两侧共面为参考层可以减小阻抗线的宽度。

eaf0384a-ec8f-11ec-ba43-dac502259ad0.png

eb03a628-ec8f-11ec-ba43-dac502259ad0.png

下面的范例图 8 为采用 L3 参考层为参考地时的仿真结果,与图 7 相比,结果显示由于参考地距离射频走线更远,在保持共面地间距不变的情况下需要更宽的走线来达到同样的 50ohm 阻抗。如果觉得阻抗线的宽度不理想可以适当调整阻抗线与两侧 GND 之间的间距。

eb105800-ec8f-11ec-ba43-dac502259ad0.png

图 9 为差分 100ohm 阻抗线设置范例,可通过差分线之间的间距,差分线宽度,差分线与两侧 GND间距以及参考平面来调整阻抗。

eb24f670-ec8f-11ec-ba43-dac502259ad0.png

小结

PCB 板的射频走线阻抗与射频性能息息相关,因此在设计射频电路板时需要根据实际板材的材质、叠层组成以及走线参考地来仿真阻抗。在实际阻抗仿真的过程中,可以通过调节线宽、线间距以及参考面来达到预期的阻抗目标。

原文标题:工程师笔记|印制电路板射频走线阻抗计算

文章出处:【微信公众号:STM32单片机】欢迎添加关注!文章转载请注明出处。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4220

    文章

    22469

    浏览量

    385729
  • 阻抗计算
    +关注

    关注

    4

    文章

    21

    浏览量

    14972
  • 射频走线
    +关注

    关注

    0

    文章

    6

    浏览量

    8791
  • 叠层设计
    +关注

    关注

    0

    文章

    25

    浏览量

    6140

原文标题:工程师笔记|印制电路板射频走线阻抗计算

文章出处:【微信号:STM32_STM8_MCU,微信公众号:STM32单片机】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    DDR电路的阻抗设计

    厚度建议全部采用1oZ,厚度为1.6mm。 板厚推荐如下图(上)所示(8通孔1.6mm厚度推荐),
    发表于 12-25 13:46

    DDR电路的阻抗设计!

    厚度建议全部采用1oZ,厚度为1.6mm。 板厚推荐如下图(上)所示(8通孔1.6mm厚度推荐),
    发表于 12-25 13:48

    PCB设计

    了信号线的特征阻抗,也可有效地减少串扰。所以,对于某些高端的高速电路设计,已经明确规定一定要使用6(或以上的)的方案,如Intel对PC133内存模块
    发表于 05-17 22:04

    PCB设计及阻抗计算

    PCB设计及阻抗计算
    发表于 06-02 17:13

    PCB设计及阻抗计算

    PCB设计及阻抗计算
    发表于 09-28 15:13

    PCB设计及阻抗计算

    本帖最后由 lee_st 于 2017-10-31 08:48 编辑 PCB设计及阻抗计算
    发表于 10-21 20:44

    PCB设计中阻抗时需注意的四大事项

    在高速PCB设计流程里,设计和阻抗计算是登顶的第一梯。阻抗计算方法很成熟,不同软件的计算差别不大,相对而言比较繁琐,
    发表于 01-22 14:41

    PCB设计的原则和结构

    提供的构与设计要求改善措施 影响阻抗信号因素分析: 线路图分析:客户L56阻抗设计较为特殊,
    发表于 09-18 15:12

    PCB设计中阻抗时需注意哪些事项?

    PCB设计中阻抗时需注意哪些事项?
    发表于 05-16 11:06

    PCB阻抗控制和设计

    是电路板设计的一个重要指标,特别是在高频电 路的PCB设计中,必须考虑导线的特性阻抗和器件或信号所要求的特性阻抗是否一致,是否匹配。这就涉及到两个概念:阻抗控制与
    发表于 05-30 07:18

    避开PCB假八结构的温柔陷阱---浅谈六板的

    极大。另外在PCB设计时将阻抗设计成共面阻抗,此将厚度调整厚,线宽加大,线到周围铜箔的间距调小也可以实现非假八
    发表于 05-30 07:20

    【干货】阻抗设计必备:PCB阻抗参数推荐及结构(4板)

    您还在为阻抗设计头疼吗?这里有齐全的阻抗参数及结构。有它您无需再去仿真,我们已将其一一列出,如 90ohm线宽线距为7/6mil 或 5/4mil ,结合布线空间选择对应的线宽线距
    发表于 06-10 20:54

    【资料】浅谈PCB设计

    本文主要介绍多层PCB设计的基础知识,包括结构的排布一般原则,常用的
    发表于 08-04 10:06

    避开PCB假八结构的温柔陷阱---浅谈六板的

    极大。另外在PCB设计时将阻抗设计成共面阻抗,此将厚度调整厚,线宽加大,线到周围铜箔的间距调小也可以实现非假八
    发表于 03-07 16:04

    PCB的几种不同变体

      4.3.3 实验设计3:4PCB  本章将考虑4PCB的几种不同变体。这些变化中最简
    发表于 04-20 17:10