Rupert Baines:Codasip RISC-V IP核已成功部署到约20亿个最终产品中
岁末年初之际,电子发烧友网策划的《2022半导体产业展望》专题,收到近60位国内外半导体创新领袖企业高管的前瞻观点。此次,电子发烧友特别采访了Codasip CMO Rupert Baines,以下是他对2021年半导体市场的分析与展望。

Codasip CMO Rupert Baines
截止到目前,Codasip RISC-V IP核已经成功部署到大约20亿个最终产品中去,正被全球范围内的客户们广泛使用。回顾整个2021年,Codasip持续发展,并专注于RISC-V处理器IP和工具的开发,使更多的公司能够有能力开发定制的应用程序,从而使得客户能够从智能代码设计带来的性能改进中受益。
在过去的几个月里,苹果公司推出了功能强大的M1 Pro,这给整个行业敲响了警钟--这一举动对传统的专有处理器架构影响深远,我们的从业者在今天有机会并且很有必要以不同的方式来做事。当硬件被专门设计来适应软件的需求(软/硬件代码协同设计)时,意味着潜在的改进是巨大的。
在过去很长一段时间内,提升性能是通过采用传统的、专有的架构和通用技术,并使其迁移到新的工艺节点和更高的时钟频率来实现的,现实来看这种工作方法正在逐渐被打破。同时我们看到摩尔定律、登纳德扩展和阿姆达尔定律都即将结束,逼迫行业巨头们内部自行设计专有集成电路(ASIC),使得定制半导体元件(custom-silicon)再次成为焦点,而其余相关行业也正在极力寻求开放的架构--特别是RISC-V开源架构--以获得更大的竞争优势,从而使得从业者能够通过创新设计继续提高性能。而此时相比几何尺寸的迁移,差异化设计才是关键因素。
科技不断进步,技术不断发展,一段时间以来,半导体的发展一直专注于目前所有的这些应用领域,但更先进的子类别--如联网和自动驾驶汽车等行业才是真正有趣的地方,也是半导体技术需要适应和创新的领域方向。
Codasip认为,2022年行业最大的变化是转向更多的领域专用架构和更多的软件/硬件代码协同设计技术。这从根本上意味着,复杂的、先进的或大众市场应用程序的开发者需要最高水平的性能表现,而这一性能至上的需求将迫使越来越多的开发人员远离通用硬件。相反,开发者将通过分析研究软件系统的需求,并选择/调整最好的硬件状态以便为其系统提供最佳性能。
目前来看,一部分行业巨头可能会在内部自行研发,但大多数系统开发商将寻求像Codasip这样的公司来提供定制处理器的专业服务,以帮助他们从系统中获得最佳性能表现,完美匹配软件,并最终实现差异化设计。而当RISC-V与Codasip Studio设计自动化工具相结合时,一种理想的开放环境和生态系统应运而生,并从此类量身定制服务中获益。
我们期待着一个开放的、全球性的生态系统,在RISC-V的未来发展上共同合作,引领行业发展,为全球技术行业呈现新的创新解决方案。
岁末年初之际,电子发烧友网策划的《2022半导体产业展望》专题,收到近60位国内外半导体创新领袖企业高管的前瞻观点。此次,电子发烧友特别采访了Codasip CMO Rupert Baines,以下是他对2021年半导体市场的分析与展望。

Codasip CMO Rupert Baines
截止到目前,Codasip RISC-V IP核已经成功部署到大约20亿个最终产品中去,正被全球范围内的客户们广泛使用。回顾整个2021年,Codasip持续发展,并专注于RISC-V处理器IP和工具的开发,使更多的公司能够有能力开发定制的应用程序,从而使得客户能够从智能代码设计带来的性能改进中受益。
在过去的几个月里,苹果公司推出了功能强大的M1 Pro,这给整个行业敲响了警钟--这一举动对传统的专有处理器架构影响深远,我们的从业者在今天有机会并且很有必要以不同的方式来做事。当硬件被专门设计来适应软件的需求(软/硬件代码协同设计)时,意味着潜在的改进是巨大的。
在过去很长一段时间内,提升性能是通过采用传统的、专有的架构和通用技术,并使其迁移到新的工艺节点和更高的时钟频率来实现的,现实来看这种工作方法正在逐渐被打破。同时我们看到摩尔定律、登纳德扩展和阿姆达尔定律都即将结束,逼迫行业巨头们内部自行设计专有集成电路(ASIC),使得定制半导体元件(custom-silicon)再次成为焦点,而其余相关行业也正在极力寻求开放的架构--特别是RISC-V开源架构--以获得更大的竞争优势,从而使得从业者能够通过创新设计继续提高性能。而此时相比几何尺寸的迁移,差异化设计才是关键因素。
科技不断进步,技术不断发展,一段时间以来,半导体的发展一直专注于目前所有的这些应用领域,但更先进的子类别--如联网和自动驾驶汽车等行业才是真正有趣的地方,也是半导体技术需要适应和创新的领域方向。
Codasip认为,2022年行业最大的变化是转向更多的领域专用架构和更多的软件/硬件代码协同设计技术。这从根本上意味着,复杂的、先进的或大众市场应用程序的开发者需要最高水平的性能表现,而这一性能至上的需求将迫使越来越多的开发人员远离通用硬件。相反,开发者将通过分析研究软件系统的需求,并选择/调整最好的硬件状态以便为其系统提供最佳性能。
目前来看,一部分行业巨头可能会在内部自行研发,但大多数系统开发商将寻求像Codasip这样的公司来提供定制处理器的专业服务,以帮助他们从系统中获得最佳性能表现,完美匹配软件,并最终实现差异化设计。而当RISC-V与Codasip Studio设计自动化工具相结合时,一种理想的开放环境和生态系统应运而生,并从此类量身定制服务中获益。
我们期待着一个开放的、全球性的生态系统,在RISC-V的未来发展上共同合作,引领行业发展,为全球技术行业呈现新的创新解决方案。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
RISC-V
+关注
关注
48文章
2794浏览量
51922 -
codasip
+关注
关注
0文章
38浏览量
6636
发布评论请先 登录
相关推荐
热点推荐
探索RISC-V在机器人领域的潜力
编译错误。通过查阅社区讨论和修改部分编译配置,最终成功解决。这体现了RISC-V生态正在快速发展,但社区的支持至关重要。
2. ROS基础功能测试:
为了验证ROS 2环境是否正常工作,我进行了
发表于 12-03 14:40
跃昉科技亮相2025 RISC-V软件生态研讨会
2025 年 9 月 19 日,一场聚焦 RISC-V 软件生态发展的行业盛会——“RISC-V 软件生态研讨会”在珠海国际会展中心成功举办。全球首款支持超128核
赛昉科技联合合见工软实现国产一致性NoC IP与RISC-V核在大规模网络中的适配
的一致性片上网络(NoC)IP——昉·星路-700(StarNoC-700)已成功适配赛昉科技昉·天枢(Dubhe)系列RISC-V处理器核心(Dubhe-70/83)
英伟达:CUDA 已经开始移植到 RISC-V 架构上
7 月 17 日,在第五届(2025)RISC-V 中国峰会主论坛上,英伟达副总裁 Frans Sijstermanns 分享了题为《在英伟达计算平台实现 RISC-V 应用处理器部署》的主题演讲
发表于 07-17 16:30
•3840次阅读
Codasip 正在挂牌出售
Codasip是一家欧洲领先的RISC-V处理器IP核供应商,目前正在挂牌出售。以下是相关情况: 出售背景 Codasip在CEO Ron
大象机器人携手进迭时空推出 RISC-V 全栈开源六轴机械臂产品
集成于同一硬件平台。内置RISC-V AI核,接入ONNXRuntime加速框架,可快速部署Transformer、CNN等主流算法,实现视觉跟踪、语音交互与自主决策的一体化应用。
低门槛开发
提供
发表于 04-25 17:59
智芯公司荣获RISC-V联盟2024年度IP创新奖
近日,2025年中国RISC-V生态大会在北京举办,智芯公司作为中国开放指令(RISC-V)联盟会员单位之一受邀出席。会上,智芯公司RISC-V高性能CPU内核“泰山800
2025中国RISC-V生态大会-运营商分论坛成功举办
2月28日,为推动运营商与RISC-V的生态深度融合,加速RISC-V产业发展,共建RISC-V生态繁荣,由中国移动、中国电信联合主办的中国RISC-V生态大会-运营商分论坛在北京
进迭时空完成A+轮数亿元融资 加速RISC-V AI CPU产品迭代
近日,进迭时空完成A+轮数亿元人民币的融资。本轮融资由香港BrizanIII期基金领投,将主要用于高性能RISC-VAICPU、服务器AICPU产品的研发及市场拓展,加速RISC-V
关于RISC-V芯片的应用学习总结
电子、医疗设备等领域,对处理器的可靠性、实时性和低功耗有较高要求。RISC-V芯片通过提供丰富的外设接口和高效的指令集,满足了嵌入式系统的多样化需求。同时,其开源特性降低了开发成本,加速了产品上市时间
发表于 01-29 08:38
RISC-V MCU技术
嘿,咱来聊聊RISC-V MCU技术哈。
这RISC-V MCU技术呢,简单来说就是基于一个叫RISC-V的指令集架构做出的微控制器技术。RISC-
发表于 01-19 11:50
首届RISC-V产业发展大会成功举办,赛昉携手产业伙伴共绘RISC-V新蓝图
12月28日,由中国电子工业标准化技术协会RISC-V工作委员会(以下简称“RISC-V工作委员会”)主办的首届“RISC-V产业发展大会”在北京成功举办。作为推动
RISC-V基础指令详解
也被称作U J型指令
另外RISC-V中预设的寄存器数量是32个,设计采用的通用原则:数量适量,少而快。寄存器编号从0到31,记为X0-X31,其中X0寄存器总是保持0值,其他的寄存器
发表于 12-29 18:47
RISC-V架构及MRS开发环境回顾
设计还不够,而是对整个芯片产业,芯片架构是源头,它会影响到人才培养,IP库,EDA工具、芯片生产制造,测试封装等等。中国适当聚焦RISC-V,有助于中国芯片产业实现自立自强。
二、MRS 开发环境介绍
发表于 12-16 23:08

Rupert Baines:Codasip RISC-V IP核已成功部署到约20亿个最终产品中
评论