0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

浅述PCB设计中关键技术——信号完整性(SI)

h1654155971.8456 来源:博客园 作者:raymon_tec 2021-07-27 10:10 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

之前在设计板卡时,只是听过相关的概念,但是未真正去研究关于SI相关的知识。将之前看过的一些资料整理如下:

1

信号完整性分析

与SI有关的因素:反射,串扰,辐射。反射是由于传输路径上的阻抗不匹配导致;串扰是由于线间距导致;辐射则与高速器件本身以及PCB设计有关。

传输线判断

先解释一下什么是高速电路:信号的最高频率成分是取决于有效频率,而不是周期频率。

高速电路的定义是根据信号的有效频率来计算的,在现实世界中,任何信号都是由多个频率分量的正弦波叠加而成的。定义各正弦波分量的幅值为VN,则VN = 2 / (3.14 x N),可见各级谐波分量的幅值与频率成反比。

现实信号,随着频率的升高,其各级谐波分量的幅值比理想方波中相同频率正弦波分量的幅值下降的更快,直到某级谐波分量。

其幅值下降到理想方波中对应分量的70%(即功率下降到50%),定义该谐波分量的频率为信号的有效频率,其计算公式为:Fknee = 0.5 / Tr(10% ~ 90%),其中Tr(10% ~ 90%)为信号上升沿部分的10%~90%,一般在数据手册中都会给出相应的时间(如图中所示的t3)。

2dcc1b70-e3e0-11eb-a97a-12bb97331649.jpg

某手册输出信号上升时间

利用判断高速信号的公式,所以对于高速和低速的区分,需要考虑信号频率和传输路径长度。

判断步骤:

1)获得信号的有效频率Fknee 和走线长度 L;

2)利用Fknee 计算出信号的有效波长λknee,,即λknee = C /Fknee ;

3)判断L与1/6 x λknee之间的关系,若L 》 1/6 x λknee,则信号为高速信号,反之为 低速信号;

其中λknee = C / Fknee;其中C是比光速略低的速度,Fknee = 0.5 / Tr(10% ~ 90%),还需注意的是,若是对于百兆频率的信号,若是没有现成的板子,可以对有效频率Fknee进行估算, Fknee 约为 7倍的Fclock(信号的周期)。

若L 》 1/6 x λknee,则视为传输线,传输线必须考虑在传输过程中可能由于阻抗不匹配导致信号的反射问题。

反射公式

信号的反射ρ = (Z2 -Z1)/(Z2 +Z1)

其中Z2 为反射点之后的线路阻抗;Z1为反射之前的线路阻抗。

ρ 的可能存在值±1,0,当为0时全部吸收,当为±1时则发生反射。信号的反射由始端、传输路径、终端阻抗的不匹配导致。

降低反射方法

为了尽可能降低信号的反射,那么需要Z2 和Z1尽可能相近。有几种方法进行阻抗匹配:发送端串联匹配,接收端并联匹配,接收端分压匹配,接收端阻容并联匹配,接收端二极管并联匹配。

2de6c2fe-e3e0-11eb-a97a-12bb97331649.png

3)接收端分压匹配

4)接收端阻容并联匹配

优点:功耗较小;

缺点:存在接收端高低电平不匹配情况,由于电容的存在,会使信号的边沿变化变缓。

2

信号回路

2e7d5f70-e3e0-11eb-a97a-12bb97331649.png

信号回路主要包括两个路径,一个是驱动路径,一个是回路路径。在发送端、传输路径、接收端测得的信号电平,实质上是该信号在驱动路径和返回路径上对应位置的电压值,这两条路径都非常重要。

要提供完整的回流路径,需要注意以下几点:

1、信号换层时,最好不要改变参考层,若信号的换层时从信号层1换到信号层。参考层都是底层1,在这种情况下,返回路径无需换层,即信号的换层对其反回路径无影响。

2、信号换层时,最好不改变参考层的网络属性。也就是信号1开始的参考层是电源层1/地层1,经过换层之后,信号1的参考层是电源层2/地层2,其参考层的网络属性未变,都是GND或电源属性,可利用附近的GND或者电源过孔实现反回路径的通路。

这里在高速情况下,过孔的容抗和感抗也是不能忽略的,这种情况下,尽量减小过孔,减小过孔本身产生的阻抗变化影响,减小对信号回流路径的影响。

3、信号换层时,最好在信号过孔附近增加一个与参考层同属性的过孔。

4、若换层前后,两层参考层的网路属性不同,要求两参考层相距较近,减小层间阻抗和返回路径上的压降。

5、当换层的信号较密集时,附近的地或者电源过孔之间应保持一定距离,换层信号很多时,需要多打几个对地或者对电源的过孔。

3

串扰

解决串扰的办法是,高速信号,时钟信号,其他数据信号等,间距满足3W原则。

2e94c930-e3e0-11eb-a97a-12bb97331649.png

编辑:jq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4417

    文章

    23966

    浏览量

    426180

原文标题:PCB设计中越早解决效率越高的关键——信号完整性(SI)

文章出处:【微信号:eda365wx,微信公众号:EDA365电子论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    SI合集002|信号完整性测量应用简介,快速掌握关键

    一、信号完整性定义信号完整性(SignalIntegrity,简称SI)是衡量信号从驱动端经传输
    的头像 发表于 01-26 10:58 434次阅读
    <b class='flag-5'>SI</b>合集002|<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>测量应用简介,快速掌握<b class='flag-5'>关键</b>点

    使用MATLAB和Simulink进行信号完整性分析

    信号完整性是保持高速数字信号的质量的过程。信号完整性是衡量电信号从源传输到目标位置时的质量的
    的头像 发表于 01-23 13:57 8825次阅读
    使用MATLAB和Simulink进行<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>分析

    Cadence工具如何解决芯粒设计信号完整性挑战

    在芯粒设计,维持良好的信号完整性是最关键的考量因素之一。随着芯片制造商不断突破性能与微型化的极限,确保组件间信号的纯净
    的头像 发表于 12-26 09:51 494次阅读
    Cadence工具如何解决芯粒设计<b class='flag-5'>中</b>的<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>挑战

    Samtec高速线缆深入解析:高速信号完整性关键技术

    随着高速计算、数据中心、人工智能和下一代通信系统的快速发展,高速线束线缆作为信号传输链路的重要环节,其 信号完整性SI) 成为设计成功与
    的头像 发表于 12-15 17:37 752次阅读

    基于CW32 MCU的I2C接口优化稳定读写EEPROM关键技术

    影响I2C信号完整性的外部干扰源,提供相应的硬件设计优化措施,如PCB布线、接地处理等,减少干扰对I2C通信的影响。 软件容错机制与超时处理:介绍如何在软件层面增加容错机制,通过检测总线忙、ACK
    发表于 12-03 07:29

    高频PCB布线“避坑指南”:4大核心技巧让信号完整性提升90%

    一站式PCBA加工厂家今天为大家讲讲高频PCB布线设计有什么技巧?高频PCB设计布线技巧。高频PCB布线需重点关注信号完整性、抗干扰能力及阻
    的头像 发表于 11-21 09:23 1022次阅读
    高频<b class='flag-5'>PCB</b>布线“避坑指南”:4大核心技巧让<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>提升90%

    技术资讯 I 信号完整性与阻抗匹配的关系

    本文要点PCB走线和IC走线的阻抗控制主要着眼于预防反射。防止互连路径上发生反射,可确保功率传输至负载,同时避免其他信号完整性问题。使用集成场求解器的
    的头像 发表于 09-05 15:19 5357次阅读
    <b class='flag-5'>技术</b>资讯 I <b class='flag-5'>信号</b><b class='flag-5'>完整性</b>与阻抗匹配的关系

    揭秘高频PCB设计:体积表面电阻率测试仪如何确保信号完整性

    在高频 PCB 的设计与应用信号完整性是决定设备性能的核心,无论是通信基站、雷达系统还是高端电子设备,都依赖高频 PCB
    的头像 发表于 08-29 09:22 717次阅读
    揭秘高频<b class='flag-5'>PCB设计</b>:体积表面电阻率测试仪如何确保<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>

    串扰如何影响信号完整性和EMI

    欢迎来到 “掌握 PCB 设计的 EMI 控制” 系列的第六篇文章。本文将探讨串扰如何影响信号完整性和 EMI,并讨论在设计解决这一问题
    的头像 发表于 08-25 11:06 1w次阅读
    串扰如何影响<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>和EMI

    什么是信号完整性

    电子发烧友网站提供《什么是信号完整性?.pdf》资料免费下载
    发表于 07-09 15:10 1次下载

    普源DHO924示波器在信号完整性测试的表现

    设计,在信号完整性测试领域展现出优异表现。本文将从技术参数、应用场景、操作便捷及实际案例分析等方面,深入探讨DHO924在信号
    的头像 发表于 06-24 12:10 980次阅读
    普源DHO924示波器在<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>测试<b class='flag-5'>中</b>的表现

    信号完整性SI)/ 电源完整性(PI)工程师的核心技能树体系

    信号完整性SI)和电源完整性(PI)工程师在高速电子设计领域扮演着关键角色,其核心技能树体系需覆盖从理论基础到工程实践的全流程。以下是该岗
    的头像 发表于 06-05 10:11 4966次阅读

    了解信号完整性的基本原理

    作者:Cece Chen 投稿人:DigiKey 北美编辑 随着支持人工智能 (AI) 的高性能数据中心的兴起,信号完整性 (SI) 变得至关重要,这样才能以更高的速度传输海量数据。为确保信号
    的头像 发表于 05-25 11:54 1605次阅读
    了解<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>的基本原理

    Samtec虎家大咖说 | 浅谈信号完整性以及电源完整性

    前言 在这一期的Samtec虎家大咖说节目中,Samtec信号完整性SI)和电源完整性(PI)专家Scott McMorrow、Rich Mellitz和Istvan Novak回答
    发表于 05-14 14:52 1244次阅读
    Samtec虎家大咖说 | 浅谈<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>以及电源<b class='flag-5'>完整性</b>

    泰克示波器MDO34在信号完整性测试的应用与实践

    MDO34系列混合域示波器凭借其集成化的硬件架构、卓越的带宽性能和智能化分析功能,为信号完整性测试提供了全面的解决方案。本文将结合技术原理与工程案例,探讨MDO34在信号
    的头像 发表于 05-12 15:30 1085次阅读
    泰克示波器MDO34在<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>测试<b class='flag-5'>中</b>的应用与实践