0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

浅述PCB设计中关键技术——信号完整性(SI)

h1654155971.8456 来源:博客园 作者:raymon_tec 2021-07-27 10:10 次阅读

之前在设计板卡时,只是听过相关的概念,但是未真正去研究关于SI相关的知识。将之前看过的一些资料整理如下:

1

信号完整性分析

与SI有关的因素:反射,串扰,辐射。反射是由于传输路径上的阻抗不匹配导致;串扰是由于线间距导致;辐射则与高速器件本身以及PCB设计有关。

传输线判断

先解释一下什么是高速电路:信号的最高频率成分是取决于有效频率,而不是周期频率。

高速电路的定义是根据信号的有效频率来计算的,在现实世界中,任何信号都是由多个频率分量的正弦波叠加而成的。定义各正弦波分量的幅值为VN,则VN = 2 / (3.14 x N),可见各级谐波分量的幅值与频率成反比。

现实信号,随着频率的升高,其各级谐波分量的幅值比理想方波中相同频率正弦波分量的幅值下降的更快,直到某级谐波分量。

其幅值下降到理想方波中对应分量的70%(即功率下降到50%),定义该谐波分量的频率为信号的有效频率,其计算公式为:Fknee = 0.5 / Tr(10% ~ 90%),其中Tr(10% ~ 90%)为信号上升沿部分的10%~90%,一般在数据手册中都会给出相应的时间(如图中所示的t3)。

2dcc1b70-e3e0-11eb-a97a-12bb97331649.jpg

某手册输出信号上升时间

利用判断高速信号的公式,所以对于高速和低速的区分,需要考虑信号频率和传输路径长度。

判断步骤:

1)获得信号的有效频率Fknee 和走线长度 L;

2)利用Fknee 计算出信号的有效波长λknee,,即λknee = C /Fknee ;

3)判断L与1/6 x λknee之间的关系,若L 》 1/6 x λknee,则信号为高速信号,反之为 低速信号;

其中λknee = C / Fknee;其中C是比光速略低的速度,Fknee = 0.5 / Tr(10% ~ 90%),还需注意的是,若是对于百兆频率的信号,若是没有现成的板子,可以对有效频率Fknee进行估算, Fknee 约为 7倍的Fclock(信号的周期)。

若L 》 1/6 x λknee,则视为传输线,传输线必须考虑在传输过程中可能由于阻抗不匹配导致信号的反射问题。

反射公式

信号的反射ρ = (Z2 -Z1)/(Z2 +Z1)

其中Z2 为反射点之后的线路阻抗;Z1为反射之前的线路阻抗。

ρ 的可能存在值±1,0,当为0时全部吸收,当为±1时则发生反射。信号的反射由始端、传输路径、终端阻抗的不匹配导致。

降低反射方法

为了尽可能降低信号的反射,那么需要Z2 和Z1尽可能相近。有几种方法进行阻抗匹配:发送端串联匹配,接收端并联匹配,接收端分压匹配,接收端阻容并联匹配,接收端二极管并联匹配。

2de6c2fe-e3e0-11eb-a97a-12bb97331649.png

3)接收端分压匹配

4)接收端阻容并联匹配

优点:功耗较小;

缺点:存在接收端高低电平不匹配情况,由于电容的存在,会使信号的边沿变化变缓。

2

信号回路

2e7d5f70-e3e0-11eb-a97a-12bb97331649.png

信号回路主要包括两个路径,一个是驱动路径,一个是回路路径。在发送端、传输路径、接收端测得的信号电平,实质上是该信号在驱动路径和返回路径上对应位置的电压值,这两条路径都非常重要。

要提供完整的回流路径,需要注意以下几点:

1、信号换层时,最好不要改变参考层,若信号的换层时从信号层1换到信号层。参考层都是底层1,在这种情况下,返回路径无需换层,即信号的换层对其反回路径无影响。

2、信号换层时,最好不改变参考层的网络属性。也就是信号1开始的参考层是电源层1/地层1,经过换层之后,信号1的参考层是电源层2/地层2,其参考层的网络属性未变,都是GND或电源属性,可利用附近的GND或者电源过孔实现反回路径的通路。

这里在高速情况下,过孔的容抗和感抗也是不能忽略的,这种情况下,尽量减小过孔,减小过孔本身产生的阻抗变化影响,减小对信号回流路径的影响。

3、信号换层时,最好在信号过孔附近增加一个与参考层同属性的过孔。

4、若换层前后,两层参考层的网路属性不同,要求两参考层相距较近,减小层间阻抗和返回路径上的压降。

5、当换层的信号较密集时,附近的地或者电源过孔之间应保持一定距离,换层信号很多时,需要多打几个对地或者对电源的过孔。

3

串扰

解决串扰的办法是,高速信号,时钟信号,其他数据信号等,间距满足3W原则。

2e94c930-e3e0-11eb-a97a-12bb97331649.png

编辑:jq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4222

    文章

    22475

    浏览量

    385850

原文标题:PCB设计中越早解决效率越高的关键——信号完整性(SI)

文章出处:【微信号:eda365wx,微信公众号:EDA365电子论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    高速PCB设计信号完整性问题你一定要清楚!

    随着集成电路输出开关速度提高以及PCB板密度增加,信号完整性(英语:Signalintegrity,Sl)已经成为高速数字 PCB设计 必须关心的问题之一。元器件和
    的头像 发表于 04-07 16:58 122次阅读

    构建系统思维:信号完整性,看这一篇就够了!

    努力,若不符合总线协议的要求,便失去了意义。因此,深入理解总线协议是每位信号完整性工程师的必备素质,它指引着工程师确保信号在传输过程完整性
    发表于 03-05 17:16

    要画好PCB,先学好信号完整性

    要画好PCB,先学好信号完整性! 在电子设计领域,高性能设计有其独特挑战。 1 高速设计的诞生 近些年,日益增多的高频信号设计与稳步增加的电子系统性能紧密相连。 随着系统性能的提高,
    发表于 02-19 08:57

    分析高速PCB设计信号完整性问题形成原因及方法解决

    信号完整性(Signal Integrity,简称SI)指的是信号线上的信号质量。信号
    发表于 01-11 15:31 156次阅读

    分析高速数字PCB设计信号完整性解决方法

    PCB信号速度高、端接元件的布局不正确或高速信号的错误布线都会引起信号完整性问题,从而可能使系统输出不正确的数据、电路工作不正常甚至完全不
    发表于 01-11 15:28 134次阅读
    分析高速数字<b class='flag-5'>PCB设计</b><b class='flag-5'>信号</b><b class='flag-5'>完整性</b>解决方法

    PCB设计中的信号完整性问题

    信号传输并非严格针对网络设计师,您的PCB设计可能会遇到相同类型的问题。由于您无需费力地摆弄耳朵,因此防止电源完整性信号完整性问题对于您的
    的头像 发表于 11-08 17:25 413次阅读
    <b class='flag-5'>PCB设计</b>中的<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>问题

    什么是信号完整性SI信号完整性设计的难点

    信号完整性(Signal Integrity,SI)是指电路系统中信号的质量,如果在要求的时间内,信号能不失真地从源端传输到接收端,我们就称
    的头像 发表于 09-28 11:27 1103次阅读
    什么是<b class='flag-5'>信号</b><b class='flag-5'>完整性</b><b class='flag-5'>SI</b>?<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>设计的难点

    信号完整性分析

    就变得重要了,通常将这种情况称为高频领域或高速领域。这些术语意味着在那些互连线对信号不再透明的产品或系统,如果不小心就会出现一种或多种信号完整性问题。 从广义上讲,
    发表于 09-28 08:18

    射频与数模混合类高速PCB设计

    理清功能方框图 网表导入PCB Layout工具后进行初步处理的技巧射频PCB布局与数模混合类PCB布局 无线终端PCB常用HDI工艺介绍信号
    发表于 09-27 07:54

    信号完整性设计测试入门

    信号完整性设计,在PCB设计过程中备受重视。目前信号完整性的测试方法较多,从大的方向有频域测试、时域测试、其它测试3类方法。
    的头像 发表于 09-21 15:43 904次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b>设计测试入门

    pcb信号完整性详解

    pcb信号完整性详解 随着电子领域技术日新月异的发展,高速电路已经成为了电路设计的重要领域之一。在高速电路中,信号
    的头像 发表于 09-08 11:46 1024次阅读

    基于信号完整性分析的PCB设计方法

    在原理图设计完成后,结合PCB的叠层设计参数和原理图设计,对关键信号进行信号完整性原理分析,获取元器件布局、布线参数等的解空间,以保证在此解
    发表于 09-01 17:02 336次阅读
    基于<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>分析的<b class='flag-5'>PCB设计</b>方法

    基于信号完整性分析的PCB设计方法

    在原理图设计完成后,结合PCB的叠层设计参数和原理图设计,对关键信号进行信号完整性原理分析,获取元器件布局、布线参数等的解空间,以保证在此解
    发表于 08-29 14:34 203次阅读
    基于<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>分析的<b class='flag-5'>PCB设计</b>方法

    浅谈影响PCB信号完整性关键因素

    今天给大家分享的是PCB信号完整性、9个影响PCB信号完整性因素、提高
    发表于 06-30 09:11 898次阅读
    浅谈影响<b class='flag-5'>PCB</b><b class='flag-5'>信号</b><b class='flag-5'>完整性</b>的<b class='flag-5'>关键</b>因素

    PCB信号完整性分析入门

    PCB信号完整性分析的基础知识可能不是基本的。信号完整性仿真工具非常适合在原理图和布局设计期间计算不同网络中
    发表于 06-09 10:31 683次阅读
    <b class='flag-5'>PCB</b><b class='flag-5'>信号</b><b class='flag-5'>完整性</b>分析入门