0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

数字电路常用的设计准则你必须知道

e9Zb_gh_8734352 来源:FPGA技术联盟 作者:FPGA技术联盟 2021-05-18 16:37 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

1、信号滤波褪耦:对每个模拟放大器电源,必需在最接近电路的连接处到放大器之间加去耦电容器。对数字集成电路,分组加去耦电容器。在马达与发电机的电刷上安装电容器旁路,在每个绕组支路上串联R-C滤波器,在电源入口处加低通滤波等措施抑制干扰。安装滤波器应尽量靠近被滤波的设备,用短的,加屏蔽的引线作耦合媒介。所有滤波器都须加屏蔽,输入引线与输出引线之间应隔离。

2、各功能单板对电源的电压波动范围、纹波、噪声、负载调整率等方面的要求予以明确,二次电源经传输到达功能单板时要满足上述要求。

3、将具有辐射源特征的电路装在金属屏蔽内,使其瞬变干扰最小。

4、在电缆入口处增加保护器件。

5、每个IC的电源管脚要加旁路电容(一般为104)和平滑电容(10uF~100uF)到地,大面积IC每个角的电源管脚也要加旁路电容和平滑电容。

6、滤波器选型的阻抗失配准则:对低阻抗噪声源,滤波器需为高阻抗(大的串联电感);对高阻抗噪声源,滤波器就需为低阻抗(大的并联电容)。

7、电容器外壳、辅助引出端子与正、负极以及电路板间必须完全隔离。

8、滤波连接器必须良好接地,金属壳滤波器采用面接地。

9、滤波连接器的所有针都要滤波。

10、数字电路电磁兼容设计中要考虑的是数字脉冲的上升沿和下降沿所决定的频带宽而不是数字脉冲的重复频率。方形数字信号的印制板设计带宽定为1/πtr,通常要考虑这个带宽的十倍频。

11、用R-S触发器作设备控制按钮与设备电子线路之间配合的缓冲。

12、降低敏感线路的输入阻抗有效减少引入干扰的可能性。

13、LC滤波器 在低输出阻抗电源和高阻抗数字电路之间,需要LC滤波器,以保证回路的阻抗匹配。

14、电压校准电路:在输入输出端,要加上去耦电容(比如0.1μF),旁路电容选值遵循10μF/A的标准。

15、信号端接:高频电路源与目的之间的阻抗匹配非常重要,错误的匹配会带来信号反馈和阻尼振荡。过量地射频能量则会导致EMI问题。此时,需要考虑采用信号端接。信号端接有以下几种:串联/源端接、并联端接、RC端接、Thevenin端接、二极管端接。

16、MCU电路:

a、I/O引脚:空置的I/O引脚要连接高阻抗以便减少供电电流。且避免浮动;

b、IRQ引脚:在IRQ引脚要有预防静电释放的措施。比如采用双向二极管、Transorbs或金属氧化变阻器等;

c、复位引脚:复位引脚要有时间延时。以免上电初期MCU即被复位;

d、振荡器:在满足要求情况下,MCU使用的时钟振荡频率越低越好。

17、让时钟电路、校准电路和去耦电路接近MCU放置。

18、小于10个输出的小规模集成电路,工作频率≤50MHZ时,至少配接一个0.1uf的滤波电容。工作频率≥50MHZ时,每个电源引脚配接一个0.1uf的滤波电容。

19、对于中大规模集成电路,每个电源引脚配接一个0.1uf的滤波电容。对电源引脚冗余量较大的电路也可按输出引脚的个数计算配接电容的个数,每5个输出配接一个0.1uf滤波电容。

20、对无有源器件的区域,每6cm2至少配接一个0.1uf的滤波电容。

21、对于超高频电路,每个电源引脚配接一个1000pf的滤波电容。对电源引脚冗余量较大的电路也可按输出引脚的个数计算配接电容的个数,每5个输出配接一个1000pf的滤波电容。

22、高频电容应尽可能靠近IC电路的电源引脚处。

23、每5只高频滤波电容至少配接一只一个0.1uf滤波电容。

24、每5只10uf至少配接两只47uf低频的滤波电容。

25、每100cm2范围内,至少配接1只220uf或470uf低频滤波电容。

26、每个模块电源出口周围应至少配置2只220uf或470uf电容,如空间允许,应适当增加电容的配置数量。

27、脉冲与变压器隔离准则:脉冲网络和变压器须隔离,变压器只能与去耦脉冲网络连接,且连接线最短。

28、在开关和闭合器的开闭过程中,为防止电弧干扰,可以接入简单的RC网络、电感性网络,并在这些电路中加入一高阻、整流器或负载电阻之类,如果还不行,就将输入和载出引线进行屏蔽。此外,还可以在这些电路中接入穿心电容。

29、退耦、滤波电容须按照高频等效电路图来分析其作用。

30、各功能单板电源引进处要采用合适的滤波电路,尽可能同时滤除差模噪声和共模噪声,噪声泄放地与工作地特别是信号地要分开,可考虑使用保护地;集成电路的电源输入端要布置去耦电容,以提高抗干扰能力。

31、明确各单板最高工作频率,对工作频率在160MHz(或200 MHz)以上的器件或部件采取必要的屏蔽措施,以降低其辐射干扰水平和提高抗辐射干扰的能力。

32、如有可能在控制线(于印刷板上)的入口处加接R-C去耦,以便消除传输中可能出现的干扰因素。

33、用R-S触发器做按钮与电子线路之间配合的缓冲。

34、在次级整流回路中使用快恢复二极管或在二极管上并联聚酯薄膜电容器。

35、对晶体管开关波形进行“修整”。

36、降低敏感线路的输入阻抗。

37、如有可能在敏感电路采用平衡线路作输入,利用平衡线路固有的共模抑制能力克服干扰源对敏感线路的干扰。

38、将负载直接接地的方式是不合适。

39、注意在IC近端的电源和地之间加旁路去耦电容(一般为104)

40、如有可能,敏感电路采用平衡线路作输入,平衡线路不接地。

41、继电器线圈增加续流二极管,消除断开线圈时产生的反电动势干扰。仅加 续流二极管会使继电器的断开时间滞后,增加稳压二极管后继电器在单位时间内可 动作更多的次数。

42、在继电器接点两端并接火花抑制电路(一般是RC串联电路,电阻一般选几K 到几十K,电容选0.01uF),减小电火花影响。

43、给电机加滤波电路,注意电容、电感引线要尽量短。

44、电路板上每个IC要并接一个0.01μF~0.1μF高频电容,以减小IC对电源的 影响。注意高频电容的布线,连线应靠近电源端并尽量粗短,否则,等于增大了电 容的等效串联电阻,会影响滤波效果。

45、可控硅两端并接RC抑制电路,减小可控硅产生的噪声(这个噪声严重时可能 会把可控硅击穿的)。

46、许多单片机对电源噪声很敏感,要给单片机电源加滤波电路 或稳压器,以减小电源噪声对单片机的干扰。比如,可以利用磁珠和电容 组成π形滤波电路,当然条件要求不高时也可用100Ω电阻代替磁珠。

47、如果单片机的I/O口用来控制电机等噪声器件,在I/O口与噪声源之 间应加隔离(增加π形滤波电路)。 控制电机等噪声器件,在I/O口与噪声源之 间应加隔离(增加π形滤波电路)。

48、在单片机I/O口,电源线,电路板连接线等关键地方使用抗干扰元件 如磁珠、磁环、电源滤波器,屏蔽罩,可显著提高电路的抗干扰性能。

49、对于单片机闲置的I/O口,不要悬空,要接地或接电源。其它IC的闲置 端在不改变系统逻辑的情况下接地或接电源。

50、对单片机使用电源监控看门狗电路,如:IMP809,IMP706,IMP813, X25043,X25045等,可大幅度提高整个电路的抗干扰性能。

51、在速度能满足要求的前提下,尽量降低单片机的晶振和选用低速数字 电路。

52、如有可能,在PCB板的接口处加RC低通滤波器或EMI抑制元件(如磁珠、信号滤波器等),以消除连接线的干扰;但是要注意不要影响有用信号的传输。

53、时钟输出布线时不要采用向多个部件直接串行地连接〔称为菊花式连接〕;而应该经缓存器分别向其它多个部件直接提供时钟信号。

54、延伸薄膜键盘边界使之超出金属线12mm,或者用塑料切口来增加路径长度。

55、在靠近连接器的地方,要将连接器上的信号用一个L-C或者磁珠-电容滤波器接到连接器的机箱地上。

56、在机箱地和电路公共地之间加入一个磁珠。

57、电子设备内部的电源分配系统是遭受ESD电弧感性耦合的主要对象,电源分配系统防ESD措施:

a、将电源线和相应的回路线紧密绞合在一起;

b、在每一根电源线进入电子设备的地方放一个磁珠;

c、在每一个电源管脚和紧靠电子设备机箱地之间放一个瞬流抑制器、金属氧化压敏电阻(MOV)或者1kV高频电容;

d、最好在PCB上布置专门的电源和地平面,或者紧密的电源和地栅格,并采用大量旁路和去耦电容。

58、在接收端放置串联的电阻和磁珠,对易被ESD击中的电缆驱动器,也可在驱动端放置串联的电阻或磁珠。

59、在接收端放置瞬态保护器。

60、在连接器处或者离接收电路25mm(1.0英寸)的范围内,放置滤波电容。

责任编辑:lq6

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 放大器
    +关注

    关注

    146

    文章

    14362

    浏览量

    222479
  • 二极管
    +关注

    关注

    149

    文章

    10453

    浏览量

    179528
  • 数字电路
    +关注

    关注

    193

    文章

    1668

    浏览量

    83532
  • 信号滤波
    +关注

    关注

    0

    文章

    24

    浏览量

    7838

原文标题:硬件设计—数字电路常用设计准则

文章出处:【微信号:gh_873435264fd4,微信公众号:FPGA技术联盟】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    变频器调整须知道的几个技术参数

    调试变频器时,有十几个常用参数需要关注。根据的提问深度,我把它们分为 三大核心模块 : 第一是“让电机转起来”的基础参数,第二是“让电机转得好”的动/静态参数,第三是“保护电机和变频器”的安全参数
    的头像 发表于 03-16 07:36 260次阅读
    变频器调整<b class='flag-5'>须知道</b>的几个技术参数

    数字电路和模拟电路的差异解析

    运行,都离不开两大基础电子电路的支撑:数字电路与模拟电路。很多人在接触电子技术时,都会产生一个疑问:数字电路和模拟电路到底有什么区别?它们各
    的头像 发表于 03-14 09:47 431次阅读
    <b class='flag-5'>数字电路</b>和模拟<b class='flag-5'>电路</b>的差异解析

    搞懂MOS管,必须知道的米勒效应

    一、认识米勒电容 如图,MOS管内部有寄生电容Cgs,Cgd,Cds。因为寄生电容的存在,所以给栅极电压的过程就是给电容充电的过程。 其中: 输入电容Ciss=Cgs+Cgd, 输出电容Coss=Cgd+Cds, 反向传输电容Crss=Cgd,也叫米勒电容。 然而,这三个等效电容是构成串并联组合关系,它们并不是独立的,而是相互影响,其中一个关键电容就是米勒电容Cgd。这个电容不是恒定的,它随着栅极和漏极间电压变化而迅速变化,同时会影响栅极和源极电容的充电。 二、理解米勒效应 米勒效应是指MOS管g、d的极间电容Crss在开关动作期间引起的瞬态效应。 可以看成是一个电容的负反馈。在驱动前,Crss上是高电压,当驱动波形上升到阈值电压时,MOS管导通,d极电压急剧下降,通过Crss拉低g脚驱动电压,如果驱动功率不足,将在驱动波形的上升沿阈值电压附近留下一个阶梯,如下图。 有时甚至会有一个下降尖峰趋势平台,而这个平台增加了MOS管的导通时间,造成了我们通常所说的导通损耗。 三、MOS管的开通过程 ①t0—t1阶段 这个过程中,驱动电流ig为Cgs充电,Vgs上升,Vds和Id保持不变。一直到t1时刻,Vgs上升到阈值开启电压Vg(th)。在t1时刻以前,MOS处于截止区。 ②t1—t2阶段 t1时刻,MOS管就要开始导通了,也就标志着Id要开始上升了。这个时间段内驱动电流仍然是为Cgs充电,Id逐渐上升,在上升的过程中Vds会稍微有一些下降,这是因为下降的di/dt在杂散电感上面形成一些压降。 从t1时刻开始,MOS进入了饱和区。在饱和有转移特性:Id=Vgs*Gm。其中Gm是跨导,只要Id不变Vgs就不变。Id在上升到最大值以后,而此时又处于饱和区,所以Vgs就会维持不变。 ③t2—t3阶段 从t2时刻开始,进入米勒平台时期,米勒平台就是Vgs在一段时间几乎维持不动的一个平台。此时漏电流Id最大。且Vgs的驱动电流转移给Cgd充电,Vgs出现了米勒平台,Vgs电压维持不变,然后Vds就开始下降了。 ④t3~t4阶段 当米勒电容Cgd充满电时,Vgs电压继续上升,直至MOS管完全导通。 以上是MOS管开通的四个过程。 所以在米勒平台,是Cgd充电的过程,这时候Vgs变化很小,当Cgd和Cgs处在同等水平时,Vgs才开始继续上升。 四、米勒效应能避免吗? 由上面的分析可以看出米勒平台是有害的,造成开启延时,导致损耗严重。但因为MOS管的制造工艺,一定会产生Cgd,也就是米勒电容一定会存在,所以米勒效应不能避免。 目前减小 MOS 管米勒效应的措施如下: 1. 提高驱动电压或者减小驱动电阻,目的是增大驱动电流,快速充电。但是可能因为寄生电感带来震荡问题; 2.ZVS 零电压开关技术是可以消除米勒效应的,即在 Vds 为 0 时开启沟道,在大功率应用时较多。
    发表于 01-19 07:55

    汽车电子EMC测试系统:车企必须要知道的电磁安全方案

    南柯电子|汽车电子EMC测试系统:车企必须要知道的电磁安全方案
    的头像 发表于 01-08 11:00 587次阅读

    什么是数字信号?

    文章介绍了什么是数据信号、数字电路、总线的有关内容。
    的头像 发表于 10-20 17:48 2851次阅读
    什么是<b class='flag-5'>数字</b>信号?

    薄膜电容的关键词是什么知道吗?

    薄膜电容是一种以金属箔作为电极,以聚乙酯、聚丙烯、聚苯乙烯等塑料薄膜作为电介质的电容器,在电子电路中具有重要作用。薄膜电容有哪些关键词知道吗?
    的头像 发表于 10-13 15:30 647次阅读
    薄膜电容的关键词是什么<b class='flag-5'>你</b><b class='flag-5'>知道</b>吗?

    掌握数字设计基础:迈向芯片设计的第一步

    的行为。FSM 广泛应用于通信协议、控制器、指令调度等场景,是数字电路设计的核心模型之一。 5、RTL设计方法论:从抽象到落地 现代芯片设计常用 寄存器传输级(RTL) 方法,将系统的行为抽象为寄存器之间
    发表于 10-09 21:11

    高速数字电路设计与安装技巧

    内容简介: 详细介绍印制电路板的高速化与频率特性,高速化多层印制电路板的灵活运用方法,时钟信号线的传输延迟主要原因.高速数字电路板的实际信号波形,传输延迟和歪斜失真的处理,高速缓冲器IC的种类与传输
    发表于 09-06 15:21

    深度解读PCB设计布局准则

    无论您是在进行高速设计,还是正在设计一块高速PCB,良好的电路板设计实践都有助于确保您的设计能够按预期工作并实现批量生产。在本指南中,我们汇总了适用于大多数现代电路板的一些基本PCB设计布局准则
    的头像 发表于 09-01 14:24 7722次阅读
    深度解读PCB设计布局<b class='flag-5'>准则</b>

    SMT焊接裂缝频发?这5大成因和解决方案必须知道

    一站式PCBA加工厂家今天为大家讲讲SMT加工中焊接裂缝的原因有哪些?SMT加工中焊接裂缝的成因及解决方案。焊接裂缝作为影响电子产品可靠性的重要隐患,其产生往往与工艺链的多个环节密切相关。本文将结合我们的实战经验,深度解析焊接裂缝的形成机理,并提供可落地的解决方案。 SMT加工中焊接裂缝的成因及解决方案 一、焊接裂缝产生的五大核心诱因 1. 热应力冲击(占比38%) - 回流焊温度曲线设置不当导致的热膨胀系数差异 - 双面贴装工艺中二次回流
    的头像 发表于 08-13 09:25 1649次阅读

    已收藏!需要知道的57个常用树莓派命令!

    初次使用树莓派并不总是那么容易,因为可能还没有使用命令行的习惯。然而,终端命令是必不可少的,而且通常比通过图形用户界面(GUI)操作更高效。那么,有哪些重要的命令是应该知道的呢?有相当多的命令
    的头像 发表于 07-23 18:36 1289次阅读
    已收藏!<b class='flag-5'>你</b>需要<b class='flag-5'>知道</b>的57个<b class='flag-5'>常用</b>树莓派命令!

    PCBA加工冷焊频发?这些原因必须知道

    一站式PCBA加工厂家今天为大家讲讲PCBA加工中为什么会出现冷焊?PCBA加工中冷焊的主要原因。PCBA加工中,冷焊问题是影响焊接质量的常见缺陷之一。冷焊指的是焊点未完全形成牢固的金属结合,表现为焊点表面粗糙、无光泽,甚至在机械或电气应力下容易断裂。理解冷焊问题的根源,有助于我们在生产中加以预防,提高产品质量。 一、PCBA加工中冷焊的主要原因 1. 焊接温度不足 焊接时如果温度未达到焊锡的熔点,焊料无法充分融化,导致焊点与焊盘或元
    的头像 发表于 06-16 09:20 1389次阅读

    实用电子电路设计(全6本)—— 数字系统设计

    。其中包括数字电路基础、布尔代数和数字电路的表示方法、基本的数字IC、数字电路的基本功能块、各种数字IC、
    发表于 05-15 15:25

    芯片为什么需要晶振

    ‌芯片必须使用晶振的核心原因是需要精确且稳定的时钟信号来同步内部操作,确保数字电路可靠运行。‌
    的头像 发表于 04-27 13:49 1918次阅读

    技术资料—PCB设计规范

    布线与布局 晶振外壳接地。 4 PCB 布线与布局 时钟布线经连接器输出时,连接器上的插针要在时钟线插针周围布满接 地插针。 5 PCB 布线与布局 让模拟和数字电路分别拥有自己的电源和地线通路
    发表于 04-25 17:24