0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

小米11Lite部分相关信息曝光 新思科技行业首个PCIe 6.0完整IP解决方案发布

璟琰乀 来源:IT之家 作者:IT之家 2021-03-22 15:35 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

小米11 Lite部分相关信息曝光

海外爆料者 @sudhanshu1414近日公布了一些小米 11 Lite 的关于信息。据介绍,小米 11 Lite 是专门为欧洲等市场制定的,一共拥有 4G 版和 5G 版。

小米 11 Lite 4G 版将会采用 6.55 英寸的 AMOLED 屏幕, 分辨率可拥有 FHD +,同时支持 90Hz 刷新率,该机将搭载高通骁龙 732G 芯片,将内置 4250mAh 的电池,可 33 瓦快充,后置 64MP 主摄 + 8MP 超广角 + 5MP 微距镜头,系统是基于 Android 11 的 MIUI 12。

在其他方面,11 Lite 将支持蓝牙 5.2、NFC、双 SIM 卡、microSD 插槽,无 3.5mm 插孔,手机尺寸大概为 164 x 74 x 6 毫米,重量仅有 150 克,附赠充电器。

据了解,这款手机在国内似乎要命名为小米 11 青春版或小米 CC 11,型号 M2101K9C,国内版的机型有望搭载高通骁龙 775 移动处理平台(但数码闲聊站称国内暂时只有骁龙 765G 版本)。

新思科技发布行业首个PCIe 6.0完整IP解决方案

近日,新思科技(Synopsys)宣布推出行业首个 PCI Express 6.0 完整 IP 解决方案,并且包括控制器,PHY 和验证 IP,该解决方案可实现的 PCIe 的早期发育 6.0 系统级芯片(SOC)设计,

新思科技计划在 2021 年第三季度提供适用于 PCIe 6.0 的 DesignWare 控制器和 PHY IP 的支持。

新思科技介绍,这个完整 IP 解决方案可以提供提供 64GT/s 的低延迟数据速率,足够满足高性能计算、AI 和存储 SoC 带来的低延迟、高带宽和效率要求。

据了解,新思科技全新的 DesignWare 控制器采用 MultiStream 架构,吞吐量为传统 PCI Express 控制器的两倍,并且架构采用了1024bit 架构,设计人员能在关闭 1GHz 时序的时候同时达到64 GT/s x16 带宽。

另外,DesignWare PHY IP 还提供了独特的自适应 DSP 算法,可以支持早期 SoC 开发,并且能优化模拟和数字均衡,以最大程度地提高功率效率,无需担心通道问题。

本文综合自IT之家

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 智能手机
    +关注

    关注

    66

    文章

    18700

    浏览量

    186281
  • 新思科技
    +关注

    关注

    5

    文章

    979

    浏览量

    52986
  • 小米
    +关注

    关注

    70

    文章

    14547

    浏览量

    152573
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    思科PCIe 6.x IP解决方案推动合规测试进程

    PCI Express(PCIe)作为连接高速组件与系统的主流标准,目前仍在持续演进。PCIe 标准的最新版本之一是 PCIe 6.x,带宽与能效均达到前代产品 PCIe 5.x 的两
    的头像 发表于 04-23 13:50 62次阅读
    新<b class='flag-5'>思科</b>技<b class='flag-5'>PCIe</b> 6.x <b class='flag-5'>IP</b><b class='flag-5'>解决方案</b>推动合规测试进程

    PCIe 6.0 连载 · 下篇】测试才是关键:PCIe 6.0 如何保证稳定量产?(行业干货)

    测项,凸显我们的测试设备与方案价值,帮客户避开量产坑、守住产品可靠性底线。Part01为什么PCIe6.0必须做严格测试?PCIe6.0速率达64GT/s,采用P
    的头像 发表于 04-22 17:34 415次阅读
    【<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b> 连载 · 下篇】测试才是关键:<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b> 如何保证稳定量产?(<b class='flag-5'>行业</b>干货)

    PCIe 6.0 连载 · 中篇】从设计到实现:高速信号如何做到又快又稳?

    读懂了PCIe6.0行业价值,接下来更关键的是:64GT/s的高速信号,如何做到稳定传输?上篇我们讲了“为什么需要PCIe6.0”,本篇作为系列中篇,聚焦工程实现核心,拆解PAM4信号的“脆弱性
    的头像 发表于 04-15 17:34 79次阅读
    【<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b> 连载 · 中篇】从设计到实现:高速信号如何做到又快又稳?

    全球首个MW级基础设施整体解决方案发布,曙光数创定义下一代智算基座

    4月8日,曙光数创在“液冷聚能·智算向新”2026战略发布会上,正式发布全球首个MW级相变浸没液冷整机柜及其基础设施整体解决方案(C8000 V3.0)。
    的头像 发表于 04-08 20:35 1.1w次阅读
    全球<b class='flag-5'>首个</b>MW级基础设施整体<b class='flag-5'>解决方案发布</b>,曙光数创定义下一代智算基座

    Cadence陈会馨:PCIe技术演进与AI时代的IP解决方案

    成为关键瓶颈,系统互联面临低延迟、高带宽、低功耗的多重挑战。她围绕PCIe技术演进、AI时代接口IP发展等核心议题,分享了诸多前沿观点与Cadence的创新解决方案。   PCIe技术
    的头像 发表于 04-03 18:11 1.1w次阅读

    国产高性能ONFI IP解决方案全解析

    PHY IP 方案展现了行业领先的性能,专为满足存算一体及大容量存储需求而优化:• 高速率传输:全面支持先进规范,传输速率可达 3600/4800 Mbps。• 卓越信号完整性:支持
    发表于 01-13 16:15

    软通动力举办秋季产品解决方案发布

    9月19日,软通动力在上海举办秋季产品解决方案发布会,系统展示了软通动力在AI工程、开源鸿蒙、计算产品、AI基础设施、智能终端等领域的最新成果,覆盖多个行业领域,并携手伙伴共同构建智能协同新生态。
    的头像 发表于 09-20 14:26 1772次阅读

    中软国际携手华为发布医药联合解决方案

    近日,在华为全联接大会2025“智慧园区与智算圆桌”活动上,中软国际华为技术与解决方案集团模型工场业务部总裁张伟受邀出席。会上,在华为智算服务联合方案发布环节,中软国际携手华为IT咨询与系统集成部共同发布基于ModelMate的
    的头像 发表于 09-19 14:16 1102次阅读

    PCIe 6.0 SSD主控芯片狂飙!PCIe 7.0规范到来!

      电子发烧友网综合报道,早在2022年1月,PCI-SIG 组织正式发布PCIe 6.0 标准,与 PCIe 5.0 相比带宽再次翻倍,达到64 GT / s。  
    的头像 发表于 09-07 05:41 8584次阅读
    <b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b> SSD主控芯片狂飙!<b class='flag-5'>PCIe</b> 7.0规范到来!

    翼辉信息SylixOS AI应用方案发布

    基于 SylixOS 大型实时操作系统的 AI 解决方案,旨在通过多形态 AI 芯片支持、多类型 AI 框架兼容及便捷的 AI SDK 开发包,为边缘智能场景提供高效、灵活、低功耗的解决方案
    的头像 发表于 07-07 18:27 1441次阅读

    天合储能发布Elementa金刚3 7MWh交直协同解决方案

    此前,6月11-13日,SNEC 2025光伏与智慧能源展在上海如期举行,天合储能面向全球重磅发布Elementa 金刚3 7MWh+交直协同解决方案,引发了业界的广泛关注。天合储能全球产品管理负责人李明在大会同期举办的光储系统
    的头像 发表于 06-24 13:50 1213次阅读

    FRED应用:部分相干模拟

    van Cittert在 1934 和 F. Zernike 在 1938提出重要的部分相干理论的独立发展,在S1 处的光源收集引起了在A处屏上两点P1和P2之间的场产生了相关性。先驱
    发表于 06-06 08:52

    GLAD应用:部分相干光模拟

    成像面上进行非相干叠加。因为点光源发出的光线要通过整个系统,所以点光源的数目一定要尽量小。一个完整的相干系统只需要一个点光源,而部分相干系统可能需要10个,而非相干系统差不多要求50个。 模拟结果
    发表于 05-15 09:36

    FRED部分相干模拟

    van Cittert在 1934 和 F. Zernike 在 1938提出重要的部分相干理论的独立发展,在S1 处的光源收集引起了在A处屏上两点P1和P2之间的场产生了相关性。先驱
    发表于 05-14 08:52

    NVMe控制器IP设计之接口转换

    (addr、en、data_db)转换为与AXI PCIe IP模块相连接的AXI4-Lite接口。该模块的主要功能是在队列管理模块需要更新SSD内部门铃寄存器时,通过访问BAR空间实现更新NVMe SSD
    发表于 05-10 14:33