在高速PCB设计中,“信号”始终是工程师无法绕开的一个知识点。不管是在设计环节,还是在测试环节,信号质量都值得关注。在本文中,我们主要来了解下影响信号质量的5大问题。
根据目前工作的结论,信号质量常见的问题主要表现在五个方面:过冲,回冲,毛刺,边沿,电平。
01过冲
过冲图
过冲带来的问题是容易造成器件损坏,过冲过大也容易对周围的信号造成串扰。造成过冲大的原因是不匹配,消除的方法有始端串电阻或末端并阻抗(或电阻)。
02毛刺
毛刺图
毛刺作用在高速器件上,容易造成误触发、控制信号控制错误或时钟信号相位发生错误等问题,毛刺脉冲带来的问题多发生在单板工作不稳定或器件替代后出现问题。造成毛刺的原因很多,比如逻辑冒险,串扰、地线反弹等,其消除的方法也不尽相同。
03边沿
边沿图
边沿速度缓慢发生在信号线上时,会造成数据采样错误。其产生原因通常是输出端容性负载过大(负载数量过多),输出是三态时充(放)电电流小等原因。
审核编辑:符乾江
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
电平
+关注
关注
5文章
338浏览量
39565 -
信号
+关注
关注
11文章
2640浏览量
75389 -
电力电子
+关注
关注
27文章
498浏览量
48448 -
毛刺
+关注
关注
0文章
29浏览量
15534
发布评论请先 登录
相关推荐
高速PCB设计,信号完整性问题你一定要清楚!
随着集成电路输出开关速度提高以及PCB板密度增加,信号完整性(英语:Signalintegrity,Sl)已经成为高速数字 PCB设计 必须关心的问题之一。元器件和
分析高速数字PCB设计信号完整性解决方法
PCB上信号速度高、端接元件的布局不正确或高速信号的错误布线都会引起信号完整性问题,从而可能使系统输出不正确的数据、电路工作不正常甚至完全不
发表于 01-11 15:28
•133次阅读
在高速电路设计中,如何应对PCB设计中信号线的跨分割
一站式PCBA智造厂家今天为大家讲讲PCB信号跨分割线怎么处理?PCB设计中跨分割的处理方法。在 PCB设计 过程中,电源平面的分割或者是地平面的分割,会导致平面的不完整,这样
在高速PCB设计中,多个信号层的敷铜在接地和接电源上应如何分配?
在高速PCB设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配? 在高速PC
PCB设计中的高速信号传输优化技巧
在现代电子设计中,高速信号的传输已成为不可避免的需求。高速信号传输的成功与否,直接影响整个电子系统的性能和稳定性。因此,PCB设计中的
评论