0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

详解MOS管及简单CMOS逻辑电平电路

璟琰乀 来源:电子工程世界 作者:电子工程世界 2021-01-02 15:17 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

现代单片机主要是采用CMOS工艺制成的。

MOS管

MOS管又分为两种类型:N型和P型。

如下图所示:

VRNzIv.jpeg

以N型管为例,2端为控制端,称为“栅极”;3端通常接地,称为“源极”;源极电压记作Vss,1端接正电压,称为“漏极”,漏极电压记作VDD。要使1端与3端导通,栅极2上要加高电平。

对P型管,栅极、源极、漏极分别为5端、4端、6端。要使4端与6端导通,栅极5要加低电平。

在CMOS工艺制成的逻辑器件或单片机中,N型管与P型管往往是成对出现的。同时出现的这两个CMOS管,任何时候,只要一只导通,另一只则不导通(即“截止”或“关断”),所以称为“互补型CMOS管”。

02

CMOS逻辑电平

高速CMOS电路的电源电压VDD通常为+5V;Vss接地,是0V。

高电平视为逻辑“1”,电平值的范围为:VDD的65%~VDD(或者VDD-1.5V~VDD)

低电平视作逻辑“0”,要求不超过VDD的35%或0~1.5V。

+1.5V~+3.5V应看作不确定电平。在硬件设计中要避免出现不确定电平。

近年来,随着亚微米技术的发展,单片机的电源呈下降趋势。低电源电压有助于降低功耗。VDD为3.3V的CMOS器件已大量使用。在便携式应用中,VDD为2.7V,甚至1.8V的单片机也已经出现。将来电源电压还会继续下降,降到0.9V,但低于VDD的35%的电平视为逻辑“0”,高于VDD的65%的电平视为逻辑“1”的规律仍然是适用的。

03

非门

ZvyQVn.jpeg

非门(反向器)是最简单的门电路,由一对CMOS管组成。其工作原理如下:

A端为高电平时,P型管截止,N型管导通,输出端C的电平与Vss保持一致,输出低电平;A端为低电平时,P型管导通,N型管截止,输出端C的电平与VDD一致,输出高电平。

04

与非门

UfaUVb.jpeg

与非门工作原理:

①、A、B输入均为低电平时,1、2管导通,3、4管截止,C端电压与VDD一致,输出高电平。

②、A输入高电平,B输入低电平时,1、3管导通,2、4管截止,C端电位与1管的漏极保持一致,输出高电平。

③、A输入低电平,B输入高电平时,情况与②类似,亦输出高电平。

④、A、B输入均为高电平时,1、2管截止,3、4管导通,C端电压与地一致,输出低电平。

05

或非门

viQVRv.jpeg

或非门工作原理:

①、A、B输入均为低电平时,1、2管导通,3、4管截止,C端电压与VDD一致,输出高电平。

②、A输入高电平,B输入低电平时,1、4管导通,2、3管截止,C端输出低电平。

③、A输入低电平,B输入高电平时,情况与②类似,亦输出低电平。

④、A、B输入均为高电平时,1、2管截止,3、4管导通,C端电压与地一致,输出低电平。

注:将上述“与非”门、“或非”门逻辑符号的输出端的小圆圈去掉,就成了“与”门、“或”门的逻辑符号。而实现“与”、“或”功能的电路图则必须在输出端加上一个反向器,即加上一对CMOS管,因此,“与”门实际上比“与非”门复杂,延迟时间也长些,这一点在电路设计中要注意。

06

三态门

q2m6be.jpeg

三态门的工作原理:

当控制端C为“1”时,N型管3导通,同时,C端电平通过反向器后成为低电平,使P型管4导通,输入端A的电平状况可以通过3、4管到达输出端B。

当控制端C为“0”时,3、4管都截止,输入端A的电平状况无法到达输出端B,输出端B呈现高电阻的状态,称为“高阻态”。

这个器件也称作“带控制端的传输门”。带有一定驱动能力的三态门也称作“缓冲器”,逻辑符号是一样的。

注:从CMOS等效电路或者真值表、逻辑表达式上都可以看出,把“0”和“1”换个位置,“与非”门就变成了“或非”门。对于“1”有效的信号是“与非”关系,对于“0”有效的信号是“或非”关系。

上述图中画的逻辑器件符号均是正逻辑下的输入、输出关系,即对“1”(高电平)有效而言。而单片机中的多数控制信号是按照负有效(低电平有效)定义的。例如片选信号CS(Chip Select),指该信号为“0”时具有字符标明的意义,即该信号为“0”表示该芯片被选中。因此,“或非”门的逻辑符号也可以画成下图。

ZbANR3.jpeg

07

组合逻辑电路

“与非”门、“或非”门等逻辑电路的不同组合可以得到各种组合逻辑电路,如译码器、解码器、多路开关等。

组合逻辑电路的实现可以使用现成的集成电路,也可以使用可编程逻辑器件,如PAL、GAL等实现。

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • CMOS
    +关注

    关注

    58

    文章

    6229

    浏览量

    243357
  • 电路
    +关注

    关注

    173

    文章

    6086

    浏览量

    178811
  • 单片机
    +关注

    关注

    6078

    文章

    45569

    浏览量

    673312
  • MOS
    MOS
    +关注

    关注

    32

    文章

    1756

    浏览量

    101204
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    深入解析 FDS6690A 单 N 沟道逻辑电平 MOSFET

    深入解析 FDS6690A 单 N 沟道逻辑电平 MOSFET 在电子设计领域,MOSFET 作为关键的电子元件,其性能直接影响着电路的运行效率和稳定性。今天,我们将深入探讨
    的头像 发表于 04-20 16:40 57次阅读

    详解 onsemi NDT3055L 逻辑电平 N 沟道增强型 MOSFET

    详解 onsemi NDT3055L 逻辑电平 N 沟道增强型 MOSFET 在电子设计领域,功率场效应晶体管(MOSFET)是至关重要的元件,广泛应用于各类电路中。今天,我们就来深入
    的头像 发表于 04-20 10:20 53次阅读

    74F382 4位算术逻辑单元:功能、特性与应用详解

    74F382 4位算术逻辑单元:功能、特性与应用详解 在数字电路设计领域,算术逻辑单元(ALU)是一个核心组件,它能够执行多种算术和逻辑运算
    的头像 发表于 04-10 14:15 121次阅读

    高速CMOS逻辑4位二进制全加器CDx4HC283和CDx4HCT283技术详解

    高速CMOS逻辑4位二进制全加器CDx4HC283和CDx4HCT283技术详解 在电子设计领域,加法器是实现数字运算的基础元件之一。今天我们要深入探讨的是TI公司的CD54HC283
    的头像 发表于 12-28 16:05 842次阅读

    一个MOSFET电平转换电路原理

    电路原理很简单,分两种情况: 1.从A到B A为高电平时,MOS管关断,B端通过上拉,输出高电平; A为低
    发表于 12-04 06:27

    单片机TTL和CMOS电平知识

    1. TTL电平 TTL指双极型三极管逻辑电路(transistor transistor logic),这种信号0对应0V,1对应3.3V或5V,与单片机、MCU、SOC的IO电平兼容。不过实际也
    发表于 12-03 08:10

    SN74AHCT244NSR 归属 74AHCT 系列的高速 CMOS 逻辑八路缓冲器 / 线路驱动器

    与TTL逻辑电路对接,无需额外电平转换器件,能灵活融入不同逻辑电平的数字系统,降低电路设计复杂度。●高速低耗性能优异:传播延迟仅5-10ns
    的头像 发表于 11-27 11:25 451次阅读
    SN74AHCT244NSR   归属 74AHCT 系列的高速 <b class='flag-5'>CMOS</b> <b class='flag-5'>逻辑</b>八路缓冲器 / 线路驱动器

    MDD 逻辑IC的逻辑电平不兼容问题与解决方案

    在现代电子系统中,MDD辰达半导体逻辑IC(集成电路)扮演着至关重要的角色,广泛应用于数据处理、时序控制、信号转换等各类电路中。随着技术的进步,不同逻辑系列的IC(如TTL、
    的头像 发表于 10-29 09:39 582次阅读
    MDD <b class='flag-5'>逻辑</b>IC的<b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>不兼容问题与解决方案

    Texas Instruments TLC3555-Q1高速CMOS定时器数据手册

    Texas Instruments TLC3555-Q1高速CMOS定时器是采用TI CMOS工艺制造的单片式定时电路。该定时器与CMOS、TTL和
    的头像 发表于 07-24 15:41 965次阅读
    Texas Instruments TLC3555-Q1高速<b class='flag-5'>CMOS</b>定时器数据手册

    CMOS逻辑门如何应用在电路

    电平时,PMOS导通实现电流上拉;输入高电平时,NMOS导通完成信号下拉。两种晶体管交替工作,构成无直流通路的完美配合。合科泰采用的沟槽屏蔽栅工艺优化了晶体管性能,让CMOS互补管在开关切换的
    的头像 发表于 06-19 16:07 1924次阅读
    <b class='flag-5'>CMOS</b>的<b class='flag-5'>逻辑</b>门如何应用在<b class='flag-5'>电路</b>中

    推挽电路驱动多个mos

    推挽电路是解决驱动多个MOS管挑战的关键技术。通过互补驱动,推挽电路可快速充电和放电,提高开关速度。在5V逻辑信号驱动15V MOS管的场景
    的头像 发表于 06-18 10:10 3020次阅读
    推挽<b class='flag-5'>电路</b>驱动多个<b class='flag-5'>mos</b>

    BDR6307B 600V高压半桥驱动芯片中文手册

           BDR6307B是一款耐压600V的半桥栅极驱动芯片,内部集成了逻辑信号输入处理电路、死区控制电路电平位移电路及输出驱动
    发表于 05-27 17:21 1次下载

    ADG3123 8通道CMOS逻辑转高压电平转换器技术手册

    ADG3123是一款8通道、同相CMOS转高压电平转换器,采用增强型LC^2^MOS工艺制造,能够以高电源电压工作,同时保持超低功耗。 该器件的内部结构可确保与采用2.3 V至5.5 V电源
    的头像 发表于 05-16 14:10 1134次阅读
    ADG3123 8通道<b class='flag-5'>CMOS</b><b class='flag-5'>逻辑</b>转高压<b class='flag-5'>电平</b>转换器技术手册

    MAX14595高速、漏极开路逻辑电平转换器技术手册

    MAX14595为双通道、双向逻辑电平转换器,设计用于手持设备和电池供电等低功耗应用。 外部电压V~CC~和V~L~设置器件两侧的逻辑电平。 将V~L~侧的
    的头像 发表于 05-15 15:37 1084次阅读
    MAX14595高速、漏极开路<b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>转换器技术手册

    MAX14591高速、漏极开路逻辑电平转换器技术手册

    MAX14591为双通道、双向逻辑电平转换器,为多电压供电系统的数据传输提供必要的电平转换。外部电压V~CC~和V~L~设置器件两侧的逻辑电平
    的头像 发表于 05-15 15:28 1035次阅读
    MAX14591高速、漏极开路<b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>转换器技术手册