0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

可以优化ESD防护的PCB设计准则

电磁兼容EMC 来源:电源研发精英圈 作者:电源研发精英圈 2020-12-07 10:17 次阅读

PCB布线是ESD防护的一个关键要素,合理的PCB设计可以减少故障检查及返工所带来的不必要成本。在PCB设计中,由于采用了瞬态电压抑止器(TVS二极管来抑止因ESD放电产生的直接电荷注入,因此PCB设计中更重要的是克服放电电流产生的电磁干扰(EMI)电磁场效应。本文将提供可以优化ESD防护的PCB设计准则。

1、电路环路

电流通过感应进入到电路环路,这些环路是封闭的,并具有变化的磁通量。电流的幅度与环的面积成正比。较大的环路包含有较多的磁通量,因而在电路中感应出较强的电流。因此,必须减少环路面积。

最常见的环路如图1所示,由电源和地线所形成。在可能的条件下,可以采用具有电源及接地层的多层PCB设计。多层电路板不仅将电源和接地间的回路面积减到最小,而且也减小了ESD脉冲产生的高频EMI电磁场。

如果不能采用多层电路板,那么用于电源线和接地的线必须连接成如图2所示的网格状。网格连接可以起到电源和接地层的作用,用过孔连接各层的印制线,在每个方向上过孔连接间隔应该在6厘米内。另外,在布线时,将电源和接地印制线尽可能靠近也可以降低环路面积,如图3所示。

减少环路面积及感应电流的另一个方法是减小互连器件间的平行通路,见图4。

当必须采用长于30厘米的信号连接线时,可以采用保护线,如图5所示。一个更好的办法是在信号线附近放置地层。信号线应该距保护线或接地线层13毫米以内。

如图6所示,将每个敏感元件的长信号线(>30厘米)或电源线与其接地线进行交叉布置。交叉的连线必须从上到下或从左到右的规则间隔布置。

2、电路连线长度

长的信号线也可成为接收ESD脉冲能量的天线,尽量使用较短信号线可以降低信号线作为接收ESD电磁场天线的效率。尽量将互连的器件放在相邻位置,以减少互连的印制线长度。

3、地电荷注入

ESD对地线层的直接放电可能损坏敏感电路。在使用TVS二极管的同时还要使用一个或多个高频旁路电容器,这些电容器放置在易损元件的电源和地之间。旁路电容减少了电荷注入,保持了电源与接地端口的电压差。

TVS使感应电流分流,保持TVS钳位电压的电位差。TVS及电容器应放在距被保护的IC尽可能近的位置(见图7),要确保TVS到地通路以及电容器管脚长度为最短,以减少寄生电感效应。

连接器必须安装到PCB上的铜铂层。理想情况下,铜铂层必须与PCB的接地层隔离,通过短线与焊盘连接。

4、PCB设计的其它准则

避免在PCB边缘安排重要的信号线,如时钟和复位信号等;

将PCB上未使用的部分设置为接地面;

机壳地线与信号线间隔至少为4毫米;

保持机壳地线的长宽比小于5:1,以减少电感效应;

用TVS二极管来保护所有的外部连接;

5、保护电路中的寄生电感

TVS二极管通路中的寄生电感在发生ESD事件时会产生严重的电压过冲。尽管使用了TVS二极管,由于在电感负载两端的感应电压VL=L×di/dt,过高的过冲电压仍然可能超过被保护IC的损坏电压阈值。

保护电路承受的总电压是TVS二极管钳位电压与寄生电感产生的电压之和,VT=VC+VL。一个ESD瞬态感应电流在小于1ns的时间内就能达到峰值(依据IEC 61000-4-2标准),假定引线电感为每英寸20nH,线长为四分之一英寸,过冲电压将是50V/10A的脉冲。经验设计准则是将分流通路设计得尽可能短,以此减少寄生电感效应。

所有的电感性通路必须考虑采用接地回路,TVS与被保护信号线之间的通路,以及连接器到TVS器件的通路。被保护的信号线应该直接连接到接地面,若无接地面,则接地回路的连线应尽可能短。TVS二极管的接地和被保护电路的接地点之间的距离应尽可能短,以减少接地平面的寄生电感。

最后,TVS器件应该尽可能靠近连接器以减少进入附近线路的瞬态耦合。虽然没有到达连接器的直接通路,但这种二次辐射效应也会导致电路板其它部分的工作紊乱。

-----------------------------------------------------------------------------

责任编辑:lq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • ESD
    ESD
    +关注

    关注

    46

    文章

    1818

    浏览量

    171176
  • pcb
    pcb
    +关注

    关注

    4222

    文章

    22475

    浏览量

    385874
  • 电流
    +关注

    关注

    40

    文章

    6000

    浏览量

    129911

原文标题:PCB设计的ESD抑止准则(20201130)

文章出处:【微信号:EMC_EMI,微信公众号:电磁兼容EMC】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    什么是PCB扇孔,PCB设计中对PCB扇孔有哪些要求

    一站式PCBA智造厂家今天为大家讲讲 PCB扇孔什么意思?PCB设计中对PCB扇孔的要求及注意事项。什么是PCB扇孔?PCB设计中对
    的头像 发表于 04-08 09:19 260次阅读

    NUC972 USB做ESD测试时如何防护

    NUC972 USB做ESD测试时如何防护
    发表于 01-17 07:32

    如何从利用静电防护器件来降低ESD危害?

    保护设备和元件免受静电损害。本文将详细介绍如何利用静电防护器件来降低ESD危害。 首先,了解ESD的原理非常重要。静电放电是指由于电荷累积在物体上而导致突然放电的现象。这种放电可能会损坏电子设备、破坏电路和元件。静电放电
    的头像 发表于 01-03 13:42 278次阅读

    EMC防护电路PCB设计

    在使用TVS二极管保护ESD 损害的同时,必须配合合理的PCB 布局。首先是要避免自感。对于ESD 这样巨变突发的脉冲,很可能会在回路中引起寄生自感,进而对回路形成强大的电压冲击,并可能超出 IC 的承受极限而造成损伤。
    发表于 11-23 15:18 113次阅读

    AT32 USB接口ESD防护设计指南

    AT32 USB接口ESD防护设计指南目的是为设计者在使用AT32 USB接口进行ESD防护设计时提供设计建议和参考。
    发表于 10-24 06:01

    射频与数模混合类高速PCB设计

    的特殊叠层结构特性阻抗的控制 射频PCB与数模混合类PCB的布线规则和技巧射频PCB与数模混合类PCB布线完成后的收尾处理PCB板级的
    发表于 09-27 07:54

    PCB设计ESD抑制准则

    PCB布线是ESD防护的一个关键要素,合理的PCB设计可以减少故障检查和返工所带来不必要的成本。在PCB
    的头像 发表于 09-26 10:57 709次阅读
    <b class='flag-5'>PCB设计</b><b class='flag-5'>ESD</b>抑制<b class='flag-5'>准则</b>?

    如何从电路上来防护ESD

    看到ESD防护,工程师第一个想到的是电容,为什么选电容?便宜,便宜,便宜。好用,好用,好用。其优点显而易见。选一个合适的电容,一劳永逸,另外电容还可以抑制干扰和抗干扰的作用,真是万金油啊。但电容
    发表于 09-22 09:39 397次阅读
    如何从电路上来<b class='flag-5'>防护</b><b class='flag-5'>ESD</b>?

    如何提高ESD静电防护 PCB ESD防护设计的重要措施

    板子lay的好,ESD没烦恼。提高ESD静电防护PCB设计需要做好以下几点。
    的头像 发表于 09-14 09:45 1277次阅读
    如何提高<b class='flag-5'>ESD</b>静电<b class='flag-5'>防护</b> <b class='flag-5'>PCB</b> <b class='flag-5'>ESD</b><b class='flag-5'>防护</b>设计的重要措施

    pcb设计会遇到哪些常见的问题

    分享PCB设计的八个常见技术问题。 PCB设计的八个常见技术问题 1、设计一个含有DSP,PLD的系统,该从那些方面考虑ESD? 答:就一般系统来讲,主要考虑人体直接接触的部分,在电路上以及机构上进行适当的保护。至于
    的头像 发表于 09-11 09:55 695次阅读

    PCB设计中如何减少ESD损害

    今天给大家分享的是:在电路设计和PCB设计如何防止ESD损坏设备。
    的头像 发表于 07-11 09:23 705次阅读
    <b class='flag-5'>PCB设计</b>中如何减少<b class='flag-5'>ESD</b>损害

    PCB设计的可制造性和可组装性

    关注的是PCB的材料选择、层间连接、线宽线距、引脚间距等制造相关的因素,旨在优化设计以便更容易和高效地进行制造。 DFM(Design for Manufacturability)是指在PCB设计阶段考虑到
    的头像 发表于 06-29 09:43 666次阅读

    优恩半导体-ESD防护器件三大技术优化措施

    对于现在越来越复杂的集成电路来说,元器件厂商必须有针对性的优化ESD防护器件才能发展,以下就从三个方面详细说说如何进行优化措施。一、较低的钳位电压可增强对灵敏IC的
    的头像 发表于 06-13 15:11 449次阅读
    优恩半导体-<b class='flag-5'>ESD</b><b class='flag-5'>防护</b>器件三大技术<b class='flag-5'>优化</b>措施

    电路设计和PCB设计中如何防止ESD损坏设备

    今天给大家分享的是:在电路设计和PCB设计如何防止ESD损坏设备。
    发表于 05-24 09:28 1066次阅读
    电路设计和<b class='flag-5'>PCB设计</b>中如何防止<b class='flag-5'>ESD</b>损坏设备

    PCB设计中的高速信号传输优化技巧

    在现代电子设计中,高速信号的传输已成为不可避免的需求。高速信号传输的成功与否,直接影响整个电子系统的性能和稳定性。因此,PCB设计中的高速信号传输优化技巧显得尤为重要。本文将介绍PCB设计中的高速信号传输
    的头像 发表于 05-08 09:48 1209次阅读