0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

详细解读通孔的阻抗控制对PCB信号完整性会触发哪些影响

电子工程师 来源:FPGA设计论坛 作者:FPGA设计论坛 2020-10-25 09:33 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

通孔在连接多层PCB的不同层上的走线方面起着导体的作用(印刷电路板)。 在低频情况下,过孔不会影响信号传输。但是,随着频率的升高(高于1 GHz)和信号的上升沿变得陡峭(最多1ns),过孔不能简单地视为电连接的函数,而是必须仔细考虑过孔对信号完整性的影响。通孔表现为传输线上阻抗不连续的断点,导致信号反射。 然而,通孔带来的问题更多地集中在寄生电容和寄生电感上。过孔寄生电容对电路的影响主要是延长信号的上升时间并降低电路的运行速度。 但是,寄生电感会削弱旁路电路的作用并降低整个电源系统的滤波功能。

1 通孔对阻抗连续性的影响 根据通孔存在和通孔不存在时的TDR(时域反射仪)曲线,在通孔不存在的情况下确实发生明显的信号延迟。 在不存在通孔的情况下,向第二测试孔传输信号的时间跨度为458ps,而在存在通孔的情况下,向第二测试孔传输信号的时间跨度为480ps。因此,通过引线将信号延迟22ps。 信号延迟主要由通孔的寄生电容引起,可通过以下公式得出: 在该式中,d 2是指焊盘直径(mm)在地面上,d 1是指焊盘通孔的直径(mm),T为PCB板厚度(mm),εr 参考层的介电常数C到寄生电容( pF)。 在本讨论中,通孔的长度为0.96mm,通孔直径为0.3mm,焊盘的直径为0.5mm,介电常数为4.2,涉及上述公式,计算出的寄生电容约为0.562pF。 对于电阻为50Ω的信号传输线,此过孔将导致信号的上升时间发生变化,其变化量由以下公式计算: 根据上面介绍的公式,由通孔电容引起的上升时间变化为30.9ps,比测试结果(22ps)长9ps,这表明理论结果和实际结果之间确实存在变化。

总之,通孔寄生电容引起的信号延迟不是很明显。 然而,就高速电路设计而言,应特别注意在跟踪中应用过孔的多层转换。 与寄生电容相比,过孔具有的寄生电感会导致更多的电路损坏。通孔的寄生电感可以通过以下公式得出: 在该公式中,L表示通孔的寄生电感(nH),h表示通孔的长度(mm),d表示通孔的直径(mm)。 通孔寄生电感引起的等效阻抗可以通过以下公式计算得出: 测试信号的上升时间为500ps,等效阻抗为4.28Ω。但是通孔导致的阻抗变化达到12Ω以上,这表明测量值与理论计算值存在极大的差异。 2通孔直径对阻抗连续性的影响根据一系列实验,可以得出结论,通孔直径越大,通孔的不连续性就越大。 在高频,高速PCB设计过程中,通常将阻抗变化控制在±10%的范围内,否则可能会产生信号失真。 3焊盘尺寸对阻抗连续性的影响寄生电容对高频信号频带内的谐振点具有极大的影响,带宽会随着寄生电容而发生偏移。影响寄生电容的主要因素是焊盘尺寸,其对信号完整性的影响相同。因此,焊盘直径越大,阻抗不连续性就会越强。 当焊盘直径在0.5mm至1.3mm范围内变化时,由通孔引起的阻抗不连续性将不断减小。当焊盘尺寸从0.5mm增加到0.7mm时,阻抗将具有相对较大的变化幅度。随着焊盘尺寸的不断增加,通孔阻抗的变化将变得平滑。因此,焊盘直径越大,通孔引起的阻抗不连续性越小。

4通过信号的返回路径返回信号流的基本原理是,高速返回信号电流沿最低电感路径流动。由于PCB板包含一个以上的接地层,因此返回信号电流直接沿着信号线下方最靠近信号线的接地层的一条路径流动。当所有信号电流从一个点流到另一点时都沿着同一平面流动时,如果信号通过通孔从一个点流到另一个点,那么当接地时,返回信号电流将不会跳跃。 在高速PCB设计中,可以通过信号电流提供返回路径,以消除阻抗失配。围绕过孔,接地过孔可以设计成为信号电流提供返回路径,并在信号过孔和接地过孔之间产生电感环路。即使由于过孔的影响而导致阻抗不连续,电流也将能够流向电感环路,从而改善信号质量。 5通孔的信号完整性S参数可用于评估通孔对信号完整性的影响,表示通道中所有成分的特性,包括损耗,衰减和反射等。根据本文利用的一系列实验,表明接地通孔能够减小传输损耗,并且在通孔周围形成更多的接地通孔,传输损耗将更低。通过在过孔周围添加接地孔可以在一定程度上减少过孔引起的损耗。

6结论结论一 通孔引起的阻抗不连续性受通孔直径和焊盘尺寸的影响。通孔直径和焊盘直径越大,引起的阻抗不连续性将越严重。通孔引起的阻抗不连续性通常会随着焊盘尺寸的增加而减小。 结论二 添加接地通孔可以明显改善通孔阻抗不连续性,可以将其控制在±10%的范围内。此外,添加接地通孔还可以明显提高信号完整性。

责任编辑:xj

原文标题:通孔的阻抗控制对PCB信号完整性会触发什么样的影响?

文章出处:【微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4418

    文章

    23979

    浏览量

    426333
  • 阻抗
    +关注

    关注

    17

    文章

    994

    浏览量

    49519
  • 通孔
    +关注

    关注

    2

    文章

    60

    浏览量

    11941

原文标题:通孔的阻抗控制对PCB信号完整性会触发什么样的影响?

文章出处:【微信号:gh_9d70b445f494,微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    千兆以太网PCB层叠设计与阻抗控制实战

    在千兆以太网硬件设计中,PCB的层叠结构和差分阻抗控制是保证信号完整性的基础。许多工程师依赖PCB
    的头像 发表于 04-30 13:46 95次阅读

    厚声电阻ESL对高频信号完整性影响?

    厚声电阻(以厚膜工艺为代表)的等效串联电感(ESL)对高频信号完整性具有显著负面影响,其核心机理与表现如下: 一、ESL对高频信号完整性的破坏机制
    的头像 发表于 04-15 15:48 95次阅读
    厚声电阻ESL对高频<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>影响?

    Bamtone班通:PCB特性阻抗测量原理与工艺控制实践

    随着通信频率的不断提升和信号速率的持续加快,PCB特性阻抗的精度控制已成为高速电路设计的核心挑战之一。特性阻抗不仅是影响
    的头像 发表于 03-13 10:12 324次阅读
    Bamtone班通:<b class='flag-5'>PCB</b>特性<b class='flag-5'>阻抗</b>测量原理与工艺<b class='flag-5'>控制</b>实践

    IDT信号完整性产品:解决高速信号传输难题

    特性的影响,到达终端接收器时可能恶化到不可接受的水平。Integrated Device Technology(IDT)的信号完整性产品(SIP)系列,包括中继器(Repeaters)和重定时器(Retimers),为解决这些
    的头像 发表于 03-04 17:10 682次阅读

    SI合集002|信号完整性测量应用简介,快速掌握关键点

    一、信号完整性定义信号完整性(SignalIntegrity,简称SI)是衡量信号从驱动端经传输线抵达接收端后,波形
    的头像 发表于 01-26 10:58 457次阅读
    SI合集002|<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>测量应用简介,快速掌握关键点

    使用MATLAB和Simulink进行信号完整性分析

    信号完整性是保持高速数字信号的质量的过程。信号完整性是衡量电信号从源传输到目标位置时的质量的关键
    的头像 发表于 01-23 13:57 8845次阅读
    使用MATLAB和Simulink进行<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>分析

    高频PCB布线“避坑指南”:4大核心技巧让信号完整性提升90%

    一站式PCBA加工厂家今天为大家讲讲高频PCB布线设计有什么技巧?高频PCB设计布线技巧。高频PCB布线需重点关注信号完整性、抗干扰能力及
    的头像 发表于 11-21 09:23 1058次阅读
    高频<b class='flag-5'>PCB</b>布线“避坑指南”:4大核心技巧让<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>提升90%

    三环电容ESL对高频信号完整性影响?

    三环电容的ESL(等效串联电感)对高频信号完整性具有显著影响,主要体现在阻抗失配、谐振频率降低、信号衰减与相位失真、谐振尖峰与噪声耦合等方面,其影响机制及应对措施如下: 一、ESL对高
    的头像 发表于 11-03 16:14 639次阅读
    三环电容ESL对高频<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>影响?

    TVS 二极管否影响高频信号完整性

    TVS 二极管否影响高频信号完整性
    发表于 09-08 06:06

    技术资讯 I 信号完整性阻抗匹配的关系

    本文要点PCB走线和IC走线中的阻抗控制主要着眼于预防反射。防止互连路径上发生反射,可确保功率传输至负载,同时避免其他信号完整性问题。使用集
    的头像 发表于 09-05 15:19 5372次阅读
    技术资讯 I <b class='flag-5'>信号</b><b class='flag-5'>完整性</b>与<b class='flag-5'>阻抗</b>匹配的关系

    揭秘高频PCB设计:体积表面电阻率测试仪如何确保信号完整性

    在高频 PCB 的设计与应用中,信号完整性是决定设备性能的核心,无论是通信基站、雷达系统还是高端电子设备,都依赖高频 PCB信号的稳定传
    的头像 发表于 08-29 09:22 736次阅读
    揭秘高频<b class='flag-5'>PCB</b>设计:体积表面电阻率测试仪如何确保<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>

    串扰如何影响信号完整性和EMI

    欢迎来到 “掌握 PCB 设计中的 EMI 控制” 系列的第六篇文章。本文将探讨串扰如何影响信号完整性和 EMI,并讨论在设计中解决这一问题的具体措施。
    的头像 发表于 08-25 11:06 1w次阅读
    串扰如何影响<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>和EMI

    什么是信号完整性

    电子发烧友网站提供《什么是信号完整性?.pdf》资料免费下载
    发表于 07-09 15:10 1次下载

    了解信号完整性的基本原理

    ,设计人员必须注意电路板布局并使用适当的导线和连接器,从而最大限度地减少反射、噪声和串扰。此外,还必须了解传输线、阻抗、回波损耗和共振等基本原理。 本文将介绍讨论信号完整性时使用的一些术语,以及设计人员需要考虑的问题,然后介绍
    的头像 发表于 05-25 11:54 1650次阅读
    了解<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>的基本原理

    Samtec虎家大咖说 | 浅谈信号完整性以及电源完整性

    前言 在这一期的Samtec虎家大咖说节目中,Samtec信号完整性(SI)和电源完整性(PI)专家Scott McMorrow、Rich Mellitz和Istvan Novak回答了观众的提问
    发表于 05-14 14:52 1258次阅读
    Samtec虎家大咖说 | 浅谈<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>以及电源<b class='flag-5'>完整性</b>