0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

使用阻焊膜时,要避免“这些“

454398 来源:罗姆半导体社区 作者:罗姆半导体社区 2022-12-22 21:06 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

来源:罗姆半导体社区

PCBA 的包工包料加工中阻焊膜是一种很重要的涂覆材料,可以在 PCBA 的焊接过程和焊接之后为 PCBA 板提供介质和机械屏蔽,并且防止焊料在这个位置进行沉积。一般在电子加工厂的加工中常用的焊膜有两种材料,液态和干膜。

在 PCBA 加工和 SMT 贴片加工中阻焊油墨都是非常重要的,它的主要作用是保护电路板,防止导体沾锡、防止因受潮等原因引起的短路、防止在加工中因为不合格的接触方式引起的断路等,并且是保证 PCBA 板能在恶劣环境中正常使用的原因之一。下面简单介绍 PCBA 包工包料加工中的阻焊膜设计不良有哪些:

1、焊盘与通孔连线。贴装焊盘连接导通孔之间的导线原则上均应做阻焊。

2、焊盘与焊盘之间的阻焊设计,阻焊图形规格应符合具体元器件焊端分布情形设计:焊盘与焊盘之间如用开窗式阻焊导致焊接时焊盘之间短路,焊盘与焊盘之间设计成引脚独立阻焊方式,焊接时焊盘之间不会短路。

3、元器件阻焊图形尺寸不当,过大的阻焊图形设计,相互会“遮蔽”而导致无阻焊,使元器件间距过小。

4、元器件下有过孔未做阻焊膜,元器件下没有阻焊的过孔,过波峰焊后过孔上的焊料可能会影响 IC 焊接的可靠性,也可能会造成元器件短路等缺陷。

审核编辑 黄昊宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCBA
    +关注

    关注

    25

    文章

    1961

    浏览量

    57248
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    电阻、金属电阻、氧化电阻和绕线电阻的区别

    电子发烧友网站提供《碳电阻、金属电阻、氧化电阻和绕线电阻的区别.docx》资料免费下载
    发表于 03-23 14:56 0次下载

    过孔盘,你真的了解吗?PCB设计中的“隐形杀手”揭秘

    孔打在盘上,结果SMT生产时遭遇"滑铁卢";有人严格按照传统设计,却又被BGA封装的布线逼到墙角。今天,我们就来深入解析过孔盘的方方面面,帮你避开这些设计"坑"。什么是过孔盘?
    的头像 发表于 03-04 07:34 8833次阅读
    过孔<b class='flag-5'>焊</b>盘,你真的了解吗?PCB设计中的“隐形杀手”揭秘

    PCB覆盖的唯一依据:Gerber文件

    ? 如果您理解了上述逻辑,其实解决方案就非常简单清晰了。避免做错”的麻烦,核心是让“Gerber文件”与“设计需求”完全一致,具体可按以下步骤操作: 1、设计阶段明确需求: 明确过孔用途——普通
    发表于 01-23 13:58

    基于四探针法的碳电阻率检测

    。Xfilm埃利四探针方仪因快速、自动扫描与高精密测量,常用于半导体材料电阻率检测。本文基于四探针法的基本原理,结合碳材料的特性,重点阐述检测方案的优化措施与实
    的头像 发表于 01-22 18:09 292次阅读
    基于四探针法的碳<b class='flag-5'>膜</b>电阻率检测

    在并联使用MOS存在一些问题,怎样做才能避免这些问题?

    在并联使用MOS存在一些问题,那我们怎样做才能避免这些问题? 首先,器件的一致性一定要好。 在功率MOSFET多管并联时,器件内部参数的微小差异就会引起并联各支路电流的不平衡而导致单管过流损坏。 其次是功率。如果功率高于25%
    发表于 12-10 08:19

    199.CHH Series 厚超級高功率電工程版規格書(P-10-01-210-03)

    199.CHHSeries厚超級高功率電工程版規格書
    发表于 11-25 17:25 0次下载

    博捷芯精密划片机在厚电阻片切割中的应用

    的厚电阻基板按照设计要求切割成特定尺寸的单体电阻片,同时严格控制切割精度、避免崩边、裂纹等缺陷,确保电阻片的电阻值稳定性及机械结构完整性。传统切割设备在处理厚
    的头像 发表于 11-25 17:10 604次阅读
    博捷芯精密划片机在厚<b class='flag-5'>膜</b>电阻片切割中的应用

    波峰引脚的爬锡高度有标准么?另外引脚高度与盘的面积如何搭配才比较合适?

    波峰引脚的爬锡高度有标准么?另外引脚高度与盘的面积如何搭配才比较合适?
    发表于 10-13 10:28

    线路板焊工艺对PCB的可靠性有何影响?

    特性。高频电路中,层厚度偏差10μm可导致50Ω传输线阻抗波动±3Ω,反射损耗差异达5dB‌。激光开窗工艺能将尺寸偏差控制在0.05mm以内,提升10Gbps信号眼图张开度40%‌。 绝缘防护‌
    的头像 发表于 08-26 15:21 835次阅读

    如何从PCB盘移除层和锡膏层

    使用盘属性中 Solder Mask Expansion 的 “ Tented ” 选项:该选项会移除所有层,导致盘顶层 / 底层的
    的头像 发表于 07-22 18:07 5524次阅读
    如何从PCB<b class='flag-5'>焊</b>盘移除<b class='flag-5'>阻</b><b class='flag-5'>焊</b>层和锡膏层

    什么是SMD&amp;NSMD,怎么区分呢?

    覆盖,仅有一面参与焊接。而相同盘尺寸的情况下,因NSMD铜箔的四周也参与焊接,相当于有三面都参与焊接, 焊接面积大于SMD ,因
    发表于 07-20 15:42

    PCB设计中过孔为什么错开盘位置?

    在PCB设计中,过孔(Via)错开盘位置(即避免过孔直接放置在盘上)是出于电气性能、工艺可靠性及信号完整性的综合考量,具体原因如下: 1. 防止焊料流失,确保焊接质量 盘作用 :
    的头像 发表于 07-08 15:16 1318次阅读

    如何避免体积表面电阻率测试仪中的“假高”现象?

    。北京冠测精电仪器设备有限公司深耕材料检测仪器研发多年,结合丰富的实践经验,为您剖析 “假高” 现象成因,并提供有效避免策略。​ 一、“假高” 现象的主要成因​ (一)测试环境因素​ 湿度干扰 :环境湿度偏高时,
    的头像 发表于 06-16 09:47 1006次阅读
    如何<b class='flag-5'>避免</b>体积表面电阻率测试仪中的“假高<b class='flag-5'>阻</b>”现象?

    求教!BGA板子开窗怎么处理比较好?

    今天一个BGA板子开窗没处理好,导致连锡… 出光绘文件时,忘记盖油了! 各位大佬们有啥好方法推荐避坑的呀?
    发表于 06-05 20:07

    PCB桥脱落与LDI工艺

    本文对贴片厂贴回来的电路板出现芯片引脚间的连锡问题、PCB板(电路板)的桥脱落有一定意义,特别是做电子产品的工程师强烈建议阅读、而对于个人DIY的电子玩家也可以了解这些概念。   1.
    的头像 发表于 05-29 12:58 1620次阅读
    PCB<b class='flag-5'>阻</b><b class='flag-5'>焊</b>桥脱落与LDI工艺