0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

使用阻焊膜时,要避免“这些“

454398 来源:罗姆半导体社区 作者:罗姆半导体社区 2022-12-22 21:06 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

来源:罗姆半导体社区

PCBA 的包工包料加工中阻焊膜是一种很重要的涂覆材料,可以在 PCBA 的焊接过程和焊接之后为 PCBA 板提供介质和机械屏蔽,并且防止焊料在这个位置进行沉积。一般在电子加工厂的加工中常用的焊膜有两种材料,液态和干膜。

在 PCBA 加工和 SMT 贴片加工中阻焊油墨都是非常重要的,它的主要作用是保护电路板,防止导体沾锡、防止因受潮等原因引起的短路、防止在加工中因为不合格的接触方式引起的断路等,并且是保证 PCBA 板能在恶劣环境中正常使用的原因之一。下面简单介绍 PCBA 包工包料加工中的阻焊膜设计不良有哪些:

1、焊盘与通孔连线。贴装焊盘连接导通孔之间的导线原则上均应做阻焊。

2、焊盘与焊盘之间的阻焊设计,阻焊图形规格应符合具体元器件焊端分布情形设计:焊盘与焊盘之间如用开窗式阻焊导致焊接时焊盘之间短路,焊盘与焊盘之间设计成引脚独立阻焊方式,焊接时焊盘之间不会短路。

3、元器件阻焊图形尺寸不当,过大的阻焊图形设计,相互会“遮蔽”而导致无阻焊,使元器件间距过小。

4、元器件下有过孔未做阻焊膜,元器件下没有阻焊的过孔,过波峰焊后过孔上的焊料可能会影响 IC 焊接的可靠性,也可能会造成元器件短路等缺陷。

审核编辑 黄昊宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCBA
    +关注

    关注

    25

    文章

    1874

    浏览量

    55766
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    199.CHH Series 厚超級高功率電工程版規格書(P-10-01-210-03)

    199.CHHSeries厚超級高功率電工程版規格書
    发表于 11-25 17:25 0次下载

    博捷芯精密划片机在厚电阻片切割中的应用

    的厚电阻基板按照设计要求切割成特定尺寸的单体电阻片,同时严格控制切割精度、避免崩边、裂纹等缺陷,确保电阻片的电阻值稳定性及机械结构完整性。传统切割设备在处理厚
    的头像 发表于 11-25 17:10 304次阅读
    博捷芯精密划片机在厚<b class='flag-5'>膜</b>电阻片切割中的应用

    波峰引脚的爬锡高度有标准么?另外引脚高度与盘的面积如何搭配才比较合适?

    波峰引脚的爬锡高度有标准么?另外引脚高度与盘的面积如何搭配才比较合适?
    发表于 10-13 10:28

    线路板焊工艺对PCB的可靠性有何影响?

    特性。高频电路中,层厚度偏差10μm可导致50Ω传输线阻抗波动±3Ω,反射损耗差异达5dB‌。激光开窗工艺能将尺寸偏差控制在0.05mm以内,提升10Gbps信号眼图张开度40%‌。 绝缘防护‌
    的头像 发表于 08-26 15:21 504次阅读

    如何从PCB盘移除层和锡膏层

    使用盘属性中 Solder Mask Expansion 的 “ Tented ” 选项:该选项会移除所有层,导致盘顶层 / 底层的
    的头像 发表于 07-22 18:07 4466次阅读
    如何从PCB<b class='flag-5'>焊</b>盘移除<b class='flag-5'>阻</b><b class='flag-5'>焊</b>层和锡膏层

    什么是SMD&amp;NSMD,怎么区分呢?

    覆盖,仅有一面参与焊接。而相同盘尺寸的情况下,因NSMD铜箔的四周也参与焊接,相当于有三面都参与焊接, 焊接面积大于SMD ,因
    发表于 07-20 15:42

    PCB设计中过孔为什么错开盘位置?

    在PCB设计中,过孔(Via)错开盘位置(即避免过孔直接放置在盘上)是出于电气性能、工艺可靠性及信号完整性的综合考量,具体原因如下: 1. 防止焊料流失,确保焊接质量 盘作用 :
    的头像 发表于 07-08 15:16 690次阅读

    如何避免体积表面电阻率测试仪中的“假高”现象?

    。北京冠测精电仪器设备有限公司深耕材料检测仪器研发多年,结合丰富的实践经验,为您剖析 “假高” 现象成因,并提供有效避免策略。​ 一、“假高” 现象的主要成因​ (一)测试环境因素​ 湿度干扰 :环境湿度偏高时,
    的头像 发表于 06-16 09:47 462次阅读
    如何<b class='flag-5'>避免</b>体积表面电阻率测试仪中的“假高<b class='flag-5'>阻</b>”现象?

    求教!BGA板子开窗怎么处理比较好?

    今天一个BGA板子开窗没处理好,导致连锡… 出光绘文件时,忘记盖油了! 各位大佬们有啥好方法推荐避坑的呀?
    发表于 06-05 20:07

    LED封装器件热测试与散热能力评估

    就相当于电阻。在LED器件的实际应用中,其结构热分布涵盖了芯片衬底、衬底与LED支架的粘结层、LED支架、LED器件外挂散热体以及自由空间的热这些通道呈串联
    的头像 发表于 06-04 16:18 600次阅读
    LED封装器件热<b class='flag-5'>阻</b>测试与散热能力评估

    PCB桥脱落与LDI工艺

    本文对贴片厂贴回来的电路板出现芯片引脚间的连锡问题、PCB板(电路板)的桥脱落有一定意义,特别是做电子产品的工程师强烈建议阅读、而对于个人DIY的电子玩家也可以了解这些概念。   1.
    的头像 发表于 05-29 12:58 1180次阅读
    PCB<b class='flag-5'>阻</b><b class='flag-5'>焊</b>桥脱落与LDI工艺

    连接器焊接后引脚虚怎么处理?

    焊接是连接电子元器件与PCB(印刷电路板)的关键步骤,焊接过程中可能会出现虚问题,即焊点未能形成良好的电气和机械连接。虚会导致电路接触不良、信号传输不稳定,甚至设备无法正常工作。本期蓬生电子唐工将带大家探讨连接器焊接后引脚虚
    的头像 发表于 04-08 11:51 2564次阅读
    连接器焊接后引脚虚<b class='flag-5'>焊</b><b class='flag-5'>要</b>怎么处理?

    Allegro Skill封装原点-优化

    在PCB设计中,部分文件可能因从Altium Designer或PADS软件转换而来,导致兼容性问题。这些问题通常表现为贴片盘会自动增加Thermal Pad、Anti Pad以及盘缺失
    的头像 发表于 03-31 11:44 1606次阅读
    Allegro Skill封装原点-优化<b class='flag-5'>焊</b>盘

    用引线连接外部电压控制LTC6563的adj0、adj1引脚并切换跨阻值时,如何避免放大电路受到空间电磁波干扰?

    三条线即为通过穿心电容控制跨的三条导线。 但有一个显而易见的问题:如果我之后将LTC6563的四个通道的选择引脚、以及0MUX、power mode引脚全部接到外部,由控制板控制,难道这些控制引线每
    发表于 03-24 07:50

    的基础知识

    工艺的核心材料。它由高分子树脂、光敏剂、溶剂及添加剂组成。其特性直接影响芯片图形化的精度。   光的作用: 图形转移:通过曝光显影,在硅片表面形成纳米级图案,作为后续刻蚀或离子注入的掩。 保护作用:阻挡刻蚀剂或离子对非目标区域的损伤
    的头像 发表于 02-13 10:30 3604次阅读
    光<b class='flag-5'>阻</b>的基础知识