0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

摩尔定律的演变 后摩尔时代的芯粒技术

454398 来源:电子工程网 作者:电子工程网 2020-11-05 10:02 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

前言:

芯粒逐渐成为半导体业界的热词之一,它被认为是一种可以延缓摩尔定律失效、放缓工艺进程时间、支撑半导体产业继续发展的有效方案。

摩尔定律的演变

即便不是IT从业人士,想必也会听说过著名的“摩尔定律”:1965年,英特尔创始人戈登·摩尔提出,在至多十年内,集成电路的集成度会每两年翻一番,后来这个周期被缩短为18个月。当时摩尔先生仅仅是将摩尔定律的适用时间限定在“十年内”,但实际上处理器技术的发展令人咋舌,至今这条在当时遭到无数人质疑的奇妙定律仍旧在生效,基本上每两年制程工艺都会进入一个新的台阶。

但是,如今主流的处理器制程已经发展到22nm,而更先进的14nm、10nm工艺也已经进入了芯片制造商的产品蓝图,硅片晶体管的尺寸有着其物理极限,美国国防先进研究项目局主任Robert Colwell先生曾表示,半导体技术不断发展,制造工艺已经达到 7nm,依靠缩小线宽已无法同时满足性能、功耗、面积以及信号传输速度等多方面的要求,越来越多的半导体厂商开始把注意力放在系统集成层面,亟需发掘新的材料和芯片技术,成为硅晶体管技术的替代品。然而这是一种超越摩尔定律,是通过系统集成单颗芯片或是多芯片堆叠的方式实现,希望能做到更多的功能。

后摩尔时代的技术明星——芯粒

近年来,半导体厂商发现芯粒可以被认为延缓摩尔定律失效,放缓工艺进程时间,支撑半导体产业继续发展的有效方案。那什么是芯粒呢?理论上,芯粒模式是一种,开发周期短且成本较,低的方法,提供了先进工艺和主流成熟工艺选择的灵活性,芯粒技术就是像搭积木一样,可以将不同节点工艺(10nm、14/16nm及22nm)、不同材质(硅、砷化镓、碳化硅、氮化镓)、不同功能(CPUGPUFPGARF、I/O、存储器)、不同半导体公司的芯片封装在一起。

后摩尔时代保鲜剂芯粒的优点

后摩尔时代的单片集成向多片异构封装集成技术“改道”是重要趋势,相对于以往的软 IP 形式,芯粒则是经过硅验证的裸芯片。芯粒能在实现高效能运算的同时,提供更高的带宽、更低的功率、更低的成本和更灵活的形状因子等优势。

目前,已经有很多公司创建了自己的芯粒生态系统。随着芯片制程从10nm7nm到,5nm再到未来的3nm,每一次制程缩减所需要的成本和开发时间都在大幅提升。而且,当芯片制程接近1nm时,就将进入量子物理的世界,现有的工艺制程会受到量子效应的极大影响。

未来,以芯粒模式集成的芯片会是一个“超级”异构系统,为IC产业带来更多的灵活性和新的机会。

后摩尔时代保鲜剂芯粒的优点

芯粒模式成功的关键在于芯粒的标准和接口。但作为一种创新,芯粒模式存在多种挑战。

① 技术层面

芯粒的组装或封装尚缺乏统一的标准。目前各大玩家都有自家的方案,尽管各家的名称不同,但归总离不开硅通孔、硅桥和高密度FO技术,不管是裸片堆叠还是大面积拼接,都需要将互连线将变得更短,要求互连线做到100%的无缺陷,否则整个芯片无法工作。

② 质量保障问题

相对传统软IP,芯粒是经过硅验证的裸芯片,可以保证物理实现的正确性。但如果其中的一个裸芯片有问题,则整个系统都会受影响,代价很高。因此要保证芯粒100%无故障。当然这其中也包括集成后的测试,封装后,可能有部分芯粒可能完全无法直接从芯片外部管脚直接访问,给芯片测试带来的新的挑战。

③ 散热问题

几个甚至数十个裸芯片封装在一个有限的空间中,互连线非常短,让散热问题变得更为棘手。

④ 芯片网络问题

尽管每个芯粒本身设计不会发生死锁,其通信系统都可以很好地工作,但是当它们全部连接在一起形成芯片网络时,就可能出现了交通死锁与流量堵塞问题。超微半导体研究人员最近提出一种消除死锁难题的方案,如果能够彻底解决死锁问题,那么芯粒将为未来计算机设计的发展带来新的动力。

⑤ 供应链重塑问题

在芯粒模式下,EDA工具提供商、芯片提供商、封测提供商都要有所改变。比如芯粒模式中出现的问题可能最终都需要通过EDA工具的改进来给出答案,需要EDA工具从架构探索、到芯片实现、甚至到物理设计提供全面支持。还有来自不同的芯片提供商的裸芯片进入封装提供商工厂的进度同步问题。

结尾

芯粒将驱动半导体工业的未来,而这是一场即将到来的MCP海啸。大型芯片制造商也正在转向芯粒,若干年后是否会形成一个开放的产业生态、是否要建立芯粒生态推进联盟是值得行业思考的问题。
编辑:hfy


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    20149

    浏览量

    247167
  • eda
    eda
    +关注

    关注

    72

    文章

    3054

    浏览量

    181518
  • 芯片制程
    +关注

    关注

    0

    文章

    57

    浏览量

    5294
  • 芯粒
    +关注

    关注

    0

    文章

    81

    浏览量

    395
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    奇异摩尔助力OISA全向智感互联IO技术白皮书发布

    提供商,奇异摩尔凭借其在领域的深厚技术积累与产业实践,多方位贡献于该白皮书的撰写与关键技术路径的梳理工作。
    的头像 发表于 09-23 15:55 1550次阅读
    奇异<b class='flag-5'>摩尔</b>助力OISA全向智感互联IO<b class='flag-5'>芯</b><b class='flag-5'>粒</b><b class='flag-5'>技术</b>白皮书发布

    技术的专利保护挑战与应对策略

    涉及的专利保护问题多样且复杂。技术摩尔时代的创新突破系统级芯片(System-on-a-Chip,简称SoC)作为集成电路领域的核心
    的头像 发表于 09-18 12:15 756次阅读
    <b class='flag-5'>芯</b><b class='flag-5'>粒</b><b class='flag-5'>技术</b>的专利保护挑战与应对策略

    【「AI芯片:科技探索与AGI愿景」阅读体验】+半导体芯片产业的前沿技术

    为我们重点介绍了AI芯片在封装、工艺、材料等领域的技术创新。 一、摩尔定律 摩尔定律是计算机科学和电子工程领域的一条经验规律,指出集成电路上可容纳的晶体管数量每18-24个月会增加一倍,同时芯片大小也
    发表于 09-15 14:50

    先进封装转接板的典型结构和分类

    摩尔定律精准预言了近几十年集成电路的发展。然而,逐渐逼近的物理极限、更高的性能需求和不再经济的工艺制程,已引发整个半导体行业重新考虑集成工艺方法和系统缩放策略,意味着集成电路产业已经步入摩尔时代
    的头像 发表于 08-05 14:59 2296次阅读
    先进封装转接板的典型结构和分类

    摩尔时代破局者:物元半导体领航中国3D集成制造产业

    在全球半导体产业迈入“摩尔时代”的背景下,传统制程微缩带来的性能提升逐渐趋缓,而先进封装技术,尤其是2.5D/3D堆叠封装,正成为延续芯片性能增长的关键路径。 据Yole数据显示,2022年全球
    的头像 发表于 08-04 15:53 746次阅读
    <b class='flag-5'>后</b><b class='flag-5'>摩尔时代</b>破局者:物元半导体领航中国3D集成制造产业

    Chiplet与3D封装技术摩尔时代的芯片革命与屹立创的良率保障

    摩尔定律逐渐放缓的背景下,Chiplet(小芯片)技术和3D封装成为半导体行业突破性能与集成度瓶颈的关键路径。然而,随着芯片集成度的提高,气泡缺陷成为影响封装良率的核心挑战之一。
    的头像 发表于 07-29 14:49 737次阅读
    Chiplet与3D封装<b class='flag-5'>技术</b>:<b class='flag-5'>后</b><b class='flag-5'>摩尔时代</b>的芯片革命与屹立<b class='flag-5'>芯</b>创的良率保障

    奇异摩尔出席第三届开发者大会AI芯片与系统分论坛

    近日,第三届开发者大会圆满落幕。大会在“集成芯片前沿技术科学基础”重大研究计划指导下,由中国科学院计算技术研究所、中国电子科技集团公司第五十八研究所联合主办,共有50余名嘉宾做报告
    的头像 发表于 07-22 11:34 980次阅读

    晶心科技:摩尔定律放缓,RISC-V在高性能计算的重要性突显

    运算还是快速高频处理计算数据,或是超级电脑,只要设计或计算系统符合三项之一即可称之为HPC。 摩尔定律走过数十年,从1970年代开始,世界领导厂商建立晶圆厂、提供制程工艺,在28nm之前取得非常大的成功。然而28nm之后摩尔定律在接近物理极限之前遇到大量的困
    的头像 发表于 07-18 11:13 4019次阅读
    晶心科技:<b class='flag-5'>摩尔定律</b>放缓,RISC-V在高性能计算的重要性突显

    电力电子中的“摩尔定律”(1)

    本文是第二届电力电子科普征文大赛的获奖作品,来自上海科技大学刘赜源的投稿。著名的摩尔定律中指出,集成电路每过一定时间就会性能翻倍,成本减半。那么电力电子当中是否也存在着摩尔定律呢?1965年,英特尔
    的头像 发表于 05-10 08:32 678次阅读
    电力电子中的“<b class='flag-5'>摩尔定律</b>”(1)

    浅谈MOS管封装技术演变

    随着智能设备的普及,电子设备也朝着小型化、高性能和可靠性方向发展。摩尔定律趋缓背景下,封装技术成为提升性能的关键路径。从传统的TO封装到先进封装,MOS管的封装技术经历了许多变革,从而间接地影响到了智能应用的表现。合科泰将带您深
    的头像 发表于 04-08 11:29 1089次阅读
    浅谈MOS管封装<b class='flag-5'>技术</b>的<b class='flag-5'>演变</b>

    瑞沃微先进封装:突破摩尔定律枷锁,助力半导体新飞跃

    在半导体行业的发展历程中,技术创新始终是推动行业前进的核心动力。深圳瑞沃微半导体凭借其先进封装技术,用强大的实力和创新理念,立志将半导体行业迈向新的高度。 回溯半导体行业的发展轨迹,摩尔定律无疑是一个重要的里程碑
    的头像 发表于 03-17 11:33 706次阅读
    瑞沃微先进封装:突破<b class='flag-5'>摩尔定律</b>枷锁,助力半导体新飞跃

    混合键合中的铜连接:或成摩尔定律救星

    混合键合3D芯片技术将拯救摩尔定律。 为了继续缩小电路尺寸,芯片制造商正在争夺每一纳米的空间。但在未来5年里,一项涉及几百乃至几千纳米的更大尺度的技术可能同样重要。 这项技术被称为“混
    的头像 发表于 02-09 09:21 1122次阅读
    混合键合中的铜连接:或成<b class='flag-5'>摩尔定律</b>救星

    石墨烯互连技术:延续摩尔定律的新希望

    半导体行业长期秉持的摩尔定律(该定律规定芯片上的晶体管密度大约每两年应翻一番)越来越难以维持。缩小晶体管及其间互连的能力正遭遇一些基本的物理限制。特别是,当铜互连按比例缩小时,其电阻率急剧上升,这会
    的头像 发表于 01-09 11:34 869次阅读

    摩尔定律是什么 影响了我们哪些方面

    摩尔定律是由英特尔公司创始人戈登·摩尔提出的,它揭示了集成电路上可容纳的晶体管数量大约每18-24个月增加一倍的趋势。该定律不仅推动了计算机硬件的快速发展,也对多个领域产生了深远影响。
    的头像 发表于 01-07 18:31 2893次阅读

    对话郝沁汾:牵头制定中国与IEEE Chiplet技术标准,终极目标“让天下没有难设计的芯片”

    增加更多晶体管变得愈发困难,成本大幅攀升,业界不得不探索其他技术路线。 作为当今“摩尔时代”的芯片设计技术, Chiplet(
    的头像 发表于 12-10 14:35 1236次阅读
    对话郝沁汾:牵头制定中国与IEEE Chiplet<b class='flag-5'>技术</b>标准,终极目标“让天下没有难设计的芯片”