0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

关于PCB设计中的时域串扰测量法分析

PCB线路板打样 来源:恒成和电路板 作者:恒成和电路板 2020-09-09 13:44 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

随着通讯、视讯、网络和计算机技术领域中数字系统的执行速度日益加速,对此类系统中的印刷电路板(PCB)的质量要求也越来越高。早期的PCB设计在面临讯号频率日益增高和脉冲上升时间日益缩短的情况下,已无法保证系统性能和工作要求。在目前的PCB设计中,我们必须利用传输线理论对PCB及其组件(边缘连接器、微带线和零组件插座)进行建模。只有充分了解PCB上串扰产生的形式、机制和后果,并采用相应技术最大程度地加以抑制,才能帮助我们提高包含PCB在内的系统的可靠性。本文主要围绕PCB设计展开,但相信文中所讨论的内容也有助于电缆和连接器的表征等其它应用场合使用。

PCB设计师之所以关心串扰这一现象,是因为串扰可能造成以下性能方面的问题:噪音电平升高;有害尖峰突波;数据边沿抖动;意外的讯号反射。

这几个问题中哪些会对PCB设计有所影响取决于多方面因素,如板上所用逻辑电路的特性、电路板的设计、串扰的模式(反向或前向)以及干扰线和被干扰线两边的端接情况。本文提供的信息可协助读者加深对串扰的认识和研究,减少串扰对设计影响。

为了尽可能减少PCB设计中的串扰,我们必须在容抗和感抗之间寻找平衡点,力求达到额定阻抗值,因为PCB的可制造性要求传输线阻抗得到良好控制。在电路板设计完成之后,板上的组件、连接器和端接方式决定了哪种类型的串扰会对电路性能产生多大的影响。利用时域测量方法,透过计算拐点频率和理解PCB串扰(Crosstalk-on-PCB)模型,可以帮助设计人员设置串扰分析的边界范围。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 印刷电路板
    +关注

    关注

    4

    文章

    864

    浏览量

    36912
  • PCB设计
    +关注

    关注

    396

    文章

    4907

    浏览量

    94187
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    【EMC技术案例】显示屏线束导致CE电流超标的案例

    【EMC技术案例】显示屏线束导致CE电流超标的案例
    的头像 发表于 12-15 17:14 282次阅读
    【EMC技术案例】显示屏线束<b class='flag-5'>串</b><b class='flag-5'>扰</b>导致CE电流<b class='flag-5'>法</b>超标的案例

    隔离地过孔要放哪里,才能最有效减少高速信号过孔

    的方案。无论是高速过孔本身的优化,还是过孔间的优化,其实都是很难通过经验甚至常规理论去解决,目前看起来,仿真绝对是更好的选择了哈! 问题:根据你们的经验,提出几种有效的改善高速信号过孔
    发表于 11-14 14:05

    基于矢量网络分析仪的时域测量技术TDR

    基于矢量网络分析仪的时域测量技术TDR
    的头像 发表于 09-24 16:29 596次阅读
    基于矢量网络<b class='flag-5'>分析</b>仪的<b class='flag-5'>时域</b><b class='flag-5'>测量</b>技术TDR

    如何影响信号完整性和EMI

    欢迎来到 “掌握 PCB 设计的 EMI 控制” 系列的第六篇文章。本文将探讨如何影响信号完整性和 EMI,并讨论在设计解决这一问题
    的头像 发表于 08-25 11:06 8986次阅读
    <b class='flag-5'>串</b><b class='flag-5'>扰</b>如何影响信号完整性和EMI

    高速AC耦合电容挨得很近,PCB会不会很大……

    觉得恐惧了? 恐惧?恐惧啥呢,那当然是大家都会担心对与对之间的啊,在满足物质生活之后(能塞到PCB板之后),肯定要慢慢开始注重精神生活了!鉴于有不少的粉丝,包括公司设计部的同事都来问过Chris
    发表于 07-22 16:56

    高速AC耦合电容挨得很近,PCB会不会很大……

    大是肯定大的啦!但是设计工程师也很委屈啊:芯片互联动不动就有一百几十对高速信号的AC耦合电容, 首先我得都塞进PCB板去啊,其次的
    的头像 发表于 07-22 16:44 502次阅读
    高速AC耦合电容挨得很近,<b class='flag-5'>PCB</b><b class='flag-5'>串</b><b class='flag-5'>扰</b>会不会很大……

    100微电容怎么测量

    本文介绍了三种主流测量电容的方法:万用表直接测量法、指针式万用表、差动式直流充电。其中,万用表直接测量法操作简单、成本低,适合现场维修等场景;指针式万用表精度较低,更适合快速判断电容
    的头像 发表于 06-22 09:52 1617次阅读
    100微<b class='flag-5'>法</b>电容怎么<b class='flag-5'>测量</b>

    OLI-P——分布式偏振测量利器

    在保偏光纤系统,偏振是导致性能劣化的核心因素之一。传统偏振检测手段仅能获得链路整体消光比,而分布式偏振
    的头像 发表于 05-15 17:37 464次阅读
    OLI-P——分布式偏振<b class='flag-5'>串</b><b class='flag-5'>扰</b><b class='flag-5'>测量</b>利器

    如何操作时域网络分析仪进行故障检测?

    ,抑制其他路径干扰。 应用场景: 分离多径反射信号,定位深层故障。 差分时域分析: 比较正常DUT与故障DUT的时域响应,突出差异点。 四、典型故障检测案例案例1:5G基站射频前端模块
    发表于 04-30 14:15

    时域网络分析仪对无线通信系统有哪些帮助?

    )超标。 TDNA方案: 时域测量通道阻抗连续性(如过孔残桩引起的阻抗突变)。 频域:通过S21参数分析插入损耗与,优化
    发表于 04-28 14:49

    示波器差分探头延时测量:从理论到工程实践的关键解析

    示波器差分探头延时的测量是高速信号分析的重要环节。通过时域测量法或频域测量法,可以准确计算探头
    的头像 发表于 04-14 16:59 793次阅读
    示波器差分探头延时<b class='flag-5'>测量</b>:从理论到工程实践的关键解析

    电子产品更稳定?捷多邦的高密度布线如何降低影响?

    在高速PCB设计,信号完整性、、信号损耗等问题直接影响电路板的性能稳定性。随着5G通信、服务器、高速计算、汽车电子等行业对高频、高速信号传输的需求增加,如何优化
    的头像 发表于 03-21 17:33 747次阅读

    PCB设计距离一样时,你们知道电路板两对过孔怎么摆最小吗?

    的文章,例如(链接《过孔的设计孔径是真的很重要,但高速先生也是真的不关心》)描述了单对过孔自身的设计对性能的影响。那我们这篇文章就来讲讲如何做好两个过孔之间的PCB这个老大难的问
    发表于 02-26 09:40

    时域网络分析仪的原理和应用场景

    时域网络分析仪,特别是矢量网络分析仪,不仅具备频域的S参数测量功能,还扩展了时域测量功能。以下是
    发表于 01-13 16:03

    ADC电路的怎么解决?

    ,ADC是SAR型 18位单通道全差分输入的ADC。ADC的后端是MCU,MCU将数字信号处理之后再画到显示屏上显示实时波形。 调试发现显示的信号有,表现为某一路信号悬空之后,相邻的那一路信号上就会出现噪声。将采样的时间延长也无法消除
    发表于 01-07 06:15