0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何获取最新的时序分析功能

AGk5_ZLG_zhiyua 来源:ZLG致远电子 2020-04-29 15:18 次阅读

时序分析在示波器上的实现,可以省去繁琐的人工分析步骤,大大节省工程师反复测试总线时序所花费的时间,无论是产品研发,还是产线测试,相信ZDS4000系列示波器都能为您带来全新的测试体验。

如何获取最新的时序分析功能

支持时序分析的ZDS示波器有ZDS4054 Plus、ZDS4034 Plus、ZDS4024 Plus,目前免费标配了I²C、I²S、SPI、MIPI-RFFE、CAN、Reset、Switch七种协议时序分析。自动分析多个波形中最差情况是否满足标准,可直接筛选某个特定节点并直接生成附带截图的报告。用户可在ZLG致远电子官网示波器资料下载下载固件进行更新。

测试项目

下方展示I²C、I²S、SPI、MIPI-RFFE、CAN、Reset、Switch具体的测试项,可下拉滑动表格查看。

下拉查看长图

测试界面

时序分析软件测试界面如下图所示,可直接观测波形情况与具体的测试结果。

测量统计

如测试需要长时间进行,并对测试结果进行统计或针对测试结果进行特定操作,可使用测量统计功能。

1、停止条件

停止条件即示波器停止“统计分析”的条件,当测试条件满足预设条件时,时序分析软件会停止统计完成分析工作。

2、失败操作

失败操作即若波形进行测试过程中无法通过测试(Fail)时,将执行的操作。可操作的事件如图所示。

操作事件包括:

声音提示:即当出现测试不通过项时,系统会发出警报声(蜂鸣器)提醒;

导出报表:即当出现测试不通过项时,系统会自动导出当前数据并形成报告。

两项可以同时选择,若一项都不选择,则若出现失败项不做任何提醒。

3、历史统计

当设置好停止条件,失败操作后,点击【历史统计】(运行/停止统计)可对测量结果进行统计,此时将【信息显示】打开,可以看到统计的结果。

结果导出

测试完成后可对所测试的波形和数据进行导出。导出的“网页报表”文件可使用网页打开,导出的“CSV”文件可使用 Excel 打开。

导出结果如图所示:

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 示波器
    +关注

    关注

    111

    文章

    5662

    浏览量

    181805
  • 时序分析
    +关注

    关注

    2

    文章

    126

    浏览量

    22473

原文标题:【ZDS示波器高级分析功能】时序分析

文章出处:【微信号:ZLG_zhiyuan,微信公众号:ZLG致远电子】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    为什么异步fifo中读地址同步在写时钟域时序分析不通过?

    为什么异步fifo中读地址同步在写时钟域时序分析不通过? 异步FIFO中读地址同步在写时钟域时序分析不通过的原因可能有以下几个方面: 1. 读地址同步在写时钟域
    的头像 发表于 10-18 15:23 362次阅读

    电源时序器有稳压功能吗?电源时序器是干什么用的?

    电源时序器有稳压功能吗?电源时序器是干什么用的? 电源时序器并不一定有稳压功能,但是在某些情况下,电源
    的头像 发表于 10-16 16:16 2441次阅读

    时序仿真与功能仿真的区别有哪些?

    时序仿真与功能仿真的区别有哪些? 时序仿真和功能仿真都是电子设计自动化(EDA)过程中的常见任务,它们都是为了验证或验证电路设计的正确性。然而,它们之间也有明显的区别。
    的头像 发表于 09-17 14:15 2918次阅读

    FPGA时序约束之时序路径和时序模型

    时序路径作为时序约束和时序分析的物理连接关系,可分为片间路径和片内路径。
    发表于 08-14 17:50 514次阅读
    FPGA<b class='flag-5'>时序</b>约束之<b class='flag-5'>时序</b>路径和<b class='flag-5'>时序</b>模型

    时序分析基本概念解析

    正如“聚合”的意思(字典)“两个或多个事物聚集在一起的发生”。所以我们可以假设它也与 2 个时钟路径聚集在一起有关。 (了解时钟路径请参考另一篇博客-静态时序分析基础:第1部分“时序路径”)
    的头像 发表于 08-08 10:31 591次阅读
    <b class='flag-5'>时序</b><b class='flag-5'>分析</b>基本概念解析

    什么是时序分析?教你掌握FPGA时序约束

    时序分析本质上就是一种时序检查,目的是检查设计中所有的D触发器是否能够正常工作,也就是检查D触发器的同步端口(数据输入端口)的变化是否满足建立时间要求(Setup)和保持时间要求(Hold);检查
    发表于 07-14 10:48 1618次阅读
    什么是<b class='flag-5'>时序</b><b class='flag-5'>分析</b>?教你掌握FPGA<b class='flag-5'>时序</b>约束

    时序分析基本概念介绍—时序库Lib

    今天主要介绍的时序概念是时序库lib,全称liberty library format(以• lib结尾),
    的头像 发表于 07-07 17:15 1800次阅读
    <b class='flag-5'>时序</b><b class='flag-5'>分析</b>基本概念介绍—<b class='flag-5'>时序</b>库Lib

    什么是时序路径timing path呢?

    今天我们要介绍的时序分析概念是 **时序路径** (Timing Path)。STA软件是基于timing path来分析timing的。
    的头像 发表于 07-05 14:54 1141次阅读
    什么是<b class='flag-5'>时序</b>路径timing path呢?

    介绍时序分析基本概念MMMC

    今天我们要介绍的时序分析基本概念是MMMC分析(MCMM)。全称是multi-mode, multi-corner, 多模式多端角分析模式。这是在先进工艺下必须要使用的一种
    的头像 发表于 07-04 15:40 1609次阅读
    介绍<b class='flag-5'>时序</b><b class='flag-5'>分析</b>基本概念MMMC

    静态时序分析的相关概念

      本文主要介绍了静态时序分析 STA。
    的头像 发表于 07-04 14:40 604次阅读
    静态<b class='flag-5'>时序</b><b class='flag-5'>分析</b>的相关概念

    SOCV时序分析概念简析

    今天我们介绍的时序分析概念是 **SOCV** 。也被叫作POCV,全称为 **Statistic OCV** . 这是一种比AOCV更加先进的分析模式。
    的头像 发表于 07-03 15:19 1698次阅读
    SOCV<b class='flag-5'>时序</b><b class='flag-5'>分析</b>概念简析

    介绍时序分析的基本概念lookup table

    今天要介绍的时序分析基本概念是lookup table。中文全称时序查找表。
    的头像 发表于 07-03 14:30 764次阅读
    介绍<b class='flag-5'>时序</b><b class='flag-5'>分析</b>的基本概念lookup table

    静态时序分析的基本概念和方法

    向量和动态仿真 。本文将介绍静态时序分析的基本概念和方法,包括时序约束,时序路径,时序裕量,setup检查和hold检查等。
    的头像 发表于 06-28 09:38 808次阅读
    静态<b class='flag-5'>时序</b><b class='flag-5'>分析</b>的基本概念和方法

    同步电路设计中静态时序分析时序约束和时序路径

    同步电路设计中,时序是一个主要的考虑因素,它影响了电路的性能和功能。为了验证电路是否能在最坏情况下满足时序要求,我们需要进行静态时序分析,即
    发表于 06-28 09:35 572次阅读
    同步电路设计中静态<b class='flag-5'>时序</b><b class='flag-5'>分析</b>的<b class='flag-5'>时序</b>约束和<b class='flag-5'>时序</b>路径

    时序逻辑电路的分析方法

      时序逻辑电路分析和设计的基础是组合逻辑电路与触发器,所以想要分析和设计,前提就是必须熟练掌握各种常见的组合逻辑电路与触发器功能,尤其是各种触发器的特征方程与触发模式,因此前几文的基
    的头像 发表于 05-22 18:24 2182次阅读
    <b class='flag-5'>时序</b>逻辑电路的<b class='flag-5'>分析</b>方法