0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

AMD CTO:拥抱新摩尔定律新时代!

倩倩 来源:智东西 2020-01-19 15:50 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

Anandtech近日对AMD首席技术官马克·帕克马斯特(Mark Papermaster)进行了采访,主要针对AMD的产品规划、技术路线、IPC性能、半定制化、市场份额、OEM厂商关系等多个话题进行了讨论。马克表示,“我们还有很多方式可以继续提升性能,在顶级处理器领域AMD发挥的空间还很大!”

2019年,AMD在CPUGPU等多条赛道中的市场份额都在增长,目前在CPU的许多细分领域性能都已反超英特尔,处于领先地位。市场和行业对于AMD下一步的策略、产品及技术的路线规划都非常关注。

一、AMD的产品节奏和公式

马克表示,AMD的产品周期大概是12-18个月,比较平稳,并且是可持续的,这也是整个行业对AMD的要求。AMD之所以有这个信心,是因为相比之前,AMD拥有了一批可以不断实现跨越式创新发展的设计团队。

这些优秀的设计团队可以保证产品性能可以满足不断更新的市场需求。AMD现在不但在做n+1和n+2,更有团队已经超越了n+2,只不过没有公开而已。

马克认为,AMD采用的策略并不是与英特尔类似的Tick-Tock模式。AMD会在每一代制程工艺基础上,给予产品最好的IPC性能提升、存储架构提升。AMD会将每一代产品性能尽力打磨到最好。这是AMD遵从的公式。

二、推动IPC性能提升

CPU核心数量增加的速度要与软件可利用的核心数量增加的速度相匹配。AMD必须要做的是提供一个平衡的系统,比如内存和IO之间的平衡,不会盲目增加核心数量。AMD会坚持自己的IPC路线。

马克没有提到Zen 3架构具体的IPC性能增长幅度,但是他提到,目前CPU的单线程性能年增长率只有7%,AMD会继续保持超过行业标准的速度发展。马克表示AMD最新的产品性能提升已经超过了行业标准,并且也超出了行业预期。

马克说,Zen 2相比一代在缓存架构和延迟方面都有明显提升,而缓存设计优化一直以来都是IPC整体性能提升的一部分,也是AMD一直以来的研究重点。毕竟低延迟对于客户非常重要。

AMD曾提出“25×20”目标:到2020年底,产品性能相较2016年提高25倍。对此,马克表示,AMD都在团结一致为了这个目标而奋斗。目前锐龙二代移动端CPU为笔记本电脑带来的续航和性能提升都是非常明显的。

马克说,我们与微软在Surface Laptop 3上有着深层次的合作,并且这种合作关系在今后将更加紧密,这不仅有利于微软,也有利于整个Windows生态系统。

三、高带宽内存封装与半定制设计

AMD是业内率先将HBM显存带到GPU中的厂商,通过2.5D封装技术,AMD将高带宽内存置于了硅中间层上,从而大幅提升内存与处理器的数据传输速率。

马克认为,在高性能GPU计算中,HBM是必须的。但是为特定的工作负载找到兼顾成本和性能的解决方案是一个精细的平衡工作。AMD会继续坚持自己的长期GDDR和DDR路线图。

马克表示,AMD很希望客户可以通过使用我们的CPU和APU来实现GDDDR,比如Subor控制台就是个很好的案例。如果一个客户的需求满足一定规模,并且希望利用AMD的现有基础设施进行深入合作,我们会积极为其创建一个半定制的解决方案。

四、核心频率与摩尔定律

AMD的研发团队依都非常熟悉和喜爱摩尔定律,在新的时期,摩尔定律并不是已经死掉了,而是有一些新变化。马克说,目前核心频率已经不再和制程工艺等比例提升了,现在这已经成为了行业的共识。

在频率提升这条路上,AMD也会采用与内存相同的策略。马克说,AMD会为用户提供他们所需要的性能去处理相应的工作业务,在过程中不断的增补改进,确保自身在摩尔定律新时代仍然可以在行业中继续保持领先。

五、新一代Infinity Fabric(IF,芯片内、外部数据互联模块)

马克表示,AMD为每一代产品增加和设计一个新版本的IF是有原因的,新的IF是保持数据传输带宽增长、保持整个系统优化所必须的。同时也要对芯片外驱动的IO接口进行更新,比如PCIe和所有SERDES链路。马克希望每一代Zen架构都可以拥有一个新的IF与之匹配。

目前AMD在CPU和GPU中都部署了IF,可以有效增加CPU和GPU的拓展性。并且马克表示他们将继续研究在哪些方面可以利用这一优势。

六、制造业伙伴关系

马克表示,台积电一直是AMD的紧密合作伙伴,但并未透露5nm工艺的相关信息。AMD与三星的合作主要在于GPU的IP授权,因为AMD并不从事智能手机业务。三星将会在他们的手机产品中应用AMD的相关GPU技术。

提到台积电的产能问题,马克表示,台积电7nm工艺节点的产量已逐渐上升,远超我们推出的EPYC Rome处理器的需求。所以AMD和台积电的合作关系很好,供应也很稳定。当时锐龙三代高性能CPU出现的供应短缺,是因为市场需求大大超出了预期,跟台积电的产能无关。

七、AMD的市场份额

马克表示,预计在2020年中期,AMD将在服务器市场中达到两位数的市场份额。之所以没有采取更快的行动,是因为AMD希望充分给予客户优化业务和应用程序的时间,而并非没有实力。

目前看来,AMD对其服务器市场中的客户反馈非常满意,马克表示,二代EPYC处理器正在向预计方向发展,市场份额也在不断增长。

八、高性能处理器上限在哪里?

马克表示,AMD与OEM厂商的合作不仅是为了最大化CPU的可用性,更希望与OEM厂商一起在硬件、系统和软件方面进行系统优化,从而在HPC市场上真正占据一席之地。

目前ATOS公司已经使用了AMD的二代EPYC芯片。马克说,“我们很高兴看到ATOS最终跻身世界500强,但是其实我们还有很多方式可以继续提升性能,在顶级处理器领域AMD发挥的空间还很大!”

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    20158

    浏览量

    247646
  • amd
    amd
    +关注

    关注

    25

    文章

    5652

    浏览量

    139080
  • gpu
    gpu
    +关注

    关注

    28

    文章

    5110

    浏览量

    134511
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    借助AMD无顶盖封装技术应对散热挑战

    随着电子行业向更小节点迈进,现代应用要求更高的时钟速率和性能。2014 年,斯坦福大学教授 Mark Horowitz 发表了一篇开创性的论文,描述半导体行业面临相关登纳德缩放及摩尔定律失效的挑战
    的头像 发表于 08-21 09:07 722次阅读

    摩尔定律 “踩刹车” ,三星 、AP、普迪飞共话半导体制造新变革新机遇

    ,揭示行业正处于从“晶体管密度驱动”向“系统级创新”转型的关键节点。随着摩尔定律放缓、供应链分散化政策推进,一场融合制造技术革新与供应链数字化的产业变革正在上演。
    的头像 发表于 08-19 13:48 1091次阅读
    当<b class='flag-5'>摩尔定律</b> “踩刹车” ,三星 、AP、普迪飞共话半导体制造新变革新机遇

    Chiplet与3D封装技术:后摩尔时代的芯片革命与屹立芯创的良率保障

    摩尔定律逐渐放缓的背景下,Chiplet(小芯片)技术和3D封装成为半导体行业突破性能与集成度瓶颈的关键路径。然而,随着芯片集成度的提高,气泡缺陷成为影响封装良率的核心挑战之一。
    的头像 发表于 07-29 14:49 781次阅读
    Chiplet与3D封装技术:后<b class='flag-5'>摩尔时代</b>的芯片革命与屹立芯创的良率保障

    晶心科技:摩尔定律放缓,RISC-V在高性能计算的重要性突显

    运算还是快速高频处理计算数据,或是超级电脑,只要设计或计算系统符合三项之一即可称之为HPC。 摩尔定律走过数十年,从1970年代开始,世界领导厂商建立晶圆厂、提供制程工艺,在28nm之前取得非常大的成功。然而28nm之后摩尔定律在接近物理极限之前遇到大量的困
    的头像 发表于 07-18 11:13 4049次阅读
    晶心科技:<b class='flag-5'>摩尔定律</b>放缓,RISC-V在高性能计算的重要性突显

    鳍式场效应晶体管的原理和优势

    自半导体晶体管问世以来,集成电路技术便在摩尔定律的指引下迅猛发展。摩尔定律预言,单位面积上的晶体管数量每两年翻一番,而这一进步在过去几十年里得到了充分验证。
    的头像 发表于 06-03 18:24 1357次阅读
    鳍式场效应晶体管的原理和优势

    电力电子中的“摩尔定律”(2)

    04平面磁集成技术的发展在此基础上,平面磁集成技术开始广泛应用于高功率密度场景,通过将变压器的绕组(winding)设计在pcb电路板上从而代替利兹线,从而极大降低了变压器的高度。然而pcb的铜带厚度并不大,一般不会超过4oz(140μm),因此想要通过pcb传输大电流会有极大的损耗。为
    的头像 发表于 05-17 08:33 542次阅读
    电力电子中的“<b class='flag-5'>摩尔定律</b>”(2)

    跨越摩尔定律,新思科技掩膜方案凭何改写3nm以下芯片游戏规则

    。 然而,随着摩尔定律逼近物理极限,传统掩模设计方法面临巨大挑战,以2nm制程为例,掩膜版上的每个图形特征尺寸仅为头发丝直径的五万分之一,任何微小误差都可能导致芯片失效。对此,新思科技(Synopsys)推出制造解决方案,尤其是
    的头像 发表于 05-16 09:36 5482次阅读
    跨越<b class='flag-5'>摩尔定律</b>,新思科技掩膜方案凭何改写3nm以下芯片游戏规则

    电力电子中的“摩尔定律”(1)

    本文是第二届电力电子科普征文大赛的获奖作品,来自上海科技大学刘赜源的投稿。著名的摩尔定律中指出,集成电路每过一定时间就会性能翻倍,成本减半。那么电力电子当中是否也存在着摩尔定律呢?1965年,英特尔
    的头像 发表于 05-10 08:32 697次阅读
    电力电子中的“<b class='flag-5'>摩尔定律</b>”(1)

    玻璃基板在芯片封装中的应用

    自集成电路诞生以来,摩尔定律一直是其发展的核心驱动力。根据摩尔定律,集成电路单位面积上的晶体管数量每18到24个月翻一番,性能也随之提升。然而,随着晶体管尺寸的不断缩小,制造工艺的复杂度和成本急剧
    的头像 发表于 04-23 11:53 2517次阅读
    玻璃基板在芯片封装中的应用

    AI驱动半导体与系统设计 Cadence开启设计智能化新时代

    催生变革 在 AI 驱动的时代浪潮下,各行业积极探索如何借助 AI 释放创造力、提升生产力。得益于摩尔定律
    的头像 发表于 03-31 18:26 1456次阅读
    AI驱动半导体与系统设计 Cadence开启设计智能化<b class='flag-5'>新时代</b>

    瑞沃微先进封装:突破摩尔定律枷锁,助力半导体新飞跃

    在半导体行业的发展历程中,技术创新始终是推动行业前进的核心动力。深圳瑞沃微半导体凭借其先进封装技术,用强大的实力和创新理念,立志将半导体行业迈向新的高度。 回溯半导体行业的发展轨迹,摩尔定律无疑是一个重要的里程碑
    的头像 发表于 03-17 11:33 725次阅读
    瑞沃微先进封装:突破<b class='flag-5'>摩尔定律</b>枷锁,助力半导体新飞跃

    混合键合中的铜连接:或成摩尔定律救星

    混合键合3D芯片技术将拯救摩尔定律。 为了继续缩小电路尺寸,芯片制造商正在争夺每一纳米的空间。但在未来5年里,一项涉及几百乃至几千纳米的更大尺度的技术可能同样重要。 这项技术被称为“混合键合”,可以
    的头像 发表于 02-09 09:21 1153次阅读
    混合键合中的铜连接:或成<b class='flag-5'>摩尔定律</b>救星

    石墨烯互连技术:延续摩尔定律的新希望

    半导体行业长期秉持的摩尔定律(该定律规定芯片上的晶体管密度大约每两年应翻一番)越来越难以维持。缩小晶体管及其间互连的能力正遭遇一些基本的物理限制。特别是,当铜互连按比例缩小时,其电阻率急剧上升,这会
    的头像 发表于 01-09 11:34 893次阅读

    摩尔定律是什么 影响了我们哪些方面

    摩尔定律是由英特尔公司创始人戈登·摩尔提出的,它揭示了集成电路上可容纳的晶体管数量大约每18-24个月增加一倍的趋势。该定律不仅推动了计算机硬件的快速发展,也对多个领域产生了深远影响。
    的头像 发表于 01-07 18:31 3024次阅读