0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

未来Zen4或将会用上5nm工艺,性能将会更加强大

独爱72H 来源:驱动之家 作者:驱动之家 2019-12-31 16:03 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

(文章来源:驱动之家)

如果说AMD在2017年推出Zen处理器以来最大的变化,那就是AMD终于有了长期稳定、可靠的CPU路线图,而不是像以前那样左支右绌,无法应对IntelTick-Tock战略,现在双方的情况是反过来了,I家的CPU路线图让人看不懂,工艺、架构迷一般。

Anandtech网站今天发布了对AMD首席技术官Mark Papermaster的采访,问了大量有关未来的Zen处理器的计划,不过这些东西是不可能公布官方信息的,所以这篇采访虽然篇幅很长,但主要都是套路,期望官方泄密的可以歇歇了。

这里针对AMD CTO对未来Zen处理器路线图及IPC的部分简单编译下。根据Mark Papermaster的说法,AMD现在升级CPU的周期是12-18个月,也就是快了一年,慢点就一年半,差不多每年都可以看到一代新产品,稳扎稳打。对于CPU路线图,AMD官方公布的是到Zen4,目前还在设计中,Zen3已经设计完成,2020年上市应该没跑了,而目前的产品是7nm Zen2,这就是AMD的n、n+1、n+2路线图。

Mark Papermaster表示,AMD是有超越n+2的团队的,实际上也不是秘密了,Zen5团队已经有CPU微架构师、院士David Suggs带队研发了,他也是现在Zen2的架构师。AMD现在有多个团队进行不同的项目,有助于在12-18个月内顺利推出新产品,如果因为上市进度而不得不终止设计,那么不适合当前发布的技术也会并入下一个团队(Zen2上很多设计就是原本用于Zen的)。

对于AMD这种至少2个团队交叉进行设计的模式,有人表示这是在学习Intel的Tick-Tock战略,不过Mark Papermaste表示否认,强调AMD走的路是检视每代CPU,将现有最佳方案与IPC提升、内存缓存系统及AMD认为可以做进去的功能结合起来,致力于在每一代CPU中都尽可能最快的步伐改进。

Anandtech的采访中很重要的一点就是新一代Zen处理器的IPC性能提升,对此Mark Papermaste肯定表示无可奉告,表示设计CPU内核时要兼顾性能及能效,反正有很多情况情况要考虑。

不过Mark Papermaste承诺,他们之前指出业界水平是每年提升IPC性能大约7%,AMD的目标不会低于这个数,Anandtech算了下,如果是18个月升级一代,那么Zen2到Zen3的IPC性能也要提升10.7%,四舍五入就是11%了。这个IPC增幅跟之前副总Forrest Norrod提到的10-15% IPC性能提升差不多吻合。

在采访之前,有爆料称Zen3的IPC性能提升平均高达17%,其中整数只有10-12%,但浮点改进比较大,提升高达50%,整数浮点混合运算差不多就是17%的提升,同时频率也提升了100-200MHz或者更多,算一下性能增幅还是很可观的。同理,未来的Zen4、Zen5不出意外也是这个模式,而且Zen4开始有可能会用上5nm工艺,支持PCIe 5.0及DDR5了,性能会更强大。

(责任编辑:fqj)

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    20149

    浏览量

    247243
  • amd
    amd
    +关注

    关注

    25

    文章

    5647

    浏览量

    139033
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    中国首颗全功能空间计算芯片发布 极智G-X100 5nm工艺

    ,极智G-X100采用5nm工艺,chiplet架构。彩色透视端到端延迟仅为9毫秒,创下全球最低延迟纪录。
    的头像 发表于 11-29 10:59 1802次阅读
    中国首颗全功能空间计算芯片发布 极智G-X100 <b class='flag-5'>5nm</b><b class='flag-5'>工艺</b>

    三星公布首批2纳米芯片性能数据

    三星公布了即将推出的首代2nm芯片性能数据;据悉,2nm工艺采用的是全栅极环绕(GAA)晶体管技术,相比第二代3nm
    的头像 发表于 11-19 15:34 1034次阅读

    激光焊接技术在焊接加强工艺中的应用

    激光焊接技术作为一种先进的加工方法,在工业生产中发挥着日益重要的作用。特别是在加强筋的焊接工艺中,激光焊接机凭借其独特的优势,逐渐成为许多领域的首选方案。下面来看看激光焊接技术在焊接加强工艺
    的头像 发表于 10-31 17:05 658次阅读
    激光焊接技术在焊接<b class='flag-5'>加强</b>筋<b class='flag-5'>工艺</b>中的应用

    【「AI芯片:科技探索与AGI愿景」阅读体验】+半导体芯片产业的前沿技术

    MI300,是AMD首款数据中心HPC级的APU ③英特尔数据中心GPU Max系列 3)新粒技术的主要使用场景 4)IP即芯粒 IP即芯粒旨在以芯粒实现特殊功能IP的即插即用,解决5nm、3nm以及以下
    发表于 09-15 14:50

    【「AI芯片:科技探索与AGI愿景」阅读体验】+工艺创新将继续维持着摩尔神话

    工艺节点进入5nm、3nm,这些连接用的金属线的间距也在缩小,这就会导致金属表面散射和晶界散射等效应,并使金属的电阻率显著增加。 为确保更低的直流电压降,便提出了使用晶背供电技术的新型芯片电源供电
    发表于 09-06 10:37

    连接未来,智造新篇 —— 国产连接器的里程碑见证

    。不少用户表示,WORLDPO连接器的性能与SAMTEC不相上下,但价格更加亲民,是替代进口产品的理想选择。 展望未来,随着中国汽车市场、通信市场、消费电子市场的不断扩张,以及国家对高新技术产业的大力支持
    发表于 08-21 10:43

    芯动科技独家推出28nm/22nm LPDDR5/4 IP

    面对近来全球大厂陆续停产LPDDR4/4X以及DDR4内存颗粒所带来的巨大供应短缺,芯动科技凭借行业首屈一指的内存接口开发能力,服务客户痛点,率先在全球多个主流28nm和22
    的头像 发表于 07-08 14:41 1036次阅读

    今日看点丨蔚来自研全球首颗车规5nm芯片!;沃尔沃中国区启动裁员计划

    1. 蔚来自研全球首颗车规5nm 芯片!将对全行业开放   据了解,李斌在直播中介绍了蔚来自研神玑NX9031芯片,他表示:“这是全球首颗车规5nm的智驾芯片,这个应该说是量产非常不容易的,要能支持
    发表于 07-08 10:50 1973次阅读

    性能低功耗双核Wi-Fi6+BLE5.3二合一

    处理器芯片nRF5340设计的紧凑型模块——PTR5302。这款模块具有高性能、低功耗、双内核的特点,将为物联网应用带来更加强大的无线连接能力和更高的性能表现。PTR5302采用了Nordic的超低
    发表于 06-28 21:42

    Cadence UCIe IP在Samsung Foundry的5nm汽车工艺上实现流片成功

    我们很高兴能在此宣布,Cadence 基于 UCIe 标准封装 IP 已在 Samsung Foundry 的 5nm 汽车工艺上实现首次流片成功。这一里程碑彰显了我们持续提供高性能车规级 IP 解决方案‌的承诺,可满足新一代汽
    的头像 发表于 04-16 10:17 757次阅读
    Cadence UCIe IP在Samsung Foundry的<b class='flag-5'>5nm</b>汽车<b class='flag-5'>工艺</b>上实现流片成功

    曝三星已量产第四代4nm芯片

    据外媒曝料称三星已量产第四代4nm芯片。报道中称三星自从2021年首次量产4nm芯片以来,每年都在改进技术。三星现在使用的是其最新的第四代4nm工艺节点(SF
    的头像 发表于 03-12 16:07 1.3w次阅读

    消息称台积电3nm5nm和CoWoS工艺涨价,即日起效!

    )计划从2025年1月起对3nm5nm先进制程和CoWoS封装工艺进行价格调整。 先进制程2025年喊涨,最高涨幅20% 其中,对3nm5nm
    的头像 发表于 01-03 10:35 1023次阅读

    台积电2025年起调整工艺定价策略

    近日,据台湾媒体报道,随着AI领域对先进制程与封装产能的需求日益旺盛,台积电计划从2025年1月起,针对其3nm5nm以及先进的CoWoS封装工艺进行价格调整。 具体而言,台积电将对3nm
    的头像 发表于 12-31 14:40 1308次阅读

    AMD EPYC嵌入式9004和8004系列处理器介绍

    AMD EPYC 嵌入式 9004 和 8004 系列处理器利用“Zen 4”与“Zen 4c”核心架构(采用 TSMC 5nm
    的头像 发表于 12-18 15:57 2577次阅读
    AMD EPYC嵌入式9004和8004系列处理器介绍

    台积电分享 2nm 工艺深入细节:功耗降低 35% 性能提升15%!

    来源:IEEE 台积电在本月早些时候于IEEE国际电子器件会议(IEDM)上公布了其N2(2nm级)制程的更多细节。该新一代工艺节点承诺实现24%至35%的功耗降低15%的性能提升(
    的头像 发表于 12-16 09:57 1858次阅读
    台积电分享 2<b class='flag-5'>nm</b> <b class='flag-5'>工艺</b>深入细节:功耗降低 35% <b class='flag-5'>或</b><b class='flag-5'>性能</b>提升15%!