0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何解决数据频率合成器DDS中的噪声干扰

电子工程师 来源:网络整理 作者:佚名 2019-11-14 17:10 次阅读

直接数据频率合成器(DDS)因能产生频率捷变且残留相位噪声性能卓越而著称。另外,多数用户都很清楚DDS输出频谱中存在的杂散噪声,比如相位截断杂散以及与相位-幅度转换过程相关的杂散等。此类杂散是实际DDS设计中的有限相位和幅度分辨率造成的结果。

其他杂散源与集成DAC相关——DAC的采样输出产生基波和相关谐波的镜像频率。另外,因DAC非理想的开关属性可能导致低阶谐波的功率水平升高。最后一种杂散源是在系统时钟频率的基波与任何内部分谐波时钟之间产生的混频产物。

上述杂散噪声的全部已知来源都可根据相对于DDS/DAC输出处基波信号的频率偏移进行预测。以下内容旨在帮助您确定DDS输出信号频谱中的杂散源。如果通过改变DDS频率调谐字使杂散与DDS/DAC相关,则并不难确定杂散源。这是因为改变调谐字时,上述所有杂散噪声的频率偏移均随基波变化。

如何确定DDS输出信号频谱中的杂散源

例如,24 MHz基波有一个72 MHz的三阶谐波。如果DDS系统时钟为100 MHz,则三阶谐波与系统时钟的产物会折回到至28 MHz,与基波仅偏移4 MHz。如果基波增加10 KHz至24.010 MHz,则新的后叠积将偏移基波3.97MHz,这是可以提前预测的。

如果无论频率调谐字如何变化,杂散相对基波的频率偏移均保持不变,则DDS/DAC不是杂散源。相反,如果杂散相对基波的频率偏移随DDS调谐改变而变化,则DDS/DAC很可能是杂散源。通过确保频率调谐字变化包括频率调谐字的截断部分和未截断部分,可为发现杂散源带来方便。截断部分一般为调谐字的14位至19位(MSB)。

当DDS频率调谐字发生变化时,相对基波(载波)的频率偏移不发生改变的杂散一般分为两类:

• 要么以某种方式耦合至DDS电源

• 要么是驱动DDS的参考时钟源上的一个元件。

注意,如果DDS的内部参考时钟乘法器(PLL)被启用,则DDS输出同样存在相对于基波的固定边带杂散,其频率偏移等于参考时钟频率。

参考时钟源杂散图1所示为DDS的500 MHz参考时钟,由一个100 KHz音实现10%的AM调制。该参考时钟源是一款Rohde andSchwartz具有调制功能的SMA信号发生器。图1中的灰色线为无调制条件下的参考时钟。

如何解决数据频率合成器DDS中的噪声干扰


图1. DDS的500 MHz参考时钟(由一个100 kHz音(蓝色线)实现10%的AM调制)

图2中,同一100 KHz音以完全相同的频率偏移传输到DDS/DAC输出,不受调谐字频率影响。图2中的频率调谐字表现出四个相互叠加的不同DDS载波。注意,在全部四个载波改变时,参考时钟杂散的频率偏移保持不变;但该杂散的幅度以20 log(x)为单位发生变化,其中,x为参考时钟频率与DDS载波频率之比。

如何解决数据频率合成器DDS中的噪声干扰


图2. 四个DDS输出载波表现出100 kHz杂散产生的效应,该杂散对DDS的参考时钟(500 MHz)进行AM调制

开关电源杂散图3和图4展示了DDS电源上的杂散(如开关电源)与DDS输出之间的关系。注意,如前所述,在相对于相同的载波变化时,它们也保持相同的固定频率偏移。

如何解决数据频率合成器DDS中的噪声干扰


图3. 四个DDS输出载波表现出150 kHz杂散产生的效应,该杂散对DDS的电源进行AM调制

图4为DDS电源的实际时域,其中,一个150 kHz调制音施加于DDS电源之上,以仿真电源开关杂散。

如何解决数据频率合成器DDS中的噪声干扰


图4. 150 kHz音(16 mV p-p)通过一个函数发生器施加于DDS电源之

DDS参考时钟或电源(一般为AVDD)上的杂散会对DDS输出产生一定的影响。结果,当载波变化时,以载波为中心的边带将保持不变。因此,调谐字发生变化时,如果在DAC/DDS输出中观察到固定杂散,则应检查参考时钟源和DDS电源中是否存在杂散。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 频率合成器
    +关注

    关注

    5

    文章

    199

    浏览量

    32152
  • DDS设计
    +关注

    关注

    0

    文章

    3

    浏览量

    1402
收藏 人收藏

    评论

    相关推荐

    多环锁相频率合成器的设计

    本文设计了一种多环锁相频率合成器。多环锁相环路有直接数字频率合成(DDS)环路和锁相频率
    发表于 05-13 09:09

    详解频率合成器高性能架构的实现

    已经有段时间了。但是,在要求快速切换速度、低相位噪声或低杂散信号电平的场合,有必要使用更为复杂的架构。通过正确的设计方法,结合使用现代低成本高集成度的PLL和直接数字合成器(DDS)集成电路(IC
    发表于 07-08 06:10

    基于DDS频率合成器设计介绍

    直接数字频率合成DDS)在过去十年受到了频率合成器设计工程师极大的欢迎,它被认为是一种具有低相位噪声
    发表于 07-08 07:26

    什么是频率合成器

    和相位来生成被调制信号,因此对于数字通信系统来说可以产生任意的波形。软件无线电系统的数字上下变频、本地载波的产生以及压控震荡器等重要环节都可以用DDS技术实现。  采用DDS技术的直接数字
    发表于 08-19 19:18

    PXI 3010艾法斯频率合成器

    散重量和相位噪声来权衡,杂散又称寄生信号,分为谐波重量和非谐波重量两种,主要由频率合成过程的非线性失真产生;相位噪声是权衡输出信号相位颤动
    发表于 03-17 14:54

    如何采用DDS实现频率合成器的设计?

    本文将介绍DDS和PLL的工作原理,并结合一电台(工作频率2 MHz~500 MHz)的设计,给出DDS做参考的PLL频率合成器的设计方案。
    发表于 04-20 06:42

    DAC模拟乘法器、DDS频率合成器)、信号发生器

    DAC模拟乘法器、DDS频率合成器)、信号发生器1.DAC模拟乘法器构成的混频器是否可以和DDS频率
    发表于 03-24 17:24

    DDS直接数字频率合成器、信号发生器、函数发生器

    DDS直接数字频率合成器、信号发生器、函数发生器1.DDS直接数字频率合成器、信号发生器、函数发
    发表于 03-24 18:10

    AD9850 DDS 频率合成器的原理及应用

    AD9850 是AD I 公司采用先进的DDS 技术, 1996年推出的高集成度DDS 频率合成器, 它内部包括可编程DDS 系统、高性能D
    发表于 04-10 13:14 83次下载

    DDS PLL短波频率合成器设计

    本文讨论了DDS+PLL 结构频率合成器硬件电路设计中需要考虑的几方面问题并给出了设计原则,依此原则我们设计了一套短波波段频率合成器,实验结
    发表于 09-07 16:07 34次下载

    单环锁相频率合成器,单环锁相频率合成器是什么意思

    单环锁相频率合成器,单环锁相频率合成器是什么意思 频率合成的历史
    发表于 03-23 11:36 898次阅读

    基于DDS的宽带频率合成的设计

    针对高性能DDS芯片AD9858设计宽带 频率合成器 , 分析DDS的工作原理,给出宽带频率合成器
    发表于 06-22 10:49 50次下载
    基于<b class='flag-5'>DDS</b>的宽带<b class='flag-5'>频率</b><b class='flag-5'>合成</b>的设计

    同步多个基于DDS频率合成器AD9850

    同步多个基于DDS频率合成器AD9850
    发表于 11-29 16:03 56次下载
    同步多个基于<b class='flag-5'>DDS</b>的<b class='flag-5'>频率</b><b class='flag-5'>合成器</b>AD9850

    DDS-PLL组合跳频频率合成器

    DDS-PLL组合跳频频率合成器,有需要的都可以看看。
    发表于 07-20 15:48 42次下载

    基于DDS驱动PLL结构的宽带频率合成器的设计与实现

    和仿真,从仿真和测试结果看,该频率合成器达到了设计目标。该频率合成器的输出频率范围为 594~999 MHz,
    发表于 10-27 17:54 8次下载
    基于<b class='flag-5'>DDS</b>驱动PLL结构的宽带<b class='flag-5'>频率</b><b class='flag-5'>合成器</b>的设计与实现