0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB高速设计信号完整性怎样保持

PCB线路板打样 来源:面包板 作者:面包板 2019-12-10 17:25 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

在高速PCB电路设计过程中,经常会遇到信号完整性问题,导致信号传输质量不佳甚至出错。那么如何区分高速信号和普通信号呢?很多人觉得信号频率高的就是高速信号,实则不然。我们知道任何信号都可以由正弦信号的N次谐波来表示,而信号的最高频率或者信号带宽才是衡量信号是否是高速信号的标准。

1、隔离一块PCB板上的元器件有各种各样的边值(edge rates)和各种噪声差异。对改善SI最直接的方式就是依据器件的边值和灵敏度,通过PCB板上元器件的物理隔离来实现。

图1是一个实例。在例子中,供电电源、数字I/O端口和高速逻辑这些对时钟和数据转换电路的高危险电路将被特别考虑。

PCB高速设计信号完整性怎样保持

第一个布局中放置时钟和数据转换器在相邻于噪声器件的附近。噪声将会耦合到敏感电路及降低他们的性能。第二个布局做了有效的电路隔离将有利于系统设计的信号完整性。

2、阻抗、反射及终端匹配阻抗控制和终端匹配是高速电路设计中的基本问题。通常每个电路设计中射频电路均被认为是最重要的部分,然而一些比射频更高频率的数字电路设计反而忽视了阻抗和终端匹配。

由于阻抗失配产生的几种对数字电路致命的影响,参见下图:

PCB高速设计信号完整性怎样保持

a.数字信号将会在接收设备输入端和发射设备的输出端间造成反射。反射信号被弹回并且沿着线的两端传播直到最后被完全吸收。

b.反射信号造成信号在通过传输线的响铃效应,响铃将影响电压和信号时延和信号的完全恶化。

c.失配信号路径可能导致信号对环境的辐射。

由阻抗不匹配引起的问题可以通过终端电阻降到最小。终端电阻通常是在靠近接收端的信号线上放置一到两个分立器件,简单的做法就是串接小的电阻。

终端电阻限制了信号上升时间及吸收了部分反射的能量。值得注意的是利用阻抗匹配并不能完全消除破坏性因素。然而认真的选用合适的器件,终端阻抗可以很有效的控制信号的完整性。

并不是所有的信号线都需要阻抗控制,在一些诸如紧凑型 PCI 规格要求中的特征阻抗和终端阻抗特性。对于别的没有阻抗控制规范要求的其他标准以及设计者并没有特意关注的。

最终的标准可能发生变化从一个应用到另一个应用中。因此需要考虑信号线的长度(相关与延迟 Td)以及信号上升时间(Tr)。通用的对阻抗控制规则是 Td(延迟)应大于 Tr 的 1/6。

3、内电层及内电层分割在电流环路设计中会被数字电路设计者忽视的因素,包括对单端信号在两个门电路间传送的考虑(图2)。从门 A 流向门 B 的电流环路,然后再从地平面返回到门 A。

图2 门电路电流环路

门电路电流环路中存在两个潜在的问题:

a、 A 和 B 两点间地平面需要被连接通过一个低阻抗的通路如果地平面间连接了较大的阻抗,在地平面引脚间将会出现电压倒灌。这就必将会导致所有器件的信号幅值的失真并且叠加输入噪声。

b、 电流回流环的面积应尽可能的小

环路好比天线。通常说话,一种更大环路面积将会增大了环路辐射和传导的机会。每一个电路设计者都希望回流电流都可直接沿着信号线,这样就最小的环路面积。

用大面积接地可以同时解决以上两个问题。大面积接地可以提供所有接地点间小的阻抗,同时允许返回电流尽量直接沿着信号线返回。

在 PCB 设计中一个常见的错误是在层间打过孔和开槽。图3显示了当一条信号线在一个开过槽的不同层上的电流流向。回路电流将被迫绕过开槽,这就必然会产生一个大的环流回路。

PCB高速设计信号完整性怎样保持

图3 PCB层间回路电流流向

通常而言,在地电源平面上是不可以开槽的。然而,在一些不可避免要开槽的场合,PCB 设计者必须首先确定在开槽的区域没有信号回路经过。

同样的规则也适用于混合信号电路 PCB 板中除非用到多个地层。特别是在高性能ADC电路中可以利用分离模拟信号、数字信号及时钟电路的地层有效的减少信号间的干扰。

需要再次强调的,在一些不可避免要开槽的场合,PCB 设计者必须首先确定在开槽的区域没有信号回路经过。在带有一个镜像差异的电源层中也应注意层间区域的面积(图4)。

在板卡的边缘存在电源平面层对地平面层的辐射效应。从边沿泄漏的电磁能量将破坏临近的板卡。见下图4a。适当的减少电源平面层的面积(图4 b),以至于地平面层在一定的区域内交叠。这将减少电磁泄漏对邻近板卡的影响。

PCB高速设计信号完整性怎样保持

图4 地电层的辐射效应

4、串扰在PCB设计中,串扰问题是另一个值得关注的问题。下图中显示出在一个PCB中相邻的三对并排信号线间的串扰区域及关联的电磁区。当信号线间的间隔太小时,信号线间的电磁区将相互影响,从而导致信号的变化就是串扰。

串扰可以通过增加信号线间距解决。然而,PCB 设计者通常受制于日益紧缩的布线空间和狭窄的信号线间距;由于在设计中没有更多的选择,从而不可避免的在设计中引入一些串扰问题。显然,PCB 设计者需要一定的管理串扰问题的能力。

通常业界认可的规则是 3W 规则,即相邻信号线间距至少应为信号线宽度的 3 倍。但是,实际工程应用中可接受的信号线间距依赖于实际的应用、工作环境及设计冗余等因素。

信号线间距从一种情况转变成另一种以及每次的计算。因此,当串扰问题不可避免时,就应该对串扰定量化。这都可以通过计算机仿真技术表示。利用仿真器, 设计者可以决定信号完整性效果和评估系统的串扰影响效果。

本周日,8月25日晚上八点,由卧龙会布布熊来一次讲座,内容:《工程师应该掌握的PCB热分析知识和技能》。我们来一次PCB板热仿真,赶紧加入下面卧龙会IT技术圈子,详情看精华区,上次的传输线仿真讲座录制视频也记得去观看,学完薪资涨涨涨!

5、电源去耦电源去耦是数字电路设计中惯例,退耦有助于减少电源线上噪声问题。迭加在电源上的高频噪声将会对相邻的数字设备都会带来问题。典型的噪声于地弹、信号辐射或者数字器件自身。

最简单的解决电源噪声方式是利用电容对地上的高频噪声去耦。理想的退耦电容为高频噪声提供了一条对地的低阻通路,从而清除了电源噪声。

依据实际应用选择去耦电容,大多数的设计者会选择表贴电容在尽可能靠近电源引脚,而容值应大到足够为可预见的电源噪声提供一条低阻对地通路。

采用退耦电容通常会遇到的问题是不能将退耦电容简单的当成电容。有以下几种情况:

a、 电容的封装会导致寄生电感;

b、 电容会带来一些等效电阻;

c、 在电源引脚和退耦电容间的导线会带来一些等效电感;d、 在地引脚和地平面间的导线会带来一些等效电感;由此而引发的效应:

a、 电容将会对特定的频率引发共振效应和由其产生的网络阻抗对相邻频段的信号造成更大的影响;b、 等效电阻(ESR)还将影响对高速噪声退耦所形成的低阻通路;图5 现实中的去耦

以下总结了由此对一个数字设计者产生的效应:

a、 从器件上 Vcc 和 GND 引脚引出的引线需要被当作小的电感。因此建议在设计中尽可能使 Vcc 和 GND 的引线短而粗。

b、 选择低 ESR 效应的电容,这有助于提高对电源的退耦;c、 选择小封装电容器件将会减少封装电感。改换更小封装的器件将导致温度特性的变化。

因此在选择一个小封装电容后,需要调整设计中器件的布局。在设计中,用 Y5V 型号的电容替换 X7R 型号的电容器件,可保证更小的封装和更低的等效电感,但同时也会为保证高的温度特性花费更多的器件成本。

在设计中还应考虑用大容量电容对低频噪声的退耦。采用分离的电解电容钽电容可以很好的提高器件的性价比。

责任编辑:ct

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4417

    文章

    23959

    浏览量

    426031
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    44706
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    IDT信号完整性产品:解决高速信号传输难题

    IDT信号完整性产品:解决高速信号传输难题 在当今的电子设备中,随着计算、存储和通信应用中信号速度的不断提高,系统设计师面临着越来越大的
    的头像 发表于 03-04 17:10 620次阅读

    使用MATLAB和Simulink进行信号完整性分析

    信号完整性保持高速数字信号的质量的过程。信号完整性
    的头像 发表于 01-23 13:57 8666次阅读
    使用MATLAB和Simulink进行<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>分析

    PK6350无源探头在高速数字总线信号完整性测试中的应用案例

    一、应用背景 在现代电子设备架构中,PCIe、USB 3.0等高速数字总线是实现数据高速传输的核心载体,其信号完整性测试已成为保障设备性能稳定性与运行可靠
    的头像 发表于 01-07 13:41 290次阅读
    PK6350无源探头在<b class='flag-5'>高速</b>数字总线<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>测试中的应用案例

    高速接口如何选用低电容TVS管?信号完整性与防护的双重考量

    在当今高速数字通信系统中,如USB3.x/4、HDMI2.1、Thunderbolt、PCIe5.0/6.0、10G以太网等,高达数Gbps甚至Tbps的数据传输速率对信号完整性提出了极高
    的头像 发表于 01-04 22:44 531次阅读
    <b class='flag-5'>高速</b>接口如何选用低电容TVS管?<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>与防护<b class='flag-5'>性</b>的双重考量

    Samtec高速线缆深入解析:高速信号完整性的关键技术

    随着高速计算、数据中心、人工智能和下一代通信系统的快速发展,高速线束线缆作为信号传输链路中的重要环节,其 信号完整性(SI) 成为设计成功与
    的头像 发表于 12-15 17:37 722次阅读

    技术资讯 I 信号完整性与阻抗匹配的关系

    络参数。信号完整性与阻抗匹配之间存在什么关系?信号完整性与阻抗匹配密不可分,精确的阻抗匹配对于确保功率顺利传输至PCB互连中的负载器件至关重
    的头像 发表于 09-05 15:19 5339次阅读
    技术资讯 I <b class='flag-5'>信号</b><b class='flag-5'>完整性</b>与阻抗匹配的关系

    揭秘高频PCB设计:体积表面电阻率测试仪如何确保信号完整性

    在高频 PCB 的设计与应用中,信号完整性是决定设备性能的核心,无论是通信基站、雷达系统还是高端电子设备,都依赖高频 PCB信号的稳定传
    的头像 发表于 08-29 09:22 706次阅读
    揭秘高频<b class='flag-5'>PCB</b>设计:体积表面电阻率测试仪如何确保<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>

    串扰如何影响信号完整性和EMI

    欢迎来到 “掌握 PCB 设计中的 EMI 控制” 系列的第六篇文章。本文将探讨串扰如何影响信号完整性和 EMI,并讨论在设计中解决这一问题的具体措施。
    的头像 发表于 08-25 11:06 1w次阅读
    串扰如何影响<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>和EMI

    什么是信号完整性

    电子发烧友网站提供《什么是信号完整性?.pdf》资料免费下载
    发表于 07-09 15:10 1次下载

    罗德与施瓦茨示波器RTO2014破解信号完整性难题的全面指南

    信号完整性在现代高速数字系统和通信领域中至关重要。随着数据传输速率的不断提升,信号在传输过程中面临的挑战也愈加严峻,如信号衰减、反射、串扰和
    的头像 发表于 07-08 17:37 650次阅读
    罗德与施瓦茨示波器RTO2014破解<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>难题的全面指南

    了解信号完整性的基本原理

    作者:Cece Chen 投稿人:DigiKey 北美编辑 随着支持人工智能 (AI) 的高性能数据中心的兴起,信号完整性 (SI) 变得至关重要,这样才能以更高的速度传输海量数据。为确保信号
    的头像 发表于 05-25 11:54 1581次阅读
    了解<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>的基本原理

    高速接口如何选用低电容MDDTVS管?信号完整性与防护的双重考量

    在当今高速数字通信系统中,如USB3.x/4、HDMI2.1、Thunderbolt、PCIe5.0/6.0、10G以太网等,高达数Gbps甚至Tbps的数据传输速率对信号完整性提出了极高
    的头像 发表于 05-06 14:28 835次阅读
    <b class='flag-5'>高速</b>接口如何选用低电容MDDTVS管?<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>与防护<b class='flag-5'>性</b>的双重考量

    受控阻抗布线技术确保信号完整性

    核心要点受控阻抗布线通过匹配走线阻抗来防止信号失真,从而保持信号完整性高速PCB设计中,元件与
    的头像 发表于 04-25 20:16 1472次阅读
    受控阻抗布线技术确保<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>

    信号完整性测试基础知识

    在当今快速发展的数字时代,高速传输已成为电子设备的基本要求。随着数据传输速率的不断提升,信号完整性(Signal Integrity,简称SI)问题变得越来越重要。信号
    的头像 发表于 04-24 16:42 4571次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b>测试基础知识

    电源完整性分析及其应用

    引言 电源完整性这一概念是以信号完整性为基础的,两者的出现都源自电路开关速度的提高。当高速信号的翻转时间和系统的时钟周期可以相比时,具有分布
    发表于 04-23 15:39