0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB时抗静电放电有什么技巧

PCB线路板打样 来源:davidli88 作者:davidli88 2020-04-01 17:40 次阅读

pcb板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。通过调整PCB布局布线,能够很好地防范ESD。*尽可能使用多层PCB,相对于双面PCB而言,地平面和电源平面,以及排列紧密的信号线-地线间距能够减小共模阻抗和感性耦合,使之达到双面PCB的1/10到1/100。对于顶层和底层表面都有元器件、具有很短连接线。

来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。

在pcb板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。以下是一些常见的防范措施。

*尽可能使用多层PCB,相对于双面PCB而言,地平面和电源平面,以及排列紧密的信号线-地线间距能够减小共模阻抗和感性耦合,使之达到双面PCB的1/10到1/100。尽量地将每一个信号层都紧靠一个电源层或地线层。对于顶层和底层表面都有元器件、具有很短连接线以及许多填充地的高密度PCB,可以考虑使用内层线。

*对于双面PCB来说,要采用紧密交织的电源和地栅格。电源线紧靠地线,在垂直和水平线或填充区之间,要尽可能多地连接。一面的栅格尺寸小于等于60mm,如果可能,栅格尺寸应小于13mm。

*确保每一个电路尽可能紧凑。

*尽可能将所有连接器都放在一边。

*如果可能,将电源线从卡的中央引入,并远离容易直接遭受ESD影响的区域。

*在引向机箱外的连接器(容易直接被ESD击中)下方的所有PCB层上,要放置宽的机箱地或者多边形填充地,并每隔大约13mm的距离用过孔将它们连接在一起。

*在卡的边缘上放置安装孔,安装孔周围用无阻焊剂的顶层和底层焊盘连接到机箱地上。

*PCB装配时,不要在顶层或者底层的焊盘上涂覆任何焊料。使用具有内嵌垫圈的螺钉来实现PCB与金属机箱/屏蔽层或接地面上支架的紧密接触。

*在每一层的机箱地和电路地之间,要设置相同的“隔离区”;如果可能,保持间隔距离为0.64mm。

*在卡的顶层和底层靠近安装孔的位置,每隔100mm沿机箱地线将机箱地和电路地用1.27mm宽的线连接在一起。与这些连接点的相邻处,在机箱地和电路地之间放置用于安装的焊盘或安装孔。这些地线连接可以用刀片划开,以保持开路,或用磁珠/高频电容的跳接。

*如果电路板不会放入金属机箱或者屏蔽装置中,在电路板的顶层和底层机箱地线上不能涂阻焊剂,这样它们可以作为ESD电弧的放电极。

*要以下列方式在电路周围设置一个环形地:

(1)除边缘连接器以及机箱地以外,在整个外围四周放上环形地通路。

(2)确保所有层的环形地宽度大于2.5mm。

(3)每隔13mm用过孔将环形地连接起来。

(4)将环形地与多层电路的公共地连接到一起。

(5)对安装在金属机箱或者屏蔽装置里的双面板来说,应该将环形地与电路公共地连接起来。不屏蔽的双面电路则应该将环形地连接到机箱地,环形地上不能涂阻焊剂,以便该环形地可以充当ESD的放电棒,在环形地(所有层)上的某个位置处至少放置一个0.5mm宽的间隙,这样可以避免形成一个大的环路。信号布线离环形地的距离不能小于0.5mm。

*在能被ESD直接击中的区域,每一个信号线附近都要布一条地线。

*I/O电路要尽可能靠近对应的连接器。

*对易受ESD影响的电路,应该放在靠近电路中心的区域,这样其他电路可以为它们提供一定的屏蔽作用。

*通常在接收端放置串联的电阻和磁珠,而对那些易被ESD击中的电缆驱动器,也可以考虑在驱动端放置串联的电阻或磁珠。

*通常在接收端放置瞬态保护器。用短而粗的线(长度小于5倍宽度,最好小于3倍宽度)连接到机箱地。从连接器出来的信号线和地线要直接接到瞬态保护器,然后才能接电路的其他部分。

*在连接器处或者离接收电路25mm的范围内,要放置滤波电容

(1)用短而粗的线连接到机箱地或者接收电路地(长度小于5倍宽度,最好小于3倍宽度)。

(2)信号线和地线先连接到电容再连接到接收电路。

*要确保信号线尽可能短。

*信号线的长度大于300mm时,一定要平行布一条地线。

*确保信号线和相应回路之间的环路面积尽可能小。对于长信号线每隔几厘米便要调换信号线和地线的位置来减小环路面积。

*从网络中心位置驱动信号进入多个接收电路。

*确保电源和地之间的环路面积尽可能小,在靠近集成电路芯片每一个电源管脚的地方放置一个高频电容。

*在距离每一个连接器80mm范围以内放置一个高频旁路电容。

*在可能的情况下,要用地填充未使用的区域,每隔60mm距离将所有层的填充地连接起来。

*确保在任意大的地填充区(大约大于25mm×6mm)的两个相反端点位置处要与地连接。

*电源或地平面上开口长度超过8mm时,要用窄的线将开口的两侧连接起来。

*复位线、中断信号线或者边沿触发信号线不能布置在靠近PCB边沿的地方。

*将安装孔同电路公地连接在一起,或者将它们隔离开来。

(1)金属支架必须和金属屏蔽装置或者机箱一起使用时,要采用一个零欧姆电阻实现连接。

(2)确定安装孔大小来实现金属或者塑料支架的可靠安装,在安装孔顶层和底层上要采用大焊盘,底层焊盘上不能采用阻焊剂,并确保底层焊盘不采用波峰焊工艺进行焊接。

*不能将受保护的信号线和不受保护的信号线并行排列。

*要特别注意复位、中断和控制信号线的布线。

(1)要采用高频滤波。

(2)远离输入和输出电路。

(3)远离电路板边缘。

*PCB要插入机箱内,不要安装在开口位置或者内部接缝处。

*要注意磁珠下、焊盘之间和可能接触到磁珠的信号线的布线。有些磁珠导电性能相当好,可能会产生意想不到的导电路径。

*如果一个机箱或者主板要内装几个电路板,应该将对静电最敏感的电路板放在最中间。

责任编辑:ct

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4223

    文章

    22478

    浏览量

    385890
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    42578
收藏 人收藏

    评论

    相关推荐

    请问稳压器LTM4644的抗静电等级是多少?

    μModule电源稳压器LTM4644的抗静电等级多少?能耐多少kV的静电电压呢? 人体接触静电电压值(HBM)多少?
    发表于 01-05 07:10

    如何控制元器件静电放电损伤的产生

    最容易在导电材料上产生,因此选择具有良好防静电性能的材料是防止静电放电损伤的基础。常见的防静电材料包括抗静电塑料、抗静电硅胶等,这些材料能够
    的头像 发表于 01-03 11:43 250次阅读

    静电放电问题典型案例分析

    这期我带大家继续进行静电放电问题典型案例分析,前篇文章分别介绍了复位信号、DC-DC芯片设计问题引发的静电放电问题;这篇文章将介绍软件设计、PCB
    的头像 发表于 12-11 10:03 605次阅读

    静电放电问题典型案例分析

    从这期开始我将带大家进入静电放电问题的典型案例分析,通过具体的实际案例以帮助大家消化前面的知识,并通过典型案例的分析为后面静电放电设计做铺垫。
    的头像 发表于 11-29 09:17 408次阅读
    <b class='flag-5'>静电</b><b class='flag-5'>放电</b>问题典型案例分析

    静电放电发生器原理 静电放电发生器的主要用途 静电发生器怎么使用

    静电放电发生器原理 静电放电发生器的主要用途 静电发生器怎么使用  静电
    的头像 发表于 11-23 10:07 950次阅读

    对设计PCB时的抗静电放电方法简单介绍

    PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。以下是一些常见的防范措施。
    发表于 11-20 15:28 205次阅读

    三极管和MOS管抗静电?|深圳比创达EMCa

    和MOS管抗静电都有一定了解了吧,有疑问和不懂的想了解可以随时咨询深圳比创达这边。今天就先说到这,下次给各位讲解些别的内容,咱们下回见啦!也可以关注我司wx公众平台:深圳比创达EMC!以上就是深圳市比
    发表于 09-25 10:56

    三极管和MOS管抗静电

    三极管和MOS管抗静电?|深圳比创达EMC
    的头像 发表于 09-25 10:54 406次阅读
    三极管和MOS管<b class='flag-5'>抗静电</b>?

    静电放电的测试方法 静电放电问题整改案例

    静电放电的产生有两个基本条件,一. 是电荷的积累,电荷的积累是前提,然后是“跨接”,电荷的剧烈流动就是放电。所以从这两个方面就行控制就能有效地防护静电
    发表于 09-05 11:08 534次阅读
    <b class='flag-5'>静电</b><b class='flag-5'>放电</b>的测试方法 <b class='flag-5'>静电</b><b class='flag-5'>放电</b>问题整改案例

    使用新技巧设计PCB抗静电放电的方法

    pcb板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。
    发表于 07-20 14:52 471次阅读

    静电是如何产生的 PCB如何设计防静电

    在干燥的环境下,人体静电(ESD)的电压很容易超过6~35Kv,当用手触摸电子设备、PCBPCB上的元器件时,会因为瞬间的静电放电,而使元
    发表于 07-04 09:07 1240次阅读
    <b class='flag-5'>静电</b>是如何产生的 <b class='flag-5'>PCB</b>如何设计防<b class='flag-5'>静电</b>

    PCB 如何设计防静电?一文带你读懂

    超过6~35Kv,当用手触摸电子设备、PCBPCB上的元器件时,会因为瞬间的静电放电,而使元器件或设备受到干扰,甚至损坏设备或PCB上的元
    发表于 05-12 12:02

    PCB静电设计的必要性

    超过6~35Kv,当用手触摸电子设备、PCBPCB上的元器件时,会因为瞬间的静电放电,而使元器件或设备受到干扰,甚至损坏设备或PCB上的元
    发表于 05-12 11:52

    PCB静电设计的必要性

    在干燥的环境下,人体静电(ESD)的电压很容易超过6~35Kv,当用手触摸电子设备、PCBPCB上的元器件时,会因为瞬间的静电放电,而使元
    的头像 发表于 05-12 09:34 1039次阅读
    <b class='flag-5'>PCB</b>防<b class='flag-5'>静电</b>设计的必要性

    PCB静电设计的必要性

    容易超过6~35Kv,当用手触摸电子设备、PCBPCB上的元器件时,会因为瞬间的静电放电,而使元器件或设备受到干扰,甚至损坏设备或PCB
    发表于 05-08 18:28