0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

pcb常见阻抗匹配的方式

PCB线路板打样 来源: 云创硬见 作者: 云创硬见 2020-04-26 17:01 次阅读

阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,此时的传输不会产生反射,这表明所有能量都被负载吸收了。反之则在传输中有能量损失。在高速PCB设计中,阻抗的匹配与否关系到信号的质量优劣。

PCB走线什么时候需要做阻抗匹配?

不主要看频率,而关键是看信号的边沿陡峭程度,即信号的上升/下降时间,一般认为如果信号的上升/下降时间(按10%~90%计)小于6倍导线延时,就是高速信号,必须注意阻抗匹配的问题。导线延时一般取值为150ps/inch。

特征阻抗

信号沿传输线传播过程当中,如果传输线上各处具有一致的信号传播速度,并且单位长度上的电容也一样,那么信号在传播过程中总是看到完全一致的瞬间阻抗。由于在整个传输线上阻抗维持恒定不变,我们给出一个特定的名称,来表示特定的传输线的这种特征或者是特性,称之为该传输线的特征阻抗。特征阻抗是指信号沿传输线传播时,信号看到的瞬间阻抗的值。特征阻抗与PCB导线所在的板层、PCB所用的材质(介电常数)、走线宽度、导线与平面的距离等因素有关,与走线长度无关。特征阻抗可以使用软件计算。高速PCB布线中,一般把数字信号的走线阻抗设计为50欧姆,这是个大约的数字。一般规定同轴电缆基带50欧姆,频带75欧姆,对绞线(差分)为100欧姆。

常见阻抗匹配的方式

1、串联终端匹配

在信号源端阻抗低于传输线特征阻抗的条件下,在信号的源端和传输线之间串接一个电阻R,使源端的输出阻抗与传输线的特征阻抗相匹配,抑制从负载端反射回来的信号发生再次反射。

匹配电阻选择原则:匹配电阻值与驱动器的输出阻抗之和等于传输线的特征阻抗。常见的CMOS和TTL驱动器,其输出阻抗会随信号的电平大小变化而变化。因此,对TTL或CMOS电路来说,不可能有十分正确的匹配电阻,只能折中考虑。链状拓扑结构的信号网路不适合使用串联终端匹配,所有的负载必须接到传输线的末端。

串联匹配是最常用的终端匹配方法。它的优点是功耗小,不会给驱动器带来额外的直流负载,也不会在信号和地之间引入额外的阻抗,而且只需要一个电阻元件。常见应用:一般的CMOS、TTL电路的阻抗匹配。USB信号也采样这种方法做阻抗匹配。

2、并联终端匹配

在信号源端阻抗很小的情况下,通过增加并联电阻使负载端输入阻抗与传输线的特征阻抗相匹配,达到消除负载端反射的目的。实现形式分为单电阻和双电阻两种形式。

匹配电阻选择原则:在芯片的输入阻抗很高的情况下,对单电阻形式来说,负载端的并联电阻值必须与传输线的特征阻抗相近或相等;对双电阻形式来说,每个并联电阻值为传输线特征阻抗的两倍。

并联终端匹配优点是简单易行,显而易见的缺点是会带来直流功耗:单电阻方式的直流功耗与信号的占空比紧密相关;双电阻方式则无论信号是高电平还是低电平都有直流功耗,但电流比单电阻方式少一半。

常见应用:以高速信号应用较多。

(1)DDR、DDR2等SSTL驱动器。采用单电阻形式,并联到VTT(一般为IOVDD的一半)。其中DDR2数据信号的并联匹配电阻是内置在芯片中的。

(2)TMDS等高速串行数据接口。采用单电阻形式,在接收设备端并联到IOVDD,单端阻抗为50欧姆(差分对间为100欧姆)。

责任编辑:Ct

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4217

    文章

    22457

    浏览量

    385569
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    42570
收藏 人收藏

    评论

    相关推荐

    PCB板设计与制造之阻抗匹配和零欧姆电阻解析

    阻抗匹配是指信号源或者传输线跟负载之间的一种合适的搭配方式。根据接入方式阻抗匹配有串行和并行两种方式;根据信号源频率
    的头像 发表于 01-04 09:12 458次阅读
    <b class='flag-5'>PCB</b>板设计与制造之<b class='flag-5'>阻抗匹配</b>和零欧姆电阻解析

    为什么要阻抗匹配?怎么进行阻抗匹配

    (虚部)。 其中电抗又包括容抗和感抗,由电容引起的电流阻碍称为容抗,由电感引起的电流阻碍称为感抗。 阻抗匹配的理想模型 射频工程师大都遇到过匹配阻抗的问题,通俗的讲,阻抗匹配的目的是确
    发表于 01-02 16:59 689次阅读
    为什么要<b class='flag-5'>阻抗匹配</b>?怎么进行<b class='flag-5'>阻抗匹配</b>?

    什么是阻抗匹配?影响阻抗的因素?

    什么是阻抗匹配?影响阻抗的因素?  阻抗匹配是在电子电路中为了提高功率传输效率而进行的一种电性特性调整方法。当能量从一个电路传输到另一个电路时,如果两个电路之间的阻抗
    的头像 发表于 12-21 11:31 695次阅读

    滤波器的阻抗匹配是什么?

    滤波器的阻抗匹配是什么? 滤波器的阻抗匹配(Impedance Matching)是电子电路中一项重要的技术,用于保证信号的传输效果和信号的质量。阻抗匹配主要涉及将输入和输出信号源的阻抗
    的头像 发表于 12-18 13:39 725次阅读

    浅谈阻抗匹配(一)什么是电路匹配

    阻抗匹配是一个较大的话题,根据具体的频率和使用场景,大概可以分为4个模块讨论。分别是:电路匹配、传输线匹配、天线匹配、噪声匹配
    的头像 发表于 11-03 11:50 832次阅读
    浅谈<b class='flag-5'>阻抗匹配</b>(一)什么是电路<b class='flag-5'>匹配</b>?

    在完成PCB设计后一般要怎样跟板厂对接使其了解哪些线需要做阻抗匹配呢?

    在完成PCB设计后一般要怎样跟板厂对接使其了解哪些线需要做阻抗匹配呢? 在完成PCB设计后,为了使其与板厂对接,必须先了解哪些线需要进行阻抗匹配
    的头像 发表于 10-30 10:03 684次阅读

    什么是阻抗匹配?高速PCB设计为什么要控制阻抗匹配

    什么是阻抗匹配?高速PCB设计为什么要控制阻抗匹配阻抗匹配是指在电路传输信号时,控制电路中信号源、传输线和负载之间的阻抗相等的过程,从而
    的头像 发表于 10-30 10:03 1156次阅读

    阻抗匹配网络有L型、派型、T型,各有什么优缺点?

    发生反射,从而导致信号失真和功率损失。因此,阻抗匹配网络是电路中非常重要的组成部分。 L型阻抗匹配网络 L型阻抗匹配网络是阻抗匹配网络的最常见
    的头像 发表于 10-22 14:25 4296次阅读

    为什么高频小信号谐振放大器中要考虑阻抗匹配?如何实现阻抗匹配

    为什么高频小信号谐振放大器中要考虑阻抗匹配?如何实现阻抗匹配?常用有哪些连接方式? 一、高频小信号谐振放大器的介绍 高频小信号谐振放大器,是一种广泛应用于无线通信、雷达、卫星通信、微波通信等领域
    的头像 发表于 10-20 14:55 810次阅读

    为什么高频小信号谐振放大器中要考虑阻抗匹配?如何实现阻抗匹配

    放大器的增益和带宽。因此,为了避免这些问题,需要进行阻抗匹配。 实现阻抗匹配的方法有很多种,最常见的是使用匹配网络或特定的连接方式
    的头像 发表于 10-11 17:43 1135次阅读

    蓝牙天线阻抗匹配

    蓝牙天线阻抗匹配 阻抗匹配中,阻抗的测试是在板子供电的情况下测试还是在没有供电的情况下测试?比如蓝牙天线。是测试在板子工作的时候天线的阻抗,还是怎么测试?
    发表于 09-18 10:20

    PCB设计中的阻抗匹配与0欧电阻

    高频信号一般使用串行阻抗匹配。串行电阻的阻值为20~75Ω,阻值大小与信号频率成正比,与PCB走线宽度和长度成反比。在嵌入式系统中,一般频率大于20M的信号PCB走线长度大于5cm时都要加串行
    的头像 发表于 09-12 17:32 919次阅读
    <b class='flag-5'>PCB</b>设计中的<b class='flag-5'>阻抗匹配</b>与0欧电阻

    PCB设计中阻抗匹配与0欧电阻的作用

    阻抗匹配是指信号源或者传输线跟负载之间的一种合适的搭配方式。根据接入方式阻抗匹配有串行和并行两种方式;根据信号源频率
    的头像 发表于 08-30 09:47 518次阅读

    高频高速PCB设计中的阻抗匹配,你了解多少?

    挑战。 在高速PCB设计中,阻抗匹配显得尤为重要,为减少在高速信号传输过程中的反射现象,必须在信号源、接收端以及传输线上保持阻抗匹配。 一般而言,单端信号线的
    发表于 05-26 11:30

    窄带阻抗匹配电路设计

    窄带阻抗匹配电路设计
    的头像 发表于 05-15 16:48 645次阅读
    窄带<b class='flag-5'>阻抗匹配</b>电路设计