0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

DS90C363B +3.3V 可编程 LVDS 发送器 18 位平板显示 (FPD) 链接 - 65MHz

数据:

描述

DS90C363B发送器将21位CMOS /TTL数据转换为三个LVDS(低压差分信号)数据流。锁相发送时钟通过第四LVDS链路与数据流并行发送。发送时钟的每个周期对输入数据的21位进行采样和发送。在65MHz的发送时钟频率下,以每个LVDS数据信道455Mbps的速率发送18位RGB数据和3位LCD定时和控制数据(FPLINE,FPFRAME,DRDY)。使用65 MHz时钟,数据吞吐量为170 Mbytes /sec。 DS90C363B变送器可通过专用引脚设置为上升沿选通或下降沿选通。上升沿或下降沿选通发送器将与下降沿选通接收器(DS90CF366)互操作,无需任何转换逻辑。

该芯片组是解决与宽,高速相关的EMI和电缆尺寸问题的理想方法TTL接口。

特性

  • 时钟/数据和/PD引脚之间无需特殊的启动顺序。输入信号(时钟和数据)可以在器件上电之前或之后施加。
  • 支持扩频时钟频率调制高达100kHz,中心扩展偏差±2.5%或向下扩展-5%。
  • 当输入时钟丢失且/PD引脚为逻辑高电平时,“输入时钟检测”功能会将所有LVDS对拉至逻辑低电平。
  • 18至68 MHz移位时钟支持< /li>
  • 同类最佳套装&amp;在TxINPUT上保持时间
  • Tx功耗&lt;在65MHz灰度级下130mW(典型值)
  • 比BiCMOS替代品低40%的功耗
  • Tx掉电模式&lt; 37μW(典型值)
  • 支持VGA,SVGA,XGA和双像素SXGA。
  • 窄总线可减小电缆尺寸和成本
  • 高达1.3 Gbps吞吐量
  • 高达170兆字节/秒带宽
  • 345 mV(典型值)摆幅LVDS器件用于低EMI
  • PLL无需外部元件
  • 兼容采用TIA /EIA-644 LVDS标准
  • 薄型48引脚TSSOP封装
  • 改进替代产品:
    • SN75LVDS84,DS90C363A

所有商标均为其各自所有者的财产。 TRI-STATE是德州仪器公司的商标。 TRI-STATE是德州仪器公司的商标。

参数 与其它产品相比 显示 SerDes

 
Function
Color Depth (bpp)
Pixel Clock Min (MHz)
Pixel Clock (Max) (MHz)
Input Compatibility
Output Compatibility
Total Throughput (Mbps)
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Pin/Package
DS90C363B
Transmitter    
18    
18    
68    
LVCMOS
LVTTL    
FPD-Link LVDS    
1300    
Catalog    
-10 to 70    
TSSOP    
48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP)    
48TSSOP    

方框图 (2)

技术文档

数据手册(1)
元器件购买 DS90C363B 相关库存

相关阅读