0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

DS90C365A +3.3V 可编程 LVDS 发送器 18 位平板显示链接 - 87.5 MHz

数据:

描述

DS90C365A是DS90C363,DS90C363A和DS90C365的引脚兼容替代产品。 DS90C365A具有其他功能和改进,使其成为DS90C363,DS90C363A和DS90C365的理想替代品。 LVDS发送器系列。

DS90C365A发送器将21位LVCMOS /LVTTL数据转换为4个LVDS(低压差分信号)数据流。锁相发送时钟通过第四LVDS链路与数据流并行发送。发送时钟的每个周期对输入数据的21位RGB进行采样和发送。在87.5MHz的发送时钟频率下,以每个LVDS数据信道612.5Mbps的速率发送21位RGB数据和3位LCD定时和控制数据(FPLINE,FPFRAME,DRDY)。使用87.5 MHz时钟,数据吞吐量为229.687 Mbytes /sec。该发送器可通过专用引脚编程为上升沿选通或下降沿选通。上升沿或下降沿选通发送器将与下降沿选通FPDLink接收器互操作,无需任何转换逻辑。

该芯片组是解决与宽,高速TTL相关的EMI和电缆尺寸问题的理想方法接口添加了Spead Spectrum Clocking支持..

特性

  • 与DS90C363,DS90C363A和DS90C365引脚兼容
  • 时钟/时间间无需特殊的启动顺序数据和/PD引脚。输入信号(时钟和数据)可以在设备上电之前或之后应用。
  • 支持扩频时钟频率高达100kHz的频率调制和放大。
  • 当输入时钟丢失且/PD引脚为逻辑高电平时,“输入时钟检测”功能会将所有LVDS对拉至逻辑低电平。
  • “输入时钟检测”功能将所有LVDS对拉至逻辑低电平。< /li>
  • 18至87.5 MHz移位时钟支持
  • Tx功耗&lt; 146 mW(典型值),87.5 MHz灰度等级
  • Tx掉电模式&lt; 37 uW(典型值)
  • 支持VGA,SVGA,XGA,SXGA(双像素),SXGA +(双像素),UXGA(双像素)。
  • 窄总线可减小电缆尺寸和成本
  • 高达1.785 Gbps吞吐量
  • 高达223.125兆字节/秒带宽
  • 345 mV(典型值)摆幅LVDS设备实现低EMI
  • < li> PLL无需外部元件
  • 符合TIA /EIA-644 LVDS标准
  • 薄型48引脚TSSOP封装

所有商标均为其各自所有者的财产。 TRI-STATE是德州仪器公司的商标。 TRI-STATE是德州仪器公司的商标。

参数 与其它产品相比 显示 SerDes

 
Function
Color Depth (bpp)
Pixel Clock Min (MHz)
Pixel Clock (Max) (MHz)
Input Compatibility
Output Compatibility
Total Throughput (Mbps)
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Pin/Package
DS90C365A DS90CF366
Transmitter     Receiver    
18     18    
18     20    
87.5     85    
LVCMOS
LVTTL    
FPD-Link LVDS    
FPD-Link LVDS     LVCMOS    
1785     1785    
Catalog     Catalog    
-10 to 70     -10 to 70    
TSSOP     TSSOP    
48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP)     48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP)    
48TSSOP     48TSSOP    

方框图 (2)

技术文档

数据手册(1)
元器件购买 DS90C365A 相关库存