0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

DS32EL0124 具有 DDR LVDS 并行接口的 125 MHz - 312.5 MHz FPGA 链接解串器

数据:

描述

DS32EL0124 /DS32ELX0124集成了时钟和数据恢复模块,可通过FR-4印刷电路板背板,平衡电缆和光纤实现高速串行通信。这款易于使用的芯片组集成了先进的信号和时钟调节功能,以及FPGA友好的接口。

DS32EL0124 /DS32ELX0124将高达3.125 Gbps的高速串行数据反向串行化为5 LVDS输出,无需外部参考时钟。启用DC平衡解码后,2.5 Gbps的应用有效负载被反序列化为4个LVDS输出。

DS32EL0124 /DS32ELX01214解串器具有远程感应功能,可自动将链路状态条件发送至其配套DS32EL0421 /ELX0421串行器无需额外的反馈路径。

与传统的单端宽总线接口相比,这些器件的并行LVDS接口可减少FPGA I /O引脚,电路板走线数量并缓解EMI问题。

DS32EL0124 /ELX0124可通过SMBus接口和控制引脚进行编程。

特性

  • 5位DDR LVDS并行数据接口
  • 可编程接收均衡
  • 可选DC平衡解码器
  • 可选De-Scrambler
  • 用于自动检测和协商链路状态的远程感知
  • 无需外部接收器参考时钟
  • LVDS并行接口
  • 可编程LVDS输出时钟延迟
  • 支持输出数据 - 有效信号
  • 支持保持活动时钟输出
  • 片上LC VCO
  • 冗余串行输入(仅限ELX设备)
  • 重新定时串行输出(仅限ELX设备)
  • 可配置PLL环路带宽
  • 可配置通过SMBus
  • 失锁和错误报告
  • 带有暴露DAP的48引脚WQFN封装

主要规格

  • 1.25至3.125 Gbps串行数据速率
  • 125至312.5 MHz DDR并行时钟
  • -40°至+ 85°C温度范围
  • > 8 kV ESD(HBM)保护
  • 0.5 UI最小输入抖动容限(1.25 Gbps)

所有商标均为其各自所有者的财产。

参数 与其它产品相比 其他接口

 
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Pin/Package
DS32EL0124 DS32EL0421 DS32ELX0124 DS32ELX0421
-40 to 85     -40 to 85     -40 to 85     -40 to 85    
WQFN     WQFN     WQFN     WQFN    
48WQFN: 49 mm2: 7 x 7(WQFN)     48WQFN: 49 mm2: 7 x 7(WQFN)     48WQFN: 49 mm2: 7 x 7(WQFN)     48WQFN: 49 mm2: 7 x 7(WQFN)    
48WQFN     48WQFN     48WQFN     48WQFN    

方框图 (3)

技术文档

数据手册(1)
元器件购买 DS32EL0124 相关库存