完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
数据: DS32EL0124/ELX0124 125MHz-312.5MHz FPGA-Link Deserializr w/DDR LVDS Para I/F 数据表
DS32EL0124 /DS32ELX0124集成了时钟和数据恢复模块,可通过FR-4印刷电路板背板,平衡电缆和光纤实现高速串行通信。这款易于使用的芯片组集成了先进的信号和时钟调节功能,以及FPGA友好的接口。
DS32EL0124 /DS32ELX0124将高达3.125 Gbps的高速串行数据反向串行化为5 LVDS输出,无需外部参考时钟。启用DC平衡解码后,2.5 Gbps的应用有效负载被反序列化为4个LVDS输出。
DS32EL0124 /DS32ELX01214解串器具有远程感应功能,可自动将链路状态条件发送至其配套DS32EL0421 /ELX0421串行器无需额外的反馈路径。
与传统的单端宽总线接口相比,这些器件的并行LVDS接口可减少FPGA I /O引脚,电路板走线数量并缓解EMI问题。
DS32EL0124 /ELX0124可通过SMBus接口和控制引脚进行编程。
所有商标均为其各自所有者的财产。
| Operating Temperature Range (C) |
| Package Group |
| Package Size: mm2:W x L (PKG) |
| Pin/Package |
| DS32EL0124 | DS32EL0421 | DS32ELX0124 | DS32ELX0421 |
|---|---|---|---|
| -40 to 85 | -40 to 85 | -40 to 85 | -40 to 85 |
| WQFN | WQFN | WQFN | WQFN |
| 48WQFN: 49 mm2: 7 x 7(WQFN) | 48WQFN: 49 mm2: 7 x 7(WQFN) | 48WQFN: 49 mm2: 7 x 7(WQFN) | 48WQFN: 49 mm2: 7 x 7(WQFN) |
| 48WQFN | 48WQFN | 48WQFN | 48WQFN |