图像处理加速和100G实例演示
赛灵思认证联盟成员 Netcope 公司演示了在一个双CPU服务器主板上,两个基于Virtex-7的....
FPGA方案作品演示
Ryft 公司在本次展会上展示了他们的 Ryft ONE 产品(具有超快速、简单易用、可扩展的 FP....
FPGA产品演示
展示了来自 Alpha Data 公司现已公开发售的赛灵思 FPGA 加速卡产品,包括最新的支持10....
展示了基于 FPGA 的超算方案与产品
演示了使用 SDAccel 编译器技术创建的机器学习(Machine Learning)解决方案。应....
20nm 高性能套件性能介绍
无论您需要描述和评估 Virtex UltraScale FPGA 的 GTH (16Gb/s) 或....
赛灵思宣布支持16nm UltraScale+器件工具与文档公开支持主流市场
通过与 Vivado 设计套件的协同优化可以完全发挥 UltraScale+ 产品系列的功耗性能比优....
FPGA 和 SoC 架构是最理想的平台
通过自动化提高生产率至关重要的因素是具有确定时间行为的连接性,以及全厂范围内的兼容性。以太网工业级交....
关于未来5G无线的应用
5G 可在几乎任何地方更快、更可靠地连接数十亿设备。它将远远超越目前的移动体验,将为 100 倍的互....
赛灵思 Virtex UltraScale VU440 FPGA荣膺“最佳产品奖”
Virtex UltraScale VU440 FPGA 是赛灵思2015年1月率先发货的全球最大容....
使用全可编程SoC实现完整的射频单元设计研发会
运营商一直在努力寻求更高的带宽,兼容多种无线空口标准,并支持更多天线以从MIMO增益中获益。研讨会将....
OpenCL编程环境作用和介绍
Xilinx 已经形成一个联盟成员的全球生态系统,可提供各种平台、库和设计服务帮助全球设计团队充分利....
Xilinx宣布与TSMC开展7nm工艺合作
“台积公司是我们在 28nm、20nm 和 16nm 实现‘三连冠(3 Peat)’成功的坚实基础。....
Vivado:行业首款 SoC 增强型设计套件最新消息
交互式时钟域的交叉分析:该功能支持设计人员在设计早期阶段调试CDC问题。结合Vivado设计套件的交....
赛灵思公司和恩智浦半导体公司宣布,将降低资本支出和运营支出成本
高效功率放大器实现了同样出色的无线电输出功率,而且通过使用额定功率较低的设备以及减少冷却机械装置数量....
赛灵思公司宣布,其SDAccel开发环境现已通过一致性测试
中国最大的搜索引擎提供商百度现已转用深度神经网络(DNN)处理技术来解决语音识别、图像搜索以及自然语....
Vivado 设计套件使用方法和注意事项
想到要写这一系列关于工具和方法学的小文章是在半年多前,那时候Vivado已经推出两年,陆陆续续也接触....
赛灵思宣布推出新的开发环境,将数据中心的单位功耗性能提高达25倍
All Programmable 技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (N....
三大公司举行发布会,宣布首个路由器单端口400GE及测试平台,并验证
思博伦通信CEO Eric Hutchinson指出,思博伦和赛灵思和华为此次400GE联合测试的成....
赛灵思公司在欧洲最大规模系统集成展上展示了一系列解决方案
实时同步的 4K 编码与解码,通过使用基于 Zynq UltraScale+ MPSoC 的集成式 ....
Vivado 专家系列演讲
此次研讨会为该系列的第一期,旨在深入剖析 Vivado 高速时序收敛技术。另外我们还将总结高速设计面....
超越FPGA功能的产品--ACAP
在大数据与人工智能迅速兴起的时代,ACAP 理想适用于加速广泛的应用,其中包括 视频转码、数据库、数....