0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

清华、伯克利联手打造 成立RISC-V国际实验室

gckX_aicapital 来源:YXQ 2019-06-16 10:16 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

图灵奖得主牵头,清华伯克利联手打造开源芯片,以深圳为根节点,全面提升 RISC-V 生态系统至最先进水平、成为一家以技术成果转移为主要使命的非营利组织,并产出免受专利诉讼的工业级知识产权成果。

目前芯片市场由英特尔AMDARM高通等厂商把持,前一阵子各大芯片厂商陆续停止向华为供货,导致华为的“备胎”纷纷被迫转正。多亏了任正非的远见,华为十年前就开始准备备胎,否则华为的处境会比现在更加艰难。

华为可以砸5000亿做研发,那其他的芯片厂商、尤其是中小厂商怎么办呢?开源芯片,可能会是一个不错的选择。

据The Information报道,因为嫌ARM授权费太贵,谷歌、高通、三星等80多家科技公司开始合作开发RISC-V开源芯片设计。

为此,ARM偷偷上线了一个网站:riscv-basics.com,列举了对RISC-V的几大质疑,包括:成本、生态系统、碎片化风险、安全性问题、设计验证。最终迫于舆论,ARM选择了关闭该网站。

图灵奖得主牵头,清华伯克利联手打造开源芯片

显然,RISC-V得到了越来越多的重视。根据清华大学消息称,当地时间6月12日,图灵奖得主大卫·帕特森(David Patterson)在瑞士宣布,将依托清华-伯克利深圳学院(TBSI),建设RISC-V国际开源实验室(RISC-V International Open Source Laboratory),又称大卫·帕特森RIOS图灵奖实验室。

大卫·帕特森是2017年图灵奖得主,美国科学院、工程院、艺术与科学学院院士,伯克利加州大学电子工程与计算机科学学院Pardee荣誉教授,清华大学荣誉博士,谷歌杰出工程师,RISC-V基金会创始人。

清华大学称,RIOS实验室将瞄准世界CPU产业战略发展新方向和粤港澳大湾区产业创新需求,聚焦于RISC-V开源指令集CPU研究领域开展研究,建设以深圳为根节点的RISC-V全球创新网络。

据悉,RIOS实验室的成立带着3个使命:

全面提升RISC-V生态系统至最先进水平(5 年使命)

成为一家以技术成果转移为主要使命的非营利组织

产出免受专利诉讼的工业级知识产权成果

大卫·帕特森表示将亲自担任实验室主任,弟子谭章熹博士(TBSI兼职教授)担任副主任。实验室目前计划由50名全职工程师组成,在涉及知识产权法律层面的问题上,将积极与伯克利加州大学和清华大学的法学院建立联系。

如今该实验室正积极寻求学界和业界的合作,任何人有建议都可以发邮件至rios@sz.tsinghua.edu.cn进行联系。

什么是RISC-V

新智元的读者做软件居多,可能需要做一点科普。要知道什么是RISC-V,首先要知道什么是RISC。

根据维基百科介绍,精简指令集计算(英语:reduced instruction set computing,缩写:RISC)或简译为精简指令集,是计算机中央处理器的一种设计模式。最早来自 1980 年由图灵奖得主大卫 · 帕特森在加州大学柏克莱分校主持的 Berkeley RISC 计划。

这种设计思路可以想像成是一家流水线工厂,对指令数目和寻址方式都做了精简,使其实现更容易,指令并行执行程度更好,编译器的效率更高。

当前常见的精简指令集微处理器包括DEC Alpha、ARC、ARM、AVR、MIPS、PA-RISC、Power Architecture(包括PowerPC、PowerXCell)和SPARC等。

而RISC-V是一个开放的指令集架构(ISA),2010年始于加州大学柏克莱分校,2011年首次发布。它基于流行的精简指令集(RISC),和ARM、MIPS和其它常见的商业处理器架构一样。不同在于它是开源的,基于BSD协议。

与大多数指令集相比,RISC-V指令集可以自由地用于任何目的,允许任何人设计、制造和销售RISC-V芯片和软件。特点是模块化、简化、可扩展,可以根据场景设计合适的指令集。

虽然这不是第一个开源指令集,但它具有重要意义,因为其设计使其适用于现代计算设备(如仓库规模云计算机、高端移动电话和微小嵌入式系统)。设计者考虑到了这些用途中的性能与功率效率。该指令集还具有众多支持的软件,这解决了新指令集通常的弱点。

目前RISC-V已经成长为一个全球合作项目,横跨多个大学和工业领域。它的一致性是由非营利RISC-V基金会(https://riscv.org/)保证,既指导底层指令集架构(ISA)规范,又扮演市场引擎的角色来推广RISC-V。

去年12月,RISC-V基金会和Linux基金会签署了合作协议,共同推广开源 CPU 指令集。而中国官方也组建了一个RISC-V联盟,推动RISC-V生态系统的建立。

RISC-V中国联盟秘书长、中科院计算所研究员包云岗认为,RISC-V指令集有望像开源软件生态中的Linux那样,成为计算机芯片与系统创新的基石,并希望用10年左右的时间,到2030年逐步完成开源芯片生态的建立。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 开源
    +关注

    关注

    3

    文章

    4031

    浏览量

    45568
  • RISC-V
    +关注

    关注

    48

    文章

    2792

    浏览量

    51905

原文标题:图灵奖得主牵头推动芯片开源,清华伯克利成立RISC-V国际实验室

文章出处:【微信号:aicapital,微信公众号:全球人工智能】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    2025国际化创新人才‬培养研讨会--首届RISC-V × OpenHarmony创新论坛圆满落幕,共筑全球数字生态第三极

    2025年12月1日,在香港城市大学(东莞)校园,2025国际化创新人培才‬养研讨会—首届RISC-V×OpenHarmony创新论坛如期隆重举行,论坛以“RISC-V与OpenHarmony开源
    的头像 发表于 12-03 17:32 626次阅读
    2025<b class='flag-5'>国际</b>化创新人才‬培养研讨会--首届<b class='flag-5'>RISC-V</b> × OpenHarmony创新论坛圆满落幕,共筑全球数字生态第三极

    突破!深圳诺奖实验室发布量产级RISC-V处理器IP

    11月14日到16日,在第27届中国国际高新技术成果交易会(简称“高交会”)上,来自图灵奖得主大卫·帕特森教授团队建立的RISC-V国际开源实验室(RIOS)正式发布其高性能开源
    的头像 发表于 11-19 07:03 8214次阅读
    突破!深圳诺奖<b class='flag-5'>实验室</b>发布量产级<b class='flag-5'>RISC-V</b>处理器IP

    学以致用 虚位以待|玄铁RV学院课程正式上线,玄铁与PLCT实验室邀您创“芯”未来

    系统了解 RISC-V 技术趋势,探索其在各行业的应用场景,掌握从理论到实践的完整知识体系。 涵盖主流操作系统 玄铁携手 PLCT 实验室发布全新课程 玄铁携手 PLCT 实验室,基于双方在
    发表于 10-29 17:14

    RISC-V 手册

    以下是关于RISC-V的详细介绍,结合其核心技术特点与当前发展现状:核心概念RISC-V(第五代精简指令集)是一种基于精简指令集(RISC)的开源指令集架构(ISA),由加州大学伯克利
    发表于 07-28 16:27 11次下载

    赛昉科技携手英思集成,共建“中国高等院校RISC-V芯片设计及应用实验室

    。双方将深度融合优势资源,共同打造“中国高等院校RISC-V芯片设计及应用实验室”,以及配套的芯片应用课程体系,为中国高校集成电路及相关专业的建设与发展提供全流程支持
    的头像 发表于 07-28 10:46 857次阅读
    赛昉科技携手英思集成,共建“中国高等院校<b class='flag-5'>RISC-V</b>芯片设计及应用<b class='flag-5'>实验室</b>”

    RISC-V 发展现状及未来发展重点

    RISC-V 国际基金会首席架构师、SiFive 首席架构师、加州伯克利分校研究生院名誉教授 Krste Asanovic分享了当前 RISC-V 的发展现状和未来的重点方向。  
    发表于 07-17 12:20 5057次阅读
    <b class='flag-5'>RISC-V</b> 发展现状及未来发展重点

    智芯公司RISC-V高性能CPU芯片获得权威认可

    近日,智芯公司自主研发的RISC-V高性能CPU芯片通过工信部直属中国电子技术标准化研究院赛西实验室检测,标志着智芯公司在RISC-V高性能CPU芯片领域取得关键突破,自主研发实力获得权威认可。
    的头像 发表于 06-16 17:32 1327次阅读

    第五届 RISC-V 中国峰会演讲征集和展位招募

    第五届RISC-V中国峰会将于2025年7月16至19日在上海张江科学会堂隆重举办,本届峰会由上海开放处理器产业创新中心(SOPIC)主办,RISC-V国际开源实验室(RIOS
    的头像 发表于 04-25 10:29 1029次阅读
    第五届 <b class='flag-5'>RISC-V</b> 中国峰会演讲征集和展位招募

    第五届RISC-V中国峰会将于7月16日至19日在上海隆重举办

    第五届RISC-V中国峰会将于2025年7月16至19日在上海隆重举办,本届峰会由上海开放处理器产业创新中心(SOPIC)主办,RISC-V国际开源实验室(RIOS
    的头像 发表于 04-23 17:09 1333次阅读
    第五届<b class='flag-5'>RISC-V</b>中国峰会将于7月16日至19日在上海隆重举办

    RISC-V Day Tokyo|RISC-V平台集成Imagination GPU解决方案的探索分析

    在2月27日举办的RISC-VDayTokyo2025Spring上,来自PLCT实验室的蒲镜羽、高涵两位工程师通过Poster分析了RISC-V在桌面生态中的发展与挑战,并且以
    的头像 发表于 03-20 09:27 1060次阅读
    <b class='flag-5'>RISC-V</b> Day Tokyo|<b class='flag-5'>RISC-V</b>平台集成Imagination GPU解决方案的探索分析

    爱立信成立认知实验室

    爱立信近日宣布成立Ericsson Cognitive Labs认知实验室
    的头像 发表于 02-19 10:09 8076次阅读

    RISC-V MCU技术

    嘿,咱来聊聊RISC-V MCU技术哈。 这RISC-V MCU技术呢,简单来说就是基于一个叫RISC-V的指令集架构做出的微控制器技术。RISC-V这个啊,2010年的时候,是加州大
    发表于 01-19 11:50

    RISC-V架构及MRS开发环境回顾

    一、RISC-V架构介绍 1. RISC 架构的起源 1981年,在David Patterson(大卫·帕特森)的带领下,美国加州大学伯克利分校的一个研究团队起 草了RISC-I,是
    发表于 12-16 23:08

    矽速科技与PLCT实验室联合宣布:LicheePi 4A 软件生态并入 RuyiSDK 项目,共建 RISC-V 开发者生态

    近日,矽速科技(Sipeed)与PLCT实验室联合宣布,RuyiSDK将作为LicheePi4A开发板的上游支持平台,承担后续的系统维护、升级和软件支持工作。这不仅推动了RISC-V开发板的发展
    的头像 发表于 12-16 10:57 1582次阅读
    矽速科技与PLCT<b class='flag-5'>实验室</b>联合宣布:LicheePi 4A 软件生态并入 RuyiSDK 项目,共建 <b class='flag-5'>RISC-V</b> 开发者生态

    RISC-V 与 ARM 架构的区别 RISC-V与机器学习的关系

    指令集架构(ISA),由加州大学伯克利分校的研究团队于2010年发起。RISC-V的主要特点是其开放性和灵活性,允许任何人自由使用、修改和分发,无需支付许可费用。这种开放性使得RISC-V能够快速适应
    的头像 发表于 12-11 17:50 4346次阅读