紧耦合就是模块或者系统之间关系太紧密,存在相互调用。紧耦合系统的缺点在于更新一个模块的结果导致其它模块的结果变化,难以重用特定的关联模块。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
FPGA
+关注
关注
1663文章
22493浏览量
638939 -
耦合
+关注
关注
13文章
610浏览量
104066 -
存储
+关注
关注
13文章
4881浏览量
90251
发布评论请先 登录
相关推荐
热点推荐
FPGA实战演练逻辑篇55:VGA驱动接口时序设计之2源同步接口
VGA驱动接口时序设计之2源同步接口本文节选自特权同学的图书《FPGA设计实战演练(逻辑篇)》配套例程下载链接:http://pan.baidu.com/s/1pJ5bCtt 好,有了
发表于 07-29 11:19
基于NIOS II的SOPC中存储器型外设接口的设计
器FIFO、紧耦合存储器及16位的SRAM集成在SOPC系统中,并在FPGA开发板上实现的方法,其内容包括外设的接入方法,以及紧
发表于 12-07 10:27
使用Nios II紧耦合存储器教程
使用Nios II紧耦合存储器教程 Chapter 1. Using Tightly Coupled Memory with the Nios II Processor Reasons
发表于 10-17 14:43
•48次下载
FPGA之软核演练篇:DMA传输的过程步骤介绍
DMA方式主要适用于一些高速的I/O设备。这些设备传输字节或字的速度非常快。对于这类高速I/O设备,如果用输入输出指令或采用中断的方法来传输字节信息,会大量占用CPU的时间,同时也容易造成数据
FPGA 系统中的处理器核们(二):软核,可杀鸡亦可屠龙?
在前文中,我们了解到两种 FPGA 嵌入式处理器核方案:软核与硬核。本文将展开讨论软核在一个基于
发表于 02-07 10:07
•4次下载
FPGA之软核演练篇:紧耦合指令或数据存储端口
评论