0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

钰创科技开发全新的DRAM架构

电子工程师 来源:cc 2019-02-11 09:16 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

DRAM在过去的几十年里发展方向单一,以追求高密度存储器为目标,但***的钰创科技没有走传统路线,而是开发全新的DRAM架构,称为RPC (Reduced Pin Count) DRAM。

在过去的几十年里,DRAM产业的发展方向单一,以追求高密度存储器为目标,首先是非同步 DRAM,然后发展到DDR5同步DRAM。钰创科技(Etron Technology)在今年度消费性电子展(CES 2019)上表示该公司没有走传统路线,而是开发全新的DRAM架构,称为RPC (Reduced Pin Count) DRAM。

钰创科技董事长暨执行长卢超群表示,RPC DRAM只使用到一半数量的接脚,既能达到小型化,又能降低成本。他将RPC DRAM定位为小型化穿戴式装置和终端AI子系统的理想选择。卢超群补充说明,为了采用DDR4,现今许多研发小型穿戴式装置的公司必须购买更多不需要的元件,「对于许多开发小型系统的研发人员来说,导入DDR4反而多余。」

RPC DRAM带领DRAM技术蓝图往不同的方向发展。

更具体地说,钰创的RPC DRAM号称可提供16倍的DDR3频宽,在40接脚的FI-WLCSP封装中仅使用22个开关讯号;该公司表示,RPC DRAM在无需增加设计复杂性和成本的情况下,能提供DDR4的容量和频宽。

RPC锁定未被满足的市场

市场研究机构Objective Analysis的分析师Jim Handy对 EE Times表示:「DRAM的有趣之处在于大厂仅关注每年出货量可达数亿甚至数十亿颗的元件;这为钰创这样的公司提供了机会,前提是它们能够想办法说明标准型动态随机存取存储器(commodity DRAM)并不能满足目前的市场需求,并制造出能满足这些市场需求的零组件。这(RPC DRAM)就是一个例子。」

在被问到RPC DRAM 可用来解决哪些问题时,Handy 表示:「主要是节省成本和空间;钰创提出了一个令人信服的论点,即RPC透过减少I/O接脚数目或以其他方式支援较小的逻辑晶粒(logic die)尺寸,进而(藉由允许公司购买较低密度的元件)降低DRAM和FPGA或SoC 的成本。他补充指出:「我发现节省成本是任何一种新产品最吸引人的理由。」

RPC DRAM与DDR3或LPDDR3 DRAM相似,但是少了一半以上的接脚数。

与莱迪思建立合作关系

RPC DRAM不仅仅是新DRAM架构的概念,钰创还在CES展上透露该公司已经与莱迪思半导体(Lattice Semiconductor)合作,展出可兼容钰创RPC DRAM的莱迪思EPC5 FPGA解决方案。

为此EE Times询问了莱迪思这间FPGA公司,在RPC DRAM架构中发现了哪些传统DRAM所没有的「特点」或「优势」?该公司产品营销总监Gordon Hands告诉我们:「包括FPGA在内的许多芯片之使用者相当重视I/O接脚,它们通常会对设计工程师带来限制;透过消除对单独控制和位址接脚(address pins)的需求,钰创的RPC存储器能减少对这些稀少资源的使用。」

那么莱迪思的FPGA采用RPC DRAM后,有变得更好用吗?对此Hands解释:「自从推出ECP品牌,莱迪思一直专注于提供比其他中阶FPGA产品在每个逻辑容量上更高的FPGA频宽,研发人员运用I/O环路中的预设计元件来实现DDR存储器界面,我们重新使用这些元件来支援钰创的RPC。」

Hands指出,到目前为止莱迪思和钰创的合作已经证明了此概念性设计可以让此两间公司的芯片具兼容性;他补充,「在2019年上半年,莱迪思希望发表一系列参考设计和展示,促使客户加快导入此技术。」

结合莱迪思FPGA与钰创的PRC DRAM参考设计在CES 2019亮相。

RPC DRAM无可取代?

那么,OEM和ASIC研发人员对这种新型存储器架构的需求会有多高?除了RPC DRAM,是否有其他解决方案呢?对此Objective Analysis的Handy 表示:「目前不需要高密度DRAM的应用通常会使用SRAM,但后者相当昂贵;低密度DRAM是另一种选择,但它们比大多数的设计需要更宽的界面。」

在Handy看来,RPC承诺能用更具成本效益的解决方案来取代以上两者,因此只要钰创能坚持到底,他们应该能在市场上获得佳绩。

钰创的卢超群指出,缩小存储器尺寸是导入穿戴式装置的一个关键因素,存储器尺寸太大将是目前的一大缺点。他以Google智慧眼镜为例解释,DDR3的频宽足以让智慧眼镜撷取与播放影像,但问题是DDR3的9x13mm球闸阵列封装(BGA)尺寸使其无法放进智慧眼镜。

卢超群表示,DDR3存储器在x16配置的96球BGA封装中,尺寸大约为9 x 13mm;无论晶粒容量多大,采用0.8 mm间距6列、16接脚,最小封装尺寸维持不变,即使改用256 Mbit至8 Gbit任何容量的晶粒,封装体积也是一样。

但如果DRAM不是采用BGA封装呢?对此卢超群解释,FI-WLCSP的制程与BGA不同,「不是一次只封装一颗芯片,而是一片晶圆一整批封装;」而每个封装单元都是半导体晶粒的大小,也就是小型的FI-WLCSP封装内就是一颗小晶粒。他表示:「RPC DRAM是世界上第一款采用FI-WLCSP封装的 DRAM。」

采用不同封装的RPC DRAM。

使用FI-WLCP封装时,不用基板、也不用打线接合(wire-bonding)或覆晶(flip-chip)等封装步骤。封装元件内包含沉积的电介质和光学定义的导体,接着是电镀和植锡球,所有制程都在完整晶圆片上进行。

钰创的影像和存储器产品开发副总裁暨首席科学家Richard Crisp接受EE Times访问时表示:「减少接脚数目和较小的晶粒尺寸为RPC DRAM能采用FI-WLCSP封装的关键因素;」他强调:「没有其他DRAM采用此封装方式,RPC DRAM只有一粒米的大小。」

一切都与成本有关

要在市场上推广 RPC DRAM,钰创必须做什么?Objective Analysis的Handy认为:「钰创需要确保产品价格能为OEM厂商带来成本效益,他们似乎正为了这个目标在努力,由此可知他们正朝着对的方向前进;而如果这些厂商可能会因为依赖单一供应来源而感到不安的话,钰创要是能列出替代供应来源会有帮助。」

被问到RPC DRAM的晶圆代工伙伴时,钰创仅表示该产品采用与该公司其他DRAM产品一样的制造来源,但婉拒透露具体合作厂商名称。至于RPC DRAM 的制程,钰创的Crisp 强调:「与标准 DDR3 相比,我们使用标准的制程与材料,不需要用到特别夸张的信令(signaling)或特殊材料。」

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • DRAM
    +关注

    关注

    40

    文章

    2373

    浏览量

    188164
  • 钰创科技
    +关注

    关注

    0

    文章

    3

    浏览量

    1820

原文标题:行业 | 值得学习!台厂开发新架构DRAM

文章出处:【微信号:wc_ysj,微信公众号:旺材芯片】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    商汤科技正式发布并开源全新多模态模型架构NEO

    商汤科技正式发布并开源了与南洋理工大学S-Lab合作研发的全新多模态模型架构 —— NEO,为日日新SenseNova 多模态模型奠定了新一代架构的基石。
    的头像 发表于 12-08 11:19 194次阅读
    商汤科技正式发布并开源<b class='flag-5'>全新</b>多模态模型<b class='flag-5'>架构</b>NEO

    PSRAM融合SRAM与DRAM优势的存储解决方案

    PSRAM(伪静态随机存储器)是一种兼具SRAM接口协议与DRAM内核架构的特殊存储器。它既保留了SRAM无需复杂刷新控制的易用特性,又继承了DRAM的高密度低成本优势。这种独特的设计使PSRAM在嵌入式系统和移动设备领域获得了
    的头像 发表于 11-11 11:39 366次阅读

    科技与世强硬达成代理合作

    在显示芯片和电源管理芯片领域具有领先地位的天科技(Fitipower Integrated Technology Inc.)近期正式宣布与知名硬科技技术服务平台世强硬达成代理合作。双方将重点围绕
    的头像 发表于 10-31 09:58 341次阅读

    全新升级 | 匠芯AiUIBuilder V2.0.0发布

    近日,匠芯自主研发的GUI开发工具AiUIBuilderV2.0.0发布。作为一款基于LVGL的UI设计工具,AiUIBuilder致力于通过拖拽式操作,加速基于匠芯嵌入式平台的图形应用
    的头像 发表于 10-29 10:03 589次阅读
    <b class='flag-5'>全新</b>升级 | 匠芯<b class='flag-5'>创</b>AiUIBuilder V2.0.0发布

    第六届1024资管科技开发者大会(ITDC 2025)丨活动预告

    第六届1024资管科技开发者大会(ITDC 2025)丨活动预告
    的头像 发表于 10-15 18:39 291次阅读
    第六届1024资管<b class='flag-5'>科技开发</b>者大会(ITDC 2025)丨活动预告

    瑞声科技发布全新WLG 1G6P镜头和超聚光棱镜

    近日,瑞声科技开发全新1G6P WLG镜头、超聚光棱镜等产品和光学解决方案,已在客户最新发布的主流旗舰系列机型中搭载应用。
    的头像 发表于 10-14 11:04 650次阅读

    2025新思科技开发者大会精彩回顾

    在新思科技中国30周年暨2025新思科技开发者大会上,新思科技总裁兼CEO盖思新(Sassine Ghazi)先生在主题演讲中,重点阐述了新思科技在2025年的战略转型和未来发展方向。他指出2025
    的头像 发表于 10-09 11:14 718次阅读

    【匠芯D133CBS KunLun Pi开发板试用体验】介绍、环境搭建

    【匠芯D133CBS KunLun Pi开发板试用体验】介绍、环境搭建、工程测试 本文介绍了匠芯 D133CBS KunLun Pi 开发板的相关信息,包括
    发表于 09-17 10:35

    适应边缘AI全新时代的GPU架构

    电子发烧友网站提供《适应边缘AI全新时代的GPU架构.pdf》资料免费下载
    发表于 09-15 16:42 36次下载

    世强硬物联网展:AI主控技术三大突破,重塑智能设备开发规则

    在2025年深圳物联网展上,世强硬平台重磅展示了AI主控技术的最新成果,通过异构计算架构、端侧大模型部署和开发效率革命三大突破,为机器人、工业控制、智能家居等领域提供了高性能、低功耗且开发
    的头像 发表于 09-11 14:30 340次阅读

    【匠芯D133CBS KunLun Pi开发板试用体验】开箱评测

    【匠芯D133CBS KunLun Pi开发板试用体验】开箱评测 匠芯D133CBS KunLun Pi开发板是一款基于RISC-V架构
    发表于 09-11 13:44

    【作品合集】龙科技TLT113/TL3562-MiniEVM开发板测评

    龙科技TLT113/TL3562-MiniEVM开发板测评作品合集 产品介绍: 龙科技 TLT113 - MiniEVM基于全志科技 T113 - I,采用双核 ARM Cortex - A7
    发表于 09-02 11:25

    SOA架构开发小助手PAVELINK.SOA-Converter 2.1.2新版本发布

    为提升汽车SOA架构设计开发效率,优化用户体验,我们对PAVELINK.SOA-Converter进行了全新升级。本次2.1.2新版本升级,聚焦于提升软件性能、扩展功能特性及增强用户交互体验。
    的头像 发表于 04-09 10:37 1250次阅读
    SOA<b class='flag-5'>架构</b><b class='flag-5'>开发</b>小助手PAVELINK.SOA-Converter 2.1.2新版本发布

    宝马发布全新一代智能电子电气架构

    "超级大脑"赋能宝马新世代车型智能驾驶乐趣 全新一代电子电气架构搭载新世代车型,覆盖全动力系统和全细分车型 全新一代电子电气架构集成算力提升20倍,支持AI用户体验和场景
    的头像 发表于 03-13 15:42 548次阅读

    三星1c nm DRAM开发良率里程碑延期

    据韩媒MoneyToday报道,三星电子已将其1c nm(1-cyano nanometer)DRAM内存开发的良率里程碑时间从原定的2024年底推迟至2025年6月。这一变动可能对三星在HBM4
    的头像 发表于 01-22 14:27 1032次阅读