0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何设计MOS管栅极驱动电阻

fcsde-sh 来源:未知 作者:胡薇 2018-11-05 09:46 次阅读

MOS管的驱动对其工作效果起着决定性的作用。设计师既要考虑减少开关损耗,又要求驱动波形较好即振荡小、过冲小、EMI小。这两方面往往是互相矛盾的,需要寻求一个平衡点,即驱动电路的优化设计。驱动电路的优化设计包含两部分内容:一是最优的驱动电流、电压的波形;二是最优的驱动电压、电流的大小。在进行驱动电路优化设计之前,必须先清楚MOS管的模型、MOS管的开关过程、MOS管的栅极电荷以及MOS管的输入输出电容、跨接电容、等效电容等参数对驱动的影响。

MOS管的模型

MOS管的等效电路模型及寄生参数如图1所示。图1中各部分的物理意义为:

(1)LG和LG代表封装端到实际的栅极线路的电感和电阻

(2)C1代表从栅极到源端N+间的电容,它的值是由结构所固定的。

(3)C2+C4代表从栅极到源极P区间的电容。C2是电介质电容,共值是固定的。而C4是由源极到漏极的耗尽区的大小决定,并随栅极电压的大小而改变。当栅极电压从0升到开启电压UGS(th)时,C4使整个栅源电容增加10%~15%。

(4)C3+C5是由一个固定大小的电介质电容和一个可变电容构成,当漏极电压改变极性时,其可变电容值变得相当大。

(5)C6是随漏极电压变换的漏源电容。

MOS管输入电容(Ciss)、跨接电容(Crss)、输出电容(Coss)和栅源电容、栅漏电容、漏源电容间的关系如下:

MOS管的开通过程

开关管的开关模式电路如图2所示,二极管可是外接的或MOS管固有的。开关管在开通时的二极管电压、电流波形如图3所示。在图3的阶段1开关管关断,开关电流为零,此时二极管电流和电感电流相等;在阶段2开关导通,开关电流上升,同时二极管电流下降。开关电流上升的斜率和二极管电流下降的斜率的绝对值相同,符号相反;在阶段3开关电流继续上升,二极管电流继续下降,并且二极管电流符号改变,由正转到负;在阶段4,二极管从负的反向最大电流IRRM开始减小,它们斜率的绝对值相等;在阶段5开关管完全开通,二极管的反向恢复完成,开关管电流等于电感电流。

图4是存储电荷高或低的两种二极管电流、电压波形。从图中可以看出存储电荷少时,反向电压的斜率大,并且会产生有害的振动。而前置电流低则存储电荷少,即在空载或轻载时是最坏条件。所以进行优化驱动电路设计时应着重考虑前置电流低的情况,即空载或轻载的情况,应使这时二极管产生的振动在可接受范围内。

栅极电荷QG和驱动效果的关系

栅极电荷QG是使栅极电压从0升到10V所需的栅极电荷,它可以表示为驱动电流值与开通时间之积或栅极电容值与栅极电压之积。现在大部分MOS管的栅极电荷QG值从几十纳库仑到一、两百纳库仑。

栅极电荷QG包含了两个部分:栅极到源极电荷QGS;栅极到漏极电荷QGD—即“Miller”电荷。QGS是使栅极电压从0升到门限值(约3V)所需电荷;QGD是漏极电压下降时克服“Miller”效应所需电荷,这存在于UGS曲线比较平坦的第二段(如图5所示),此时栅极电压不变、栅极电荷积聚而漏极电压急聚下降,也就是在这时候需要驱动尖峰电流限制,这由芯片内部完成或外接电阻完成。实际的QG还可以略大,以减小等效RON,但是太大也无益,所以10V到12V的驱动电压是比较合理的。这还包含一个重要的事实:需要一个高的尖峰电流以减小MOS管损耗和转换时间。

重要是的对于IC来说,MOS管的平均电容负荷并不是MOS管的输入电容Ciss,而是等效输入电容Ceff(Ceff=QG/UGS),即整个0

漏极电流在QG波形的QGD阶段出现,该段漏极电压依然很高,MOS管的损耗该段最大,并随UDS的减小而减小。QGD的大部分用来减小UDS从关断电压到UGS(th)产生的“Miller”效应。QG波形第三段的等效负载电容是:

优化栅极驱动设计

在大多数的开关功率应用电路中,当栅极被驱动,开关导通时漏极电流上升的速度是漏极电压下降速度的几倍,这将造成功率损耗增加。为了解决问题可以增加栅极驱动电流,但增加栅极驱动上升斜率又将带来过冲、振荡、EMI等问题。优化栅极驱动设计,正是在互相矛盾的要求中寻求一个平衡点,而这个平衡点就是开关导通时漏极电流上升的速度和漏极电压下降速度相等这样一种波形,理想的驱动波形如图6所示。

图6的UGS波形包括了这样几部分:UGS第一段是快速上升到门限电压;UGS第二段是比较缓的上升速度以减慢漏极电流的上升速度,但此时的UGS也必须满足所需的漏极电流值;UGS第四段快速上升使漏极电压快速下降;UGS第五段是充电到最后的值。当然,要得到完全一样的驱动波形是很困难的,但是可以得到一个大概的驱动电流波形,其上升时间等于理想的漏极电压下降时间或漏极电流上升的时间,并且具有足够的尖峰值来充电开关期间的较大等效电容。该栅极尖峰电流IP的计算是:电荷必须完全满足开关时期的寄生电容所需。

6 应用实例

在笔者设计的48V50A电路中采用双晶体管正激式变换电路,其开关管采用IXFH24N50,其参数为:

根据如前所述,驱动电压、电流的理想波形不应该是一条直线,而应该是如图6所示的波形。实验波形见图7。

7 结论

本文详细介绍了MOS管的电路模型、开关过程、输入输出电容、等效电容、电荷存储等对MOS管驱动波形的影响,及根据这些参数对驱动波形的影响进行的驱动波形的优化设计实例,取得了较好的实际效果。

影响MOSFET开关速度除了其本身固有Tr,Tf外,还有一个重要的参数:Qg (栅极总静电荷容量).该参数与栅极驱动电路的输出内阻共同构成了一个时间参数,影响着MOSFET的性能(你主板的MOSFET的栅极驱动电路就集成在IRU3055这块PWM控制芯片内); r6 @0 k" S/ l3 }4 u, r/ W

厂家给出的Tr,Tf值,是在栅极驱动内阻小到可以忽略的情况下测出的,实际应用中就不一样了,特别是栅极驱动集成在PWM芯片中的电路,从PWM到MOSFET栅极的布线的宽度,长度,都会深刻影响MOSFET的性能.如果PWM的输出内阻本来就不低,加上MOS管的Qg又大,那么不论其Tr,Tf如何优秀,都可能会大大增加上升和下降的时间

偶认为,BUCK同步变换器中,高侧MOS管的Qg比RDS等其他参数更重要,另外,栅极驱动内阻与Qg的配合也很重要,一定 程度上就是由它的充电时间决定高侧MOSFET的开关速度和损耗..

看从哪个角度出发。电荷泻放慢,说明时间常数大。时间常数是Ciss与Rgs的乘积。栅源极绝缘电阻大,说明制造工艺控制较好,材料、芯片和管壳封装的表面杂质少,漏电少。时间常数大,栅源极等效输入电容也大。栅源极等效输入电容,与管芯尺寸成正比并与管芯设计有关。通常,管芯尺寸大,Ron(导通电阻)小、跨导(增益)大。栅源极等效电容大,会增加开关时间、降低开关性能、降低工作速度、增加功率损耗。Ciss与电荷注入率成正比,可能还与外加电压有关并具有非线性等。以上,均是在相同条件下的对比。从应用角度出发,同等价格,多数设计希望选用3个等效电容(包括Ciss)小的器件。Ciss=Cgd+Cgs,充放电时间上也有先后,先是Cgs充满,然后是Cgd.。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • MOS管
    +关注

    关注

    106

    文章

    2212

    浏览量

    64343
  • 栅极驱动
    +关注

    关注

    7

    文章

    163

    浏览量

    22950
  • 张飞电子
    +关注

    关注

    52

    文章

    175

    浏览量

    12319

原文标题:MOS管栅极驱动电阻如何设计?

文章出处:【微信号:fcsde-sh,微信公众号:fcsde-sh】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    MOS管的栅极开通驱动电阻

    驱动MOS管时,我们希望给到MOS栅极是标准的电压方波波形,但是在实际情况下,我们在测得的Ugs波形往往是带有振荡的。
    的头像 发表于 06-25 14:26 2359次阅读
    <b class='flag-5'>MOS</b>管的<b class='flag-5'>栅极</b>开通<b class='flag-5'>驱动</b><b class='flag-5'>电阻</b>

    MOS栅极电阻的问题

    由于MOS栅极寄生电容以及寄生电感的存在使得MOS驱动
    发表于 05-24 15:28

    请问MOS栅极电阻如何选择?

    这个是一个升压电路的部分电路,6脚PWM输出控制N-MOS,我仿真发现不同的栅极电阻R6,PWM经过R6后,波形失真很严重,请问这个R6是如何影响到后级波形,图中灰色的代表PWM输出,黄色代表经过R6后的
    发表于 08-11 10:24

    MOS栅极电流怎么估算

    吗,为什么?2、导通之后,三极基极和MOS栅极的电流几乎一样,而且是pf级别的,非常小。所以具体过程是不是刚开始MOS
    发表于 04-27 12:03

    栅极电阻的作用是什么?

    关于mos驱动知识点不看肯定后悔栅极电阻的作用是什么?
    发表于 09-18 09:17

    怎样去计算MOS栅极驱动电流呢

    怎样去计算MOS栅极驱动电流呢?如何对MOS驱动
    发表于 09-28 07:36

    mos是否可以省去栅极电阻

    老规矩先放结论:与反向并联的二极一同构成硬件死区电路形如:驱动电路电压源为mos结电容充电时经过栅极电阻
    发表于 11-16 08:27

    MOS栅极驱动电流太大,有什么不利影响?

    大功率电源的PFC电路中,根据MOS的Qg和导通时间计算栅极驱动电流约5A。按照一般的说法,如果驱动电流设计的太大,会引起电压过冲和振荡,
    发表于 05-05 23:01

    为什么要在mos栅极前面放一个电阻呢?

    极性三极,它是电流控制器件。它的基极串联电阻是为了了限制基极电流的大小,否则对于驱动信号源来说,三极的基极对地之间就等效成一个二极,会
    发表于 03-10 15:06

    MOS为什么连栅极都会被击穿呢?

    阈值电压,可以在栅极接一个到地的电阻。但是这个电阻又不能太小,否则会在开关低边MOS的时候,电流被分流很大一部分。尤其是在
    发表于 03-15 16:55

    MOS栅极电阻选择

    文章介绍了MOS栅极电阻会影响开通和关断时的损耗,应该选用多大阻值的呢?
    发表于 05-06 16:57 37次下载

    基于MC34063的大电流负电源设计

    采用MC34063设计带电流扩充的负电源电路,功率MOS管NTB2506作外接开关管,通过调节功率MOS管的栅极驱动电阻和栅-源之间的
    发表于 12-08 08:42 8502次阅读
    基于MC34063的大电流负电源设计

    MOS栅极驱动电阻如何优化设计

    MOS管的驱动对其工作效果起着决定性的作用。设计师既要考虑减少开关损耗,又要求驱动波形较好即振荡小、过冲小、EMI小。这两方面往往是互相矛盾的,需要寻求一个平衡点,即驱动电路的优化设计
    的头像 发表于 03-12 19:08 3.3w次阅读
    <b class='flag-5'>MOS</b>管<b class='flag-5'>栅极</b><b class='flag-5'>驱动</b><b class='flag-5'>电阻</b>如何优化设计

    MOS管为什么需要栅极电阻

    MOS管也可以没有栅极电阻的情况下工作,但添加一个栅极电阻可以防止一些潜在的问题。一般为1000 Ω就可以。
    发表于 07-29 16:18 4231次阅读

    MOS栅极电阻阻值作用

    1、如果没有栅极电阻,或者电阻阻值太小   MOS导通速度过快,高压情况下容易击穿周围的器件。     2、栅极
    的头像 发表于 11-04 13:37 5326次阅读