AD9576:高性能双PLL异步时钟发生器的深度解析
在电子设计领域,时钟发生器是确保系统稳定运行的关键组件。AD9576作为一款双PLL、异步时钟发生器,凭借其卓越的性能和丰富的功能,在众多应用场景中展现出强大的优势。本文将深入剖析AD9576的各项特性、工作原理及应用要点,为电子工程师们提供全面的参考。
文件下载:AD9576.pdf
一、AD9576概述
AD9576是一款2.5V或3.3V单电源、引脚可编程、上电就绪的双通道时钟发生器,可通过串行端口接口(SPI)进行完全配置。它包含一个高性能的分数N PLL(PLL0)和一个通用的整数N PLL(PLL1),能够为整个系统提供稳定的异步时钟源。
1.1 主要特性
- 低相位噪声:集成低相位噪声VCO,PLL0的VCO范围为2375 MHz至2725 MHz,PLL1的VCO范围为750 MHz至825 MHz,有效降低系统的相位噪声。
- 灵活的输入输出配置:支持2个差分、XTAL或单端参考输入,具备参考监控功能和自动冗余XTAL切换能力。提供多达11个输出通道,支持多种输出驱动格式,如HSTL、LVDS、HCSL、1.8V CMOS、2.5V/3.3V CMOS等。
- 低抖动性能:典型RMS抖动在整数N转换时小于0.3 ps(12 kHz至20 MHz),分数N转换时小于0.5 ps(12 kHz至20 MHz),满足高速、高精度系统的需求。
- 预设频率转换:通过引脚绑带(PPRx)可实现预设频率转换,支持多种输入参考频率下的不同输出频率配置。
二、技术细节剖析
2.1 参考输入
AD9576的参考输入电路具有三种工作模式:单端输入、全差分输入或外部晶体输入。用户可通过PPR0引脚的扫描状态或寄存器0x080和0x081来选择和控制REF0、REF1和REF2输入接收器的工作模式。
- 单端CMOS缓冲模式:将2.5V或3.3V时钟源直接连接到正参考输入引脚,负输入引脚需连接0.1μF电容到地。
- 差分模式:将差分时钟驱动器连接到两个参考输入引脚,内部自偏置允许交流耦合。
- 外部晶体模式:将基模AT切割晶体连接在两个参考输入引脚之间,由内部维持放大器供电。
2.2 参考监控
参考监控功能可实时验证PLL0活动参考(REF0或REF1)的频率准确性。启用后,以REF2作为频率参考,将测量的PLL0活动输入参考的频率误差与用户可编程的频率误差阈值进行比较,并通过参考状态位和REF_STATUS引脚报告结果。
2.3 参考切换
AD9576支持手动切换和单次自动XTAL冗余切换。自动XTAL冗余切换模式需满足特定条件,如REF0/REF1为外部晶体输入、参考监控功能启用、REF_SEL引脚保持静态逻辑状态。切换过程中,可启用平滑切换功能,以确保输出时钟的频率和相位干扰最小。
2.4 PLL0和PLL1
- PLL0:是一个分数N PLL,可工作在整数模式。它由参考频率预分频器、PFD、电荷泵、环路滤波器、VCO、反馈分频器和可选的三阶Σ - Δ调制器组成。支持三种不同的环路配置,可根据需求灵活选择。
- PLL1:是一个完全集成的整数N PLL,由参考频率预分频器、PFD、电荷泵、内部环路滤波器、VCO和反馈分频器组成。提供多达三个输出,可同时产生两种不同的输出频率。
2.5 输出分布
输出分布分为五个输出组,每个组有多个共享通道分频器的输出驱动器。通道分频器可独立编程,输入源可根据需求选择。输出驱动器的格式和电源控制也可独立配置,以满足不同的应用需求。
2.6 PPRx引脚
AD9576使用四个PPRx引脚来配置设备。内部电路扫描PPRx引脚的电阻端接情况,并相应地配置设备。每个PPRx引脚控制特定的功能或功能块,通过连接不同阻值的上拉或下拉电阻,可实现多种预设配置。
2.7 串行控制端口
AD9576的串行控制端口兼容SPI和I2C协议,可方便地与许多行业标准的微控制器和微处理器接口。通过该端口,用户可以读写AD9576的寄存器,实现对设备的配置和控制。
三、应用信息
3.1 接口设计
- CMOS时钟输出:设计点对点网络,尽量使驱动器在网络上只有一个接收器。通常需要在源端进行串联端接,以提供传输线匹配和减少电流瞬变。
- LVDS和HSTL时钟输出:采用差分输出驱动器,推荐使用特定的端接电路。
- HCSL时钟输出:使用差分开漏架构,需要外部端接电阻。对于快速开关能力导致的过冲和振铃问题,可使用小串联电阻进行缓解。
3.2 电源供应
AD9576需要2.5V ± 5%或3.3V ± 10%的电源供应。在PCB布局中,应遵循良好的工程实践,对电源进行适当的去耦,使用足够的电容和铁氧体磁珠,以确保电源的稳定性。
四、总结
AD9576作为一款高性能的双PLL异步时钟发生器,以其低相位噪声、灵活的输入输出配置、低抖动性能等优势,在以太网线卡、交换机、路由器、基带单元、SATA和PCI Express等应用中具有广泛的应用前景。电子工程师在设计过程中,可根据具体需求,充分利用AD9576的各项特性,实现系统的高性能和稳定性。同时,在实际应用中,还需注意参考输入、参考监控、参考切换、PLL配置、输出分布、PPRx引脚配置以及串行控制端口等方面的细节,以确保设备的正常运行。
你在使用AD9576的过程中遇到过哪些问题?或者对其某些特性有更深入的疑问吗?欢迎在评论区留言讨论。
-
pll
+关注
关注
6文章
988浏览量
138356 -
时钟发生器
+关注
关注
1文章
357浏览量
70160
发布评论请先 登录
AD9576:高性能双PLL异步时钟发生器的深度解析
评论