0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

LMK04821 超低抖动合成器和抖动清除器技术手册

科技绿洲 2025-09-14 11:07 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

LMK0482x 系列是业界性能最高的时钟调节器,支持 JEDEC JESD204B。

PLL2 的 14 个时钟输出可配置为使用器件和 SYSREF 时钟驱动 7 个 JESD204B 转换器或其他逻辑器件。SYSREF 可以使用直流和交流耦合提供。不仅限于JESD204B应用,14 个输出中的每一个都可以单独配置为传统时钟系统的高性能输出。

LMK0482x 系列具有高性能,加上在功率或性能之间权衡的能力、双 VCO、动态数字延迟、保持和无毛刺模拟延迟等功能,是提供灵活的高性能时钟树的理想选择。
*附件:lmk04821.pdf

特性

  • JEDEC JESD204B支持
  • 超低 RMS 抖动
    • 88 fs RMS 抖动(12 kHz 至 20 MHz)
    • 91 fs RMS 抖动(100 Hz 至 20 MHz)
    • 245.76 MHz时–162.5 dBc/Hz本底噪声
  • PLL2 提供多达 14 个差分器件时钟
    • 多达 7 个 SYSREF 时钟
    • 最大时钟输出频率 3.1 GHz
    • 来自 PLL2 的 LVPECL、LVDS、HSDS、LCPECL 可编程输出
  • PLL1 多达 1 个缓冲 VCXO/晶体输出
    • LVPECL、LVDS、2xLVCMOS 可编程
  • 双环路PLLatinum™ PLL架构
  • PLL1
    • 多达 3 个冗余输入时钟
      • 自动和手动切换模式
      • 无中断开关和LOS
    • 集成低噪声晶体振荡器电路
    • 输入时钟丢失时的保持模式
  • PLL2
    • 归一化 [1 Hz] PLL 本底噪声为
      –227 dBc/Hz
    • 相位检测器速率高达 155 MHz
    • OSCin 倍频器
    • 两个集成低噪声VCO
  • 50% 占空比输出分频,1 至 32
    (偶数和奇数)
  • 精密数字延迟,动态可调
  • 25 ps 步进模拟延迟
  • 多模:双 PLL、单 PLL 和时钟分配
  • 工业温度范围:–40 至 85°C
  • 支持 105°C PCB 温度(在导热垫处测量)
  • 3.15V 至 3.45V 工作电压
  • 封装:64引脚QFN(9.0 mm × 9.0 mm × 0.8 mm)

参数

image.png

1. 产品概述
LMK04821/LMK04826/LMK04828是德州仪器(TI)推出的高性能双锁相环(PLL)时钟调节器,专为无线基础设施、数据转换器时钟、医疗/军事/航空航天等应用设计。核心特性包括:

  • 超低抖动性能‌:RMS抖动低至88 fs(12 kHz–20 MHz带宽)。
  • JESD204B支持‌:提供14路可配置差分时钟输出(7组设备时钟+7组SYSREF时钟),支持多通道同步。
  • 双PLL架构‌:
    • PLL1‌:支持3路冗余参考输入,集成VCXO/晶体振荡器电路,具备自动/手动切换和保持模式(Holdover)。
    • PLL2‌:集成双VCO(频率范围1.84–3.08 GHz),支持动态数字延迟和模拟延迟调整。
  • 灵活输出配置‌:支持LVDS、LVPECL、HSDS、LCPECL等多种格式,最高输出频率3.1 GHz。

2. 关键特性

  • 低噪声设计‌:噪声底低至-162.5 dBc/Hz(245.76 MHz)。
  • 高集成度‌:内置可编程环路滤波器、数字延迟模块(25 ps步进)及频率保持功能。
  • 工作条件‌:3.15–3.45 V供电,工业级温度范围(-40°C至85°C)。

3. 应用场景

4. 文档结构

  • 电气特性‌:详细列出各模块参数(如VCO调谐范围、相位噪声、功耗等)。
  • 功能描述‌:包括PLL工作原理、时钟分配路径及零延迟模式配置。
  • 寄存器配置‌:提供SPI编程指南及典型应用寄存器设置示例。

5. 设计支持

  • 工具推荐‌:PLLatinum Sim用于环路滤波器设计,TICS Pro生成寄存器配置。
  • 布局建议‌:强调电源去耦、信号隔离以优化噪声性能。

‌:具体型号差异(如LMK04821的VCO1分频器)需参考设备选型表。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 转换器
    +关注

    关注

    27

    文章

    9448

    浏览量

    156973
  • pll
    pll
    +关注

    关注

    6

    文章

    990

    浏览量

    138378
  • 逻辑器件
    +关注

    关注

    0

    文章

    108

    浏览量

    20772
  • 晶体振荡器
    +关注

    关注

    9

    文章

    752

    浏览量

    33425
  • 交流耦合
    +关注

    关注

    0

    文章

    44

    浏览量

    12640
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    能有效降低高速网络误码率的超低抖动时钟合成器

    为了应对日益紧缩的时钟抖动预算,麦瑞半导体(Micrel, Inc)已推出两个全新系列的ClockWorks超低抖动时钟合成器,能够满足这些精确计时要求。SM84xxxx标准时钟
    的头像 发表于 10-31 08:24 4865次阅读

    LMK04821遇到的问题求解

    LMK04821问题: 1、两级锁相环的分频输出波形占空比不是50%,基本为(n-1):1; 2、PLL1无法锁定; 3、PLL2在特定鉴相频率下能锁定; 4、拉SYNC管脚对齐device clock,不生效;
    发表于 11-11 06:52

    LMK04832-SP时钟抖动清除器

    SYSREF分频SYSREF时钟的25ps步进模拟延迟设备时钟和SYSREF的数字延迟和动态数字延迟PLL1的保持模式PLL1或PLL2的0延迟环境温度范围:–55°C至125°CLMK5C33216LMK04816LMK04808LMK04832-SPLMK04906LMK
    发表于 03-24 16:13

    超低抖动时钟合成器的设计挑战

    该应用笔记提出了超低抖动时钟合成器的一种设计思路,其目标是产生2GHz时钟时,边沿之间的抖动< 100fs。分析和仿真结果表明,要达到这一抖动
    发表于 04-21 23:14 1070次阅读
    <b class='flag-5'>超低</b><b class='flag-5'>抖动</b>时钟<b class='flag-5'>合成器</b>的设计挑战

    超低抖动时钟合成器的设计挑战

    摘要:该应用笔记提出了超低抖动时钟合成器的一种设计思路,其目标是产生2GHz时钟时,边沿之间的抖动< 100fs。分析和仿真结果表明,要达到这一抖动
    发表于 04-22 09:35 451次阅读
    <b class='flag-5'>超低</b><b class='flag-5'>抖动</b>时钟<b class='flag-5'>合成器</b>的设计挑战

    超低抖动时钟合成器的设计挑战

    摘要:该应用笔记提出了超低抖动时钟合成器的一种设计思路,其目标是产生2GHz时钟时,边沿之间的抖动< 100fs。分析和仿真结果表明,要达到这一抖动
    发表于 04-25 09:54 691次阅读
    <b class='flag-5'>超低</b><b class='flag-5'>抖动</b>时钟<b class='flag-5'>合成器</b>的设计挑战

    超低抖动时钟合成器的设计挑战

    摘要:该应用笔记提出了超低抖动时钟合成器的一种设计思路,其目标是产生2GHz时钟时,边沿之间的抖动< 100fs。分析和仿真结果表明,要达到这一抖动
    发表于 05-08 10:19 600次阅读
    <b class='flag-5'>超低</b><b class='flag-5'>抖动</b>时钟<b class='flag-5'>合成器</b>的设计挑战

    超低抖动时钟频率合成器的设计挑战

    本应用笔记介绍了超低抖动时钟频率合成器的设计思路。目标性能在2GHz时
    的头像 发表于 01-16 11:09 2415次阅读
    <b class='flag-5'>超低</b><b class='flag-5'>抖动</b>时钟频率<b class='flag-5'>合成器</b>的设计挑战

    LMK04714-Q1符合JESD204B/C标准的汽车级、超低噪声、双环路时钟抖动清除器数据表

    电子发烧友网站提供《LMK04714-Q1符合JESD204B/C标准的汽车级、超低噪声、双环路时钟抖动清除器数据表.pdf》资料免费下载
    发表于 08-20 10:37 0次下载
    <b class='flag-5'>LMK</b>04714-Q1符合JESD204B/C标准的汽车级、<b class='flag-5'>超低</b>噪声、双环路时钟<b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>数据表

    LMK04610 超低噪声和低功耗 JESD204B 兼容时钟抖动清除器技术手册

    LMK0461x 器件系列是业界性能最高、功耗最低的抖动清除器,支持 JESD204B。
    的头像 发表于 09-13 09:35 1320次阅读
    <b class='flag-5'>LMK</b>04610 <b class='flag-5'>超低</b>噪声和低功耗 JESD204B 兼容时钟<b class='flag-5'>抖动</b><b class='flag-5'>清除器</b><b class='flag-5'>技术</b><b class='flag-5'>手册</b>

    LMK5C33414A:高性能网络同步抖动清除器的深度剖析

    LMK5C33414A:高性能网络同步抖动清除器的深度剖析 在无线通信和基础设施应用领域,时钟同步和抖动控制至关重要。TI推出的
    的头像 发表于 02-06 15:40 493次阅读

    低噪声时钟抖动清除器LMK04610:技术拆解与应用设计

    低噪声时钟抖动清除器LMK04610:技术拆解与应用设计 在电子设备的世界里,时钟信号就如同心脏的跳动,稳定而精准的时钟对于各类系统的正常运行至关重要。今天,我们要深入探讨的就是一款在
    的头像 发表于 02-08 13:50 726次阅读

    LMK0482x系列时钟抖动清除器:高性能时钟解决方案解析

    LMK0482x系列时钟抖动清除器:高性能时钟解决方案解析 在电子设计领域,时钟信号的稳定性和低抖动对于系统性能至关重要。LMK0482x系
    的头像 发表于 02-09 10:15 221次阅读

    探索LMK04100系列时钟抖动清除器:特性、应用与设计要点

    探索LMK04100系列时钟抖动清除器:特性、应用与设计要点 引言 在电子设计领域,时钟信号的稳定性和低抖动特性对于众多应用至关重要。德州仪器(TI)的
    的头像 发表于 02-09 10:55 254次阅读

    LMK04000 系列低噪声时钟抖动清除器:功能、应用与设计指南

    LMK04000 系列低噪声时钟抖动清除器:功能、应用与设计指南 在电子设计领域,时钟抖动的控制至关重要,它直接影响着系统的性能和稳定性。TI 的
    的头像 发表于 02-09 11:50 344次阅读