概述
MAX9376是全差分、高速、LVDS/任何输入至LVPECL/LVDS双通道转换器,适用于高达2GHz的信号速率。一个通道是LVDS/任何输入至LVPECL转换器,另一个通道是LVDS/任何输入至LVDS转换器。MAX9376具有超低的传播延迟和高速度,因此非常适合各种高速网络路由和背板应用。
MAX9376可接受电源轨内最小幅度为100mV的任何差分输入信号。输入完全符合LVDS、LVPECL、HSTL和CML差分信号标准。LVPECL输出有足够的电流来驱动50Ω传输线。LVDS输出符合ANSI EIA/TIA-644 LVDS标准。
MAX9376采用10引脚 µMAX®封装,采用+3.3V单电源供电,工作温度范围为-40°C至+85°C。
数据表:*附件:MAX9376 LVDS 任意逻辑至LVPECL LVDS、双路电平转换器技术手册.pdf
应用
- 背板逻辑标准转换
- DLCs
- DSLAM背板
- 局域网(LAN)
- LVDS至LVPECL、LVPECL至LVDS
- 上/下变频器
- WANs
特性
- 支持2GHz开关频率
- 支持LVDS/LVPECL/任何输入
- 传播延迟:421ps(典型值)
- 脉冲偏斜:30ps(最大值)
- 随机抖动:2ps
RMS(最大值) - 差分输入最低100mV,确保符合交流规格
- 温度补偿LVPECL输出
- 电源工作范围:+3.0V至+3.6V
2kV ESD保护(人体模型)
引脚配置描述

典型操作特性
应用信息
LVPECL输出端端接
将MAX9376的LVPECL输出端以50Ω电阻端接到(V_{CC} - 2V ),或使用等效的戴维南端接方式。分别对OUT1和OUT2进行相同的端接,以降低输出失真。当从差分输出端引出单端信号时,请勿同时端接OUT1和OUT2。
确保输出电流不超过绝对最大额定值中的规定值。在所有工作条件下,都应遵守器件的总热限制。
LVDS输出端端接
MAX9376的LVDS输出为电流导向型器件,输出电压无需通过端接电阻来产生。终端电阻应与传输线的差分阻抗匹配。输出电压电平取决于端接电阻上的电压降。MAX9376针对点对点接口进行了优化,端接电阻值可在90Ω至132Ω之间变化,具体取决于传输介质的特性阻抗。
电源去耦
使用高频表面贴装陶瓷电容将 V_{CC} 旁路至地,电容值为0.1μF和0.01μF 。尽可能将电容放置在靠近器件引脚的位置,0.01μF的电容应离器件引脚最近。
走线
电路基板的走线布局对于保持高速差分信号的信号完整性至关重要。保持信号完整性可通过减少信号反射和偏斜,以及提高共模噪声抗扰度来实现。
信号反射是由50Ω特性阻抗的走线不连续造成的。通过缩短差分走线之间的距离、不使用尖锐转角或过孔来避免不连续情况。保持走线间距一致也能提高共模噪声抗扰度。通过使差分走线的电气长度匹配来减少信号偏斜。
-
转换器
+关注
关注
27文章
9373浏览量
155164 -
lvds
+关注
关注
2文章
1216浏览量
69152 -
LVPECL
+关注
关注
2文章
73浏览量
18687
发布评论请先 登录
LVPECL、VML、CML、LVDS 与LVDS之间的接口连接转换
MAX9376,pdf datasheet (LVDS/An
LVDS和CML与LVPECL的同种差分逻辑电平之间的互连教程
SN65LVELT23 3.3双通道差分LVPECL/LVDS缓冲器至LVTTL转换器数据表
MAX9152 800Mbps、LVDS/LVPECL至LVDS、2 x 2交叉点开关技术手册
MAX9375单LVDS/任意逻辑至LVPECL转换器技术手册
LVPECL 与 LVDS 及 PECL 与 LVDS 的互连技术解析

MAX9376 LVDS/任意逻辑至LVPECL/LVDS、双路电平转换器技术手册
评论