0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技硬件加速验证技术日即将来袭

新思科技 来源:新思科技 2025-05-08 10:09 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

AI、HPC、智能汽车高速迭代的驱动下,全球半导体行业正面临千亿门级芯片设计复杂度与上亿行代码级系统验证的双重压力。如何加快从芯片到系统的全面验证与实现,已成为定义下一代芯片创新的核心命题。

近期新思科技携手全球技术生态,正式推出新一代硬件加速验证(HAV)解决方案,助力开发者应对从AI/ML工作负载到多芯片架构高度复杂的验证挑战,同时显著加快产品上市时间。

千亿门芯片时代的验证挑战与破局之道

新思科技将于5月在成都、南京和杭州举办硬件加速验证技术日活动,汇聚全球技术专家,分享当前先进设计的前沿验证技术和新一代硬件加速验证解决方案,并成功案例分享和真实环境技术演示,与广大开发者共同探讨千亿门芯片时代下,在AI、HPC、智能汽车创新中遇到的验证挑战与破局之道,重构验证效率边界。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    336

    文章

    29977

    浏览量

    258243
  • 硬件
    +关注

    关注

    11

    文章

    3555

    浏览量

    68746
  • 新思科技
    +关注

    关注

    5

    文章

    923

    浏览量

    52639

原文标题:成都、南京、杭州开发者请注意!新思科技硬件加速验证技术日即将重磅登陆

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    2025开放原子园区行宁波站即将启幕

    当开源技术成为产业数字化转型的核心引擎,当宁波实体经济牵手开源生态,一场聚焦创新、精准对接、赋能跃升的行业盛会即将来袭
    的头像 发表于 12-04 09:58 157次阅读

    常用硬件加速的方法

    之前总结了一些常用硬件加速方法 1)面积换速度:也就是串转并运算,可以多个模块同时计算; 2)时间换空间:时序收敛下通过频率提高性能,虽然面积可能稍微加大点; 3)流水线操作:流水线以面积换性能,以
    发表于 10-29 06:20

    硬件加速模块的时钟设计

    硬件加速模块需要四个时钟,分别为clk_l , clk_r , clk_c , clk_n 。 clk_l : 整个硬件加速模块为了最大化的节约时间成本而采用了类似处理器的流水线设计,具体上将每一层
    发表于 10-23 07:28

    如何验证硬件加速是否真正提升了通信协议的安全性?

    验证硬件加速是否真正提升通信协议的安全性,需从 安全功能正确性、抗攻击能力增强、安全性能适配、合规一致性 等核心维度展开,结合实验室测试与真实场景验证,避免 “硬件参与即安全提升” 的
    的头像 发表于 08-27 10:16 817次阅读
    如何<b class='flag-5'>验证</b><b class='flag-5'>硬件加速</b>是否真正提升了通信协议的安全性?

    有哪些方法可以确保硬件加速与通信协议的兼容性?

      确保硬件加速与通信协议的兼容性,核心是从 硬件选型、协议标准匹配、软硬件接口适配、全场景测试验证 四个维度建立闭环,避免因硬件功能缺失、
    的头像 发表于 08-27 10:07 654次阅读

    如何利用硬件加速提升通信协议的安全性?

    产品实拍图 利用硬件加速提升通信协议安全性,核心是通过 专用硬件模块或可编程硬件 ,承接软件层面难以高效处理的安全关键操作(如加密解密、认证、密钥管理等),在提升性能的同时,通过硬件
    的头像 发表于 08-27 09:59 644次阅读
    如何利用<b class='flag-5'>硬件加速</b>提升通信协议的安全性?

    推动硬件辅助验证平台增长的关键因素

    硬件加速和基于FPGA的原型设计诞生于1980年代中期,开发者将当时初露头角的现场可编程门阵列(FPGA)率先应用于硅前设计的原型验证,由此催生了一种全新的验证工具,打破了软件仿真的主导局面。
    的头像 发表于 06-11 14:42 830次阅读
    推动<b class='flag-5'>硬件</b>辅助<b class='flag-5'>验证</b>平台增长的关键因素

    硬件辅助验证(HAV) 对软件验证的价值

    硬件辅助验证 (HAV) 有着悠久的历史,如今作为软件驱动验证的必备技术,再度受到关注。 RISC-V 可能是说明这一点的最好例子。HAV 能够执行多个周期的软件驱动
    的头像 发表于 05-13 18:21 1643次阅读

    思科技邀您相约DVCon China 2025

    主题演讲、技术分享和技术展台的方式,分享新思科技在AI驱动的验证技术创新、形式化验证
    的头像 发表于 04-09 17:52 964次阅读

    思科技推出全新HAPS-200原型验证系统和ZeBu仿真系统

    思科技近日宣布,全面升级其高性能硬件辅助验证(HAV)产品组合,推出全新一代HAPS-200原型验证系统和ZeBu仿真系统。
    的头像 发表于 04-03 14:22 1826次阅读
    新<b class='flag-5'>思科</b>技推出全新HAPS-200原型<b class='flag-5'>验证</b>系统和ZeBu仿真系统

    2025新思科技SNUG全球用户大会即将开幕

    全球半导体行业年度科技盛会——2025新思科技SNUG全球用户大会,即将于太平洋时间2025年3月19至20在美国圣克拉拉会议中心隆重举办。作为连续第35届SNUG全球大会,本次大会将围绕芯片和系统设计与全球开发者共同探索行业
    的头像 发表于 03-19 11:32 860次阅读

    思科技推出基于AMD芯片的新一代原型验证系统

    近日,新思科技宣布推出全新基于AMD Versal™ Premium VP1902自适应系统级芯片(SoC)的HAPS®原型验证系统,以此进一步升级其硬件辅助验证(HAV)产品组合。
    的头像 发表于 02-19 17:12 1153次阅读

    思科技推出全新硬件辅助验证产品组合

    思科技近日宣布,推出基于全新AMD Versal Premium VP1902自适应系统级芯片(SoC)的HAPS原型验证系统,全新升级其业界领先的硬件辅助验证(HAV)产品组合。
    的头像 发表于 02-18 17:30 1012次阅读

    思科技全新升级业界领先的硬件辅助验证产品组合,助力下一代半导体与设计创新

    和ZeBu®仿真系统,全新升级其业界领先的硬件辅助验证(HAV)产品组合。全新一代HAPS-200原型验证系统和ZeBu仿真系统提供了改善的运行性能、更快的编译时间和更高的调试效率。两者均基于全新的新
    发表于 02-18 16:00 472次阅读

    数据中心中的FPGA硬件加速

      再来看一篇FPGA的综述,我们都知道微软包括国内的云厂商其实都在数据中心的服务器中部署了FPGA,所以这篇论文就以数据中心的视角,来看下FPGA这个硬件加速器。 还是一样,想要论文原文的可以私信
    的头像 发表于 01-14 10:29 1202次阅读
    数据中心中的FPGA<b class='flag-5'>硬件加速</b>器