0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

AD9874低功耗中频数字化子系统技术手册

要长高 2025-04-28 17:22 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

概述
AD9874是一款通用中频子系统,可对带宽最高至270 kHz的低电平10至300 MHz中频输入信号进行数字处理。AD9874的信号链包括一个低噪声放大器、混频器、一个带通Σ-Δ型模数转换器以及一个具有可编程抽取系数的抽取滤波器。自动增益控制(AGC)电路提供12 dB的连续增益调整。

高动态范围和带通Σ-Δ型转换器内在的抗混叠功能,使该器件能处理比目标信号强度高达95 dB的阻塞信号。除串行外设接口端口外,辅助模块还包括时钟和LO频率合成器。

通过SPI端口可对AD9874的许多参数进行编程,因此该器件可针对特定应用进行优化。可编程参数包括:频率合成器分频比率、AGC衰减和上升/延迟时间、接收信号强度水平、抽取系数、输出数据格式、16 dB衰减器以及所选的偏置电流。LNA和混频器的偏置电流可以进一步降低,但电池供电应用的性能也会随之降低。
数据表:*附件:AD9874低功耗中频数字化子系统技术手册.pdf

应用

  • 多模式窄带无线电产品
    模拟/数字UHF/VHF FDMA接收机
    TETRA、APCO25、GSM/EDGE
  • 便携式和移动无线电产品
  • 基站应用
  • SATCOM终端

特性

  • 输入频率:10至300 MHz
  • 基带(I/Q)数字输出
  • 电源电压:2.7 V至3.6 V
  • 输出信号带宽:10至270 KHz
  • 单边带噪声系数(SSB NF):8 dB
  • 三阶交调截点(IIP3):+1 dBm(典型值,最大偏置)
  • 动态范围:95 dB(12 dB连续AGC范围使能时)
  • 中频输入:-18 dBm或-30 dBm(最大值,AGC禁用)
  • LO和时钟采样频率合成器
  • 可编程抽取系数、输出格式、AGC和频率合成器设置

框图
image.png

引脚配置描述
image.png

串行端口接口(SPI)

AD9874的串行端口具备三线制或四线制SPI功能,允许读/写访问所有用于配置器件内部参数的寄存器。默认的三线制串行通信端口包含一个时钟(PC)、一个主输出从输入(MOSI)和一个双向数据(DT)信号。引脚PC、PE、PD默认具有一个施密特触发器,其数字中心电压约为0.4 V至0.5 V(由VDDH2提供)。

四线制SPI接口可通过设置辅助寄存器(Reg. 0x019,第7位)启用,这样输出数据也会出现在DOUTB引脚。需要注意的是,在默认掉电状态下,DOUTB引脚处于低电平。对于需要设置SPI输出线以避免总线竞争的系统而言,这很有用。DOUTB引脚可通过设置辅助控制位中的第三位(Reg. 0x3B,第3位)进行三态控制,通过切换该位可访问共享SPI输出线。

一个8位指令头用于每次读/写SPI操作。只有写操作支持自动递增模式,允许对芯片上配置的单个写操作进行编程。该指令头如表II所示,包含一个读/写指示位、六位地址位,且不区分数据位。需要注意的是,数据位和指令位在地址位之后立即出现,且地址和数据均以最高有效位(MSB)在前的方式给出。

图1a展示了向SPI端口进行写操作的时序要求。在使能引脚(PE)信号变低后,数据(PD)与指令相关的部分在时钟(PC)的上升沿被锁存。要启动写操作,读/写位必须设置为低电平。发送完指定指令头后,在接下来八个时钟周期的上升沿,数据会移入数据引脚(PD)。PE保持低电平,直到操作完成并在第八个时钟周期结束时变高。如果在第八个时钟周期过去后,PE仍为低电平,则操作将再进行八个时钟周期。

如果设置了额外的八个时钟周期,目标地址会递增,另外八个数据位会再次移入。此时,应忽略当前字节的其余部分,通过这种隐式寻址模式可进行整个芯片的配置操作。已确定用于控制频率更新的寄存器,即那些与电源控制和AGC操作相关的寄存器,已被分配了相邻地址,以尽量减少多字节寄存器(最高有效字节为最低地址)更新时所需的时间,并且在写入最低有效字节时会进行更新。
image.png

图1b展示了SPI端口读操作的时序。尽管AD9874不需要读操作来实现正确操作,但在产品开发阶段或系统调试时,了解回读数据非常有用。注意,回读使能位(Register 0x3A,第3位)必须置位才能进行读操作,且必须在使能引脚(PE)信号变低之前设置,数据(PD)与指令相关的部分在时钟(PC)的上升沿被锁存。如果读/写指示位为高电平,则会进行读操作。发送完指令头后,目标地址寄存器中的八个数据位会在接下来八个时钟周期的下降沿出现在数据引脚(PD)上。如果启用了四线制SPI接口,八个数据位也会出现在DOUTB引脚上,其与最后一位数据的关系与出现在PD引脚上的情况相同。在最后一位数据移出后,用户应在读操作完成后将PE拉高,使其恢复到正常的非选通输入状态。

由于自动递增模式不支持读操作,因此每个寄存器读操作都需要指令头。在读操作完成且PE拉高之前,下一个读操作无法启动。

image.png

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 增益
    +关注

    关注

    3

    文章

    459

    浏览量

    37751
  • 子系统
    +关注

    关注

    0

    文章

    115

    浏览量

    13305
  • 中频
    +关注

    关注

    0

    文章

    52

    浏览量

    22612
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    中频数字化基带硬件电路设计

    基于FPGA 的中频信号处理通用硬件平台,该硬件平台主要包括A/D、FPGA 最小系统、接口电路、电源转换电路等,硬件电路主要功能是将遥控中频模拟信号功率调整,然后数字化处理,送FPG
    发表于 08-13 07:18

    请教一下中频数字处理的核心器件 AD6644设计技巧

    随着高速A/D转换技术和DSP技术的发展,中频数字处理技术亦得到发展。中频数字处理技术是提高现代
    发表于 04-14 07:05

    怎么实现中频数字化接收机系统的设计?

    请问怎么实现中频数字化接收机系统的设计?
    发表于 04-22 06:07

    怎么实现基于AD6623的多路中频数字化直扩通信系统的设计?

    怎么实现基于AD6623的多路中频数字化直扩通信系统的设计?
    发表于 05-28 06:58

    AD9874,pdf datasheet (IF Digit

    The AD9874 is a general-purpose IF subsystem that digitizes alow level 10 MHz to 300 MHz IF input
    发表于 09-10 15:47 12次下载

    基于AD6623的多路中频数字化直扩通信系统的设计与实现

    利用码分多址扩频理论,给出了一种基于软件无线电的多路中频数字化直接序列扩频通信系统的设计方案,并采用可编程数字器件AD6623等予以实现。实验结果表明,该实现方法达到
    发表于 07-19 16:11 16次下载

    发射机中频数字化的设计与实现

    摘要:设计了一种发射机中频数字化方案.该方案的显著特点是:调制方式、调制速率、中频频率皆可编程设置.鉴于美国Intersil公司推出的HSP50415数字上变频可编程超大规模集成芯片的参考资料过于简单的问题,介绍了Intersi
    发表于 02-27 14:37 50次下载

    基于软件无线电的短波通信中频数字化

    详细介绍了一种短波电台中频数字化平台的硬件设计。该平台基于软件无线电思想,充分利用了电台的射频前端,在二中频处进行低通采样,通过精心设计的数字信道和专用芯片进行数
    发表于 09-14 13:55 2315次阅读
    基于软件无线电的短波通信<b class='flag-5'>中频数字化</b>

    中频数字化正交解调结构介绍

    传统的中频数字化正交解调系统中芯片选择的限制及成本的大幅上升。为此提出了一种新的中频数字化 正交解调 系统结构,在保留高速A/D的高数据率输出的同时,大幅降低现场可编程
    发表于 10-08 11:09 5647次阅读
    <b class='flag-5'>中频数字化</b>正交解调结构介绍

    AD6644做中频数字处理模块及接口的设计

    AD6644是Analog Devices公司推出的新型ADC器件,具有精度高、转换速度快等特点,是当前用于中频数字处理的优选器件。阐述了基于AD6644的数字接收系统的组成,并详尽说明了中频
    的头像 发表于 09-04 09:51 6121次阅读

    AD9874 低功耗中频数字化子系统

    电子发烧友网为你提供ADI(ti)AD9874相关产品参数、数据手册,更有AD9874的引脚图、接线图、封装手册、中文资料、英文资料,AD9874
    发表于 02-22 15:06
    <b class='flag-5'>AD9874</b> <b class='flag-5'>低功耗</b><b class='flag-5'>中频数字化子系统</b>

    AD9864 中频数字化子系统

    电子发烧友网为你提供ADI(ti)AD9864相关产品参数、数据手册,更有AD9864的引脚图、接线图、封装手册、中文资料、英文资料,AD9864真值表,AD9864管脚等资料,希望可以帮助到广大的电子工程师们。
    发表于 02-22 15:04
    AD9864 <b class='flag-5'>中频数字化子系统</b>

    AD9864:IF数字化子系统数据表

    AD9864:IF数字化子系统数据表
    发表于 04-18 19:29 12次下载
    AD9864:IF<b class='flag-5'>数字化子系统</b>数据表

    AD9874:IF数字化子系统数据表

    AD9874:IF数字化子系统数据表
    发表于 04-19 10:28 6次下载
    <b class='flag-5'>AD9874</b>:IF<b class='flag-5'>数字化子系统</b>数据表

    AD9864中频数字化子系统技术手册

    AD9864是一款通用中频子系统,可对信号带宽范围为6.8 kHz至270 kHz的低电平10 MHz至300 MHz中频输入进行数字化处理。AD9864的信号链包括一个低噪声放大器(
    的头像 发表于 04-28 15:08 1044次阅读
    AD9864<b class='flag-5'>中频数字化子系统</b><b class='flag-5'>技术</b><b class='flag-5'>手册</b>