0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

杂散来源是什么_是DDS/DAC还是其他器件?

作者:工程师陈翠 2018-07-10 06:50 次阅读

简介

直接数据频率合成器(DDS)因能产生频率捷变且残留相位噪声性能卓越而著称。另外,多数用户都很清楚DDS输出频谱中存在的杂散噪声,比如相位截断杂散以及与相位-幅度转换过程相关的杂散等。此类杂散是实际DDS设计中的有限相位和幅度分辨率造成的结果。

其他杂散源与集成DAC相关——DAC的采样输出产生基波和相关谐波的镜像频率。另外,因DAC非理想的开关属性可能导致低阶谐波的功率水平升高。最后一种杂散源是在系统时钟频率的基波与任何内部分谐波时钟(例如,ADI直接数字频率合成器提供的SYNC_CLK)之间产生的混频产物。

上述杂散噪声的全部已知来源都可根据相对于DDS/DAC输出处基波信号的频率偏移进行预测。本应用笔记旨在帮助用户确定DDS输出信号频谱中的杂散源。如果通过改变DDS频率调谐字使杂散与DDS/DAC相关,则并不难确定杂散源。这是因为改变调谐字时,上述所有杂散噪声的频率偏移均随基波变化。

例如,24 MHz基波有一个72 MHz的三阶谐波。如果DDS系统时钟为100 MHz,则三阶谐波与系统时钟的产物会折回到至28 MHz,与基波仅偏移4 MHz。如果基波增加10 KHz至24.010 MHz,则新的后叠积将偏移基波3.97MHz,这是可以提前预测的。

如果无论频率调谐字如何变化,杂散相对基波的频率偏移均保持不变,则DDS/DAC不是杂散源。相反,如果杂散相对基波的频率偏移随DDS调谐改变而变化,则DDS/DAC很可能是杂散源。通过确保频率调谐字变化包括频率调谐字的截断部分和未截断部分,可为发现杂散源带来方便。截断部分一般为调谐字的14位至19位(MSB)。

当DDS频率调谐字发生变化时,相对基波(载波)的频率偏移不发生改变的杂散一般分为两类:该杂散要么以某种方式耦合至DDS电源,要么是驱动DDS的参考时钟源上的一个元件。

注意,如果DDS的内部参考时钟乘法器(PLL)被启用,则DDS输出同样存在相对于基波的固定边带杂散,其频率偏移等于参考时钟频率。

参考时钟源杂散

图1所示为DDS的500 MHz参考时钟,由一个100 KHz音实现10%的AM调制。该参考时钟源是一款Rohde andSchwartz具有调制功能的SMA信号发生器。图1中的灰色线为无调制条件下的参考时钟。图2中,同一100 KHz音以完全相同的频率偏移传输到DDS/DAC输出,不受调谐字频率影响。图2中的频率调谐字表现出四个相互叠加的不同DDS载波。注意,在全部四个载波改变时,参考时钟杂散的频率偏移保持不变;但该杂散的幅度以20 log(x)为单位发生变化,其中,x为参考时钟频率与DDS载波频率之比。

杂散来源是什么_是DDS/DAC还是其他器件?

图1. DDS的500 MHz参考时钟(由一个100 kHz音(蓝色线)实现10%的AM调制)

杂散来源是什么_是DDS/DAC还是其他器件?

图2. 四个DDS输出载波表现出100 kHz杂散产生的效应,该杂散对DDS的参考时钟(500 MHz)进行AM调制

杂散来源是什么_是DDS/DAC还是其他器件?

图3. 四个DDS输出载波表现出150 kHz杂散产生的效应,该杂散对DDS的电源进行AM调制

杂散来源是什么_是DDS/DAC还是其他器件?

图4. 150 kHz音(16 mV p-p)通过一个函数发生器施加于DDS电源之

开关电源杂散

图3和图4展示了DDS电源上的杂散(如开关电源)与DDS输出之间的关系。注意,如前所述,在相对于相同的载波变化时,它们也保持相同的固定频率偏移。图4为DDS电源的实际时域,其中,一个150 kHz调制音施加于DDS电源之上,以仿真电源开关杂散。

DDS参考时钟或电源(一般为AVDD)上的杂散会对DDS输出产生一定的影响。结果,当载波变化时,以载波为中心的边带将保持不变。因此,调谐字发生变化时,如果在DAC/DDS输出中观察到固定杂散,则应检查参考时钟源和DDS电源中是否存在杂散。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 频率合成器
    +关注

    关注

    5

    文章

    199

    浏览量

    32156
  • dac
    dac
    +关注

    关注

    43

    文章

    1973

    浏览量

    189527
收藏 人收藏

    评论

    相关推荐

    如何判定杂散来源

    DDS设计中的有限相位和幅度分辨率造成的结果。其他杂散源与集成DAC相关——DAC的采样输出产生基波和相关谐波的镜像频率。另外,因DAC非理
    的头像 发表于 09-04 16:29 419次阅读
    如何判定杂<b class='flag-5'>散来源</b>?

    散问题如何解决?

    恼人的散问题怎么破?散来源如何确定?...请参考本帖中列举的相关实战问题!在此版主将整理发布有关散的一问一答专题帖,将理论联系到实际应用总结出可行方案!当然鼓励跟帖向大家分享你的
    发表于 04-27 15:58

    DDS芯片选型,请问DDS专用芯片与基于FPGA的DDS的区别是什么?

    DDS专用芯片与基于FPGA的DDS的区别什么地方,优势在哪?关于DDS选型,DAC的位数影响DDS的什么性能,怎么选择合适
    发表于 08-06 09:13

    确定散来源的方法

    DDS设计中的有限相位和幅度分辨率造成的结果。 其他散源与集成DAC相关——DAC的采样输出产生基波和相关谐波的镜像频率。另外,因
    发表于 08-27 11:34

    怎么确定散来源

    过程相关的散等。此类散是实际DDS设计中的有限相位和幅度分辨率造成的结果。其他散源与集成DAC
    发表于 11-01 11:24

    散相关问题解答

    恼人的散问题怎么破?散来源如何确定?...请参考本帖中列举的相关实战问题!在此版主将整理发布有关散的一问一答专题帖,将理论联系到实际应用总结出可行方案!包括AD9914、HMC8
    发表于 01-16 12:27

    改进型DDS驱动PLL的原理及测试结果

    (2)  DDS信号输出后使用窄带电调滤波器,使频谱更加纯净。为了获得高指标的相位噪声和散指标,尽量减少PLL的倍频次数,因此尽可能地采用高频率输出的fdds直接鉴相。鉴相器属于敏感器件,fdds
    发表于 12-03 16:06

    如何抑制DDS输出信号中散问题?

    DDS的工作原理是什么?如何抑制DDS输出信号中散问题?
    发表于 05-26 07:15

    为什么AD9164工作在5GHz参考频率时, 输出频谱中有1250MHz和2500MHz的散是为什么?

    你好,我使用AD9164评估板时,使用参考时钟为5GHz,在输出频率设置为1254MHz时,发现输出频谱中有1250MHz和2500MHz的散,请问这是DAC内部产生的吗?另外在AD9164器件
    发表于 12-01 12:31

    如何确定DDS输出信号频谱中的散源

    DDS设计中的有限相位和幅度分辨率造成的结果。 其他散源与集成DAC相关——DAC的采样输出产生基波和相关谐波的镜像频率。另外,因
    发表于 12-15 07:38

    基于DAC芯片的DDS,频率通过按键可调

    基于DAC芯片的DDS,频率通过按键可调,有兴趣的同学可以下载学习
    发表于 04-27 15:51 19次下载

    AN-927: 确定杂散来源DDS/DAC还是其他器件(例如开关电源)[中文版]

    AN-927: 确定杂散来源DDS/DAC还是其他器件(例如开关电源)[中文版]
    发表于 03-20 12:19 0次下载
    AN-927: 确定杂<b class='flag-5'>散来源</b>是<b class='flag-5'>DDS</b>/<b class='flag-5'>DAC</b><b class='flag-5'>还是</b><b class='flag-5'>其他</b><b class='flag-5'>器件</b>(例如开关电源)[中文版]

    确定杂散来源DDS/DAC还是其他器件(例如开关电源)资料下载

    电子发烧友网为你提供确定杂散来源DDS/DAC还是其他器件(例如开关电源)资料下载的电子资料下
    发表于 04-29 08:41 4次下载
    确定杂<b class='flag-5'>散来源</b>是<b class='flag-5'>DDS</b>/<b class='flag-5'>DAC</b><b class='flag-5'>还是</b><b class='flag-5'>其他</b><b class='flag-5'>器件</b>(例如开关电源)资料下载

    基于FPGA和DAC设计的dds发生器

    基于FPGA和DAC设计的dds发生器(普德新星电源技术有限公司的LoGo)-该文档为基于FPGA和DAC设计的dds发生器总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的
    发表于 09-16 12:09 40次下载
    基于FPGA和<b class='flag-5'>DAC</b>设计的<b class='flag-5'>dds</b>发生器

    如何判定杂散来源

    DDS设计中的 有限相位和幅度分辨率造成的结果。 其他杂散源与集成DAC相关——DAC的采样输出产生基波和相关谐波的镜像频率。另外,因DAC
    的头像 发表于 08-21 18:20 364次阅读
    如何判定杂<b class='flag-5'>散来源</b>?