0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

没开玩笑!高速信号不能参考电源网络这条规则,其实很难做到

edadoc 来源:edadoc 作者:edadoc 2024-05-28 14:44 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

高速先生成员--黄刚

看到这篇文章的题目,我相信大家心里都呈现出了这么一个场景:高速信号线在L20层,我只要把L19和L21层都铺上完整的地平面,这不就满足了高速信号线不能参考电源平面这条规则了吗?这难道很难做到吗?PCB的设计和叠层图都给你截出来了,只要叠层够,这一点都不难啊!

wKgaomZVfV2AJ3uYAADjLfMPX4k215.jpg

是的,高速信号线不能参考电源平面这一条规则是很容易满足的,但是大家再认真看看我们的题目是怎么说的?是“高速信号不能参考电源网络”。难道这两句话有区别吗?当然有,你们细细品味下,高速信号线不能参考电源平面其实指的只是高速链路中的差分线本身不能参考电源平面层,这是大多数工程师的理解。但是高速先生想说的是高速信号链路不仅仅只有走线,还有其他结构!

没错,高速先生想给大家说的是过孔结构!还是那句话,不让走线参考电源平面,在层数充裕的情况下一般都能做到。但是高速信号的过孔完全不参考电源过孔,这个就真的不容易了。大家又会说了,那我的高速信号过孔旁边都打地过孔,远离电源孔就好啦,不是也很容易做到吗,你确定所有的地方都能做到吗?

没错,例如在BGA的地方,真的就不是你说了算了!在一些大型的BGA,高速线的对数会比较多,从BGA的外圈一直延伸到BGA的内圈,然后内圈都存在着几种包括core电源在内的网络,也就是说,内圈的高速信号pin旁边极有可能存在着电源pin,那么有pin就有扇出,因此高速信号和电源的过孔基本上就无可避免的挨在一起了。

wKgaomZVfWaAfOhlAACWcgpueBI310.jpg

高速先生从来都不是只抛出问题的主,既然无法避开,只能接受,尝试分析这种情况下到底对高速信号有什么影响。于是二话不说,高速先生就做了一些简单但是能很好说明问题的测试板,去分析高速信号孔旁边有电源孔对无源的影响。我们设计的测试DUT如下所示:

wKgZomZVfWeAejrXAAEHsaPtD-8198.jpg

简单的模拟一个1mm的BGA小阵列,上面各有两对高速信号通过过孔连接,两个case的区别为全是地过孔和有一个电源过孔在这个BGA小阵列里面。

做出来的实物板就是这个样子了!

wKgaomZVfWiAEws8AACqDgne08w604.jpg

那我们通过网络分析仪进行测试,看看两种case下的无源性能的差异。

首先我们来看看DIFF1,也就是靠上的那一对,这一对相对DIFF2来说,地过孔保护得更好一点,我们来看看这一对的插入损耗的对比。

wKgZomZVfWiADtxaAADpCwqMHVM279.jpg

可以看到,DIFF1这对走线在两种case下的差异其实不大,也就是到了比较高频的时候(15GHz)才有一些差异,整体性能都是没问题的。

那重点来了,我们来看看被地过孔保护的没那么好的DIFF2,尤其是有电源过孔在旁边的这对信号,到底性能的差异是怎么样的呢?结果如下所示:

wKgaomZVfWmAbUShAAENxkIEvXA405.jpg

全是地过孔下的DIFF2当然没问题了,但是能看到,有电源过孔在旁边之后,这对DIFF2在20GHz有一些比较严重的谐振点,对信号质量来说当然是一种伤害了。也说明了DIFF2这对信号的的确确都参考到了这个电源过孔,性能随之被影响到。

其实被影响到的不仅仅是信号质量本身,我们来看看两种case下DIFF1和2之间的串扰,也能够发现明显的差异。能看到在插损被影响到的这个频段,串扰的恶化也是非常的严重,基本上串扰的量级差超过了20db。

wKgZomZVfWmAaGmMAAEN1yID1LY601.jpg

最后再总结下本文的核心内容哈,这篇文章其实主要是让大家了解下除了PCB走线参考电源平面的影响巨大之外,在比较高的频段下,高速过孔旁边要是有电源过孔的话,同样也会有影响。只不过频段都去到了15GHz之后,没做到这个频率的产品的朋友们,也不用太过担心。不过话又说回来,这个频段其实也有很多产品涉及到了,因此根据具体设计的不同,也会给大家的产品带来一定的风险。虽然看起来在BGA区域,高速信号pin和电源pin挨着的事实无法改变,但是并不意味着我们就完全没有改善的方法。相信只要大家发现了问题,也就一定会想出办法去解决的哈!

问题来了:

面对BGA里面电源pin相邻的现实,大家能想到什么方法来改善它对高速信号的影响呢?

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    185

    文章

    18707

    浏览量

    261348
  • pcb
    pcb
    +关注

    关注

    4391

    文章

    23742

    浏览量

    420656
  • 信号线
    +关注

    关注

    2

    文章

    185

    浏览量

    22159
  • 高速信号
    +关注

    关注

    1

    文章

    262

    浏览量

    18459
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    到底DDR走线能不能参考电源层啊?

    就是不同设计地址信号走线长度不同,参考的电源网络不同,包括电容配置不同等众多因素。另外为什么在很多非常规设计中,一般只看到地址控制信号参考电源平面的设计,很少看到数据
    发表于 11-11 17:46

    高速PCB设计EMI避坑指南:5个实战技巧

    一站式PCBA加工厂家今天为大家讲讲高速PCB设计EMI有什么规则?高速电路PCB设计EMI方法与技巧。在高速PCB设计中,电磁干扰(EMI)的控制至关重要,以下是一些关键的EMI
    的头像 发表于 11-10 09:25 279次阅读
    <b class='flag-5'>高速</b>PCB设计EMI避坑指南:5个实战技巧

    凡亿Allegro Skill辅助功能之电源网络刷色介绍

    FanySkill的“电源网络刷色”功能能够智能识别PCB设计中的电源网络并自动为其添加颜色,特别适用于多电源系统的PCB设计,可显著提升设计效率。
    的头像 发表于 08-21 11:11 679次阅读
    凡亿Allegro Skill辅助功能之<b class='flag-5'>电源网络</b>刷色介绍

    【免费送书】ADS仿真实战,破解高速设计信号瓶颈:《高速数字设计(基础篇)》

    在5G、AI、高性能计算等技术的推动下,高速数字系统设计已成为电子行业的核心挑战。本书系统阐述信号完整性理论,涵盖电源分布网络、反射、串扰、差分传输等关键议题,并深度融合ADS仿真案例
    的头像 发表于 08-21 08:06 1286次阅读
    【免费送书】ADS仿真实战,破解<b class='flag-5'>高速</b>设计<b class='flag-5'>信号</b>瓶颈:《<b class='flag-5'>高速</b>数字设计(基础篇)》

    【书籍评测活动NO.65】ADS仿真实战,破解高速设计信号瓶颈:《高速数字设计(基础篇)》

    能直接节省调试时间。 对于转型中的硬件工程师,这本书是 “高速设计的通行证”。它不仅让你明白 “逻辑门的上升时间为什么会影响信号完整性”,还帮你建立 “什么时候必须用高速设计规则” 的
    发表于 08-15 15:41

    PCB设计如何用电源去耦电容改善高速信号质量

    过孔包围。 因此,经验丰富的攻城狮一定会避免让高速差分信号置于如下的境地:BGA区域差分信号管脚的四周分布多个电源管脚(图中白色对应差分信号
    发表于 05-19 14:28

    PCB设计如何用电源去耦电容改善高速信号质量

    PCB设计电源去耦电容改善高速信号质量?!What?Why? How?
    的头像 发表于 05-19 14:27 503次阅读
    PCB设计如何用<b class='flag-5'>电源</b>去耦电容改善<b class='flag-5'>高速</b><b class='flag-5'>信号</b>质量

    高速PBC设计中揭秘DC-BIAS效应:电容“缩水”对电源噪声的影响

    名词的话,估计是很难知道…… 电容在电源网络中的应用主要就是充当去耦电容了,我们知道从电源芯片到用电芯片的漫长的电源链路中,会存在着大大小小不一样的电容。原理就不用我们再再再一次重复
    发表于 05-12 14:03

    MISRA C:2025新标准解析:新增规则、优化点与静态代码分析工具支持(Perforce QAC、Klocwork)

    MISRA C:2025®发布!新增5条规则,并对部分现有规则进行了扩展、重组,以进一步简化安全关键型系统的开发流程。如何实现最新MISRA合规性?
    的头像 发表于 05-08 17:58 1840次阅读
    MISRA C:2025新标准解析:新增<b class='flag-5'>规则</b>、优化点与静态代码分析工具支持(Perforce QAC、Klocwork)

    吹田电气精彩亮相 | 电源网·南京高新电源电子技术研讨会

    2025年3月1日,吹田电气(深圳)有限公司受邀参加【电源网·南京高新电源电子技术研讨会】,作为全球电子测量和控制、电气监控和分析解决方案的专家,通过在电力电子领域的创新技术和解决方案的精心展示
    的头像 发表于 03-04 09:38 771次阅读
    吹田电气精彩亮相 | <b class='flag-5'>电源网</b>·南京高新<b class='flag-5'>电源</b>电子技术研讨会

    高速信号如何判定?常见的高速信号有哪些?

    随着信息技术的飞速发展,高速信号在互联网传输、计算机内部通信、移动通信及卫星通信等领域中广泛应用。那么,如何判定一个信号是否为高速信号呢?,
    的头像 发表于 02-11 15:14 1280次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>信号</b>如何判定?常见的<b class='flag-5'>高速</b><b class='flag-5'>信号</b>有哪些?

    电路板 Layout 的 PCB 过孔设计规则

    的职责就是整理和设计这些元件,将它们正确地连接起来,避免与其他信号电源网络接触。要做到这一点,就需要在电路板设计中布设走线,并在层与层之间用过孔(一种小孔)进行过渡
    的头像 发表于 02-11 11:34 1903次阅读
    电路板 Layout 的 PCB 过孔设计<b class='flag-5'>规则</b>

    高速信号线走线规则有哪些

    高速数字电路设计中,信号完整性(SI)是确保系统性能和可靠性的核心要素。高速信号线的走线规则对于维持
    的头像 发表于 01-30 16:02 2281次阅读

    电路板Layout的PCB过孔设计规则

    电路板可能包含数以千计的走线、焊盘和孔,用于在器件引脚之间传导信号和输送电源。电路板 layout 设计师的职责就是整理和设计这些元件,将它们正确地连接起来,避免与其他信号电源网络
    的头像 发表于 12-23 15:38 2601次阅读
    电路板Layout的PCB过孔设计<b class='flag-5'>规则</b>

    Wolfspeed荣获世纪电源网行业大奖

    由世纪电源网主办的“第三届电源行业配套品牌颁奖晚会”于 2024 年 12 月 7 日在深圳隆重举办。活动旨在通过客观、真实、公开的评选方式,评选出电源行业中优秀的企业进行表彰,助力电源
    的头像 发表于 12-10 10:30 1121次阅读