0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

MIPS聘请SiFive前高管,推动RISC-V指令集架构IP开发

微云疏影 来源:综合整理 作者:综合整理 2024-01-08 11:41 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

大名鼎鼎的芯片设计巨头MIPS宣布其领导层得到升级,并吸纳了来自RISC-V技术里程碑SiFive的两位优秀人才加盟——Drew Barbier出任MIPS副总裁,负责产品的战略规划;Brad Burgess晋升为首席架构师,专攻基于RISC-V指令集的核心IP研发。

MIPS原本就是RISC架构处理的先行者,眼下正积极推进其RISC-V架构核心的自主授权。同时,德州仪器TI处理器业务部副总裁Sameer Wasson作为英才加入MIPS,担任CEO,他将致力于提升公司在高性能RISC-V市场的地位。

在SIFive任职期间,Brad Burgess不仅拓展了敢达三十多年的半导体行业经验,还成功开发了许多适用各类指令集的处理器,如x86、68k、PowerPC、Arm以及如今备受瞩目的RISC-V。此次成为MIPS首席架构师,Burgess将全权负责MIPS新建重磅产品的设计和开发。

Drew Barbier不但在SiFive担任产品管理高级总监长达六年之久,而且有着丰富的半导体与IP产品经验,在此前效力的远大小明科技、Arm及模拟器件等公司都做过技术与产品管理的重要贡献。这次被任命为MIPS副总裁后,Barbier将全权负责监查和推动MIPS的产品路线图继续拓展。

Wasson对于引入二位精英后的期待并未落空:“Drew与Brad丰富的IP从业背景,以及深度参与近期对RISC-V的研究,使我们深信他们具备推动 IP 创新,并开拓未知市场的能力。”

除了提升高层管理团队,MIPS同时在达拉斯以及得克萨斯州奥斯汀开设了新办公室,以及增强了在加利福尼亚州圣荷西和印度班加罗尔现有的办事处实力。

颇为值得一提的是,在去年10月份大幅度重组业务的知名厂商SiFive,约20%的员工失业,其中工程师以及销售与产品人员占据了很大比例。面对这样的行业冲击,MIPS在加大投入做强智能手机以外的RISC-V业务,面临着巨大的挑战。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 指令集
    +关注

    关注

    0

    文章

    229

    浏览量

    24451
  • 半导体行业
    +关注

    关注

    10

    文章

    405

    浏览量

    41988
  • RISC-V
    +关注

    关注

    49

    文章

    2948

    浏览量

    53548
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    新思科技ARC-V处理器驱动RISC-V市场无限机遇

    从 2010 年美国加州大学伯克利分校的教授与他的研究生团队耗时三个月完成 RISC-V 指令集开发工作,到 2015 年,RISC-V 在学术界声名鹊起,再到 2025 年成为主流
    的头像 发表于 12-24 17:17 1478次阅读
    新思科技ARC-<b class='flag-5'>V</b>处理器驱动<b class='flag-5'>RISC-V</b>市场无限机遇

    重磅合作!Quintauris 联手 SiFive,加速 RISC-V 在嵌入式与 AI 领域落地

    据科技区角报道半导体解决方案提供商 Quintauris 最近宣布和 RISC-V 处理器 IP 领域的头部厂商 SiFive 达成战略合作,目标直接瞄准加速 RISC-V 在嵌入式、
    发表于 12-18 12:01

    通收购Ventana Micro Systems,深化RISC-V CPU技术专长

    其在推动RISC-V标准和生态系统发展方面的承诺。这项战略举措通过整合Ventana的RISC-V指令集架构
    的头像 发表于 12-11 14:08 749次阅读

    易灵思FPGA RISC-V自定义指令的使用方法

    RISC-V(Reduced Instruction Set Computing-V)是一个开源指令集架构(ISA),它的设计目标是提供一个简洁、可扩展且高效的
    的头像 发表于 11-24 11:36 5603次阅读
    易灵思FPGA <b class='flag-5'>RISC-V</b>自定义<b class='flag-5'>指令</b>的使用方法

    是德科技如何解决RISC-V芯片测试难题

    想理解 RISC-V,得先从“指令集架构”说起,这是芯片的“语言”。
    的头像 发表于 11-14 09:44 1897次阅读
    是德科技如何解决<b class='flag-5'>RISC-V</b>芯片测试难题

    risc-v P扩展(一) P指令集简介

    解码、医学成像、计算机视觉、嵌入式控制、机器人技术、人机界面等。 P指令集扩展提高了RISC-V CPU IP产品的DSP算法处理能力。随着RISC-V P
    发表于 10-23 07:40

    RISC-V指令集手册中F指令部分

    本文主要讲解RISC-V指令集手册中F指令部分 RISC-V标准中采用了符合IEEE 754-2008算术标准的单精度浮点计算指令,对于浮点
    发表于 10-22 08:18

    RISC-V B扩展介绍及实现

    ,可以被任何支持RISC-V ISR的处理器解释执行。 需要注意,B扩展是与基本RV32I/RV64I RISC-V指令集完全兼容的。因此,使用支持B扩展的芯片可以同时享受到原始架构
    发表于 10-21 13:01

    基于蜂鸟E203架构指令集K扩展

    蜂鸟E203是一款基于RISC-V架构的微处理器,其指令集包含RV32I的基本指令集,RV32M的乘法扩展指令集,以及一些常用的定点
    发表于 10-21 09:38

    10万奖金池,等你挑战!CIE全国RISC-V创新应用大赛火热报名中

    推动RISC-V技术的创新和应用,中国电子学会联合国内优势单位,聚焦基于第五代精简指令集计算原理建立的开放指令集架构
    的头像 发表于 09-16 08:07 983次阅读
    10万奖金池,等你挑战!CIE全国<b class='flag-5'>RISC-V</b>创新应用大赛火热报名中

    RISC-V 手册

    以下是关于RISC-V的详细介绍,结合其核心技术特点与当前发展现状:核心概念RISC-V(第五代精简指令集)是一种基于精简指令集RISC
    发表于 07-28 16:27 11次下载

    Tenstorrent 首席架构师:未来 RISC-V 会是计算机的主流

    当前,按指令集架构(ISA)分类,主流架构包括 x86 架构、ARM 架构RISC-V
    发表于 07-17 11:26 1550次阅读

    同一水平的 RISC-V 架构的 MCU,和 ARM 架构的 MCU 相比,运行速度如何?

    ARM 架构RISC-V 架构的 MCU 在同一性能水平下的运行速度对比,需从架构设计原点、指令集特性及实际测试数据展开剖析。以 ARM
    的头像 发表于 07-02 10:29 1731次阅读
    同一水平的 <b class='flag-5'>RISC-V</b> <b class='flag-5'>架构</b>的 MCU,和 ARM <b class='flag-5'>架构</b>的 MCU 相比,运行速度如何?

    RISC-V和ARM有何区别?

    RISC-VARM是一种精简指令集RISC),以该指令集为基础的处理器通常被称为ARM芯片,它在全球范围内得到了极为广泛的应用。而RISC-V
    的头像 发表于 06-24 11:38 2247次阅读
    <b class='flag-5'>RISC-V</b>和ARM有何区别?

    HPM5E31IGN单核 32 位 RISC-V 处理器

    RISC-V 架构,支持 RV32IMAC 指令集。主频:最高主频为 480MHz。内存:内置 544KB SRAM。外设接口通信接口:支持 EtherCAT 从站控制器、千兆以太网、CAN FD x
    发表于 05-29 09:23