0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

基于FPGA的硬件引脚分配设计总结

FPGA设计论坛 来源:未知 2023-12-14 15:45 次阅读

随着FPGA的不断发展,FPGA本身自带的PCIE硬核的数量越来越多,本文以ZU11EG为例介绍,如何进行对应的硬件引脚分配。

设计目标:ZU11EG FFVC1760封装,挂载4组NVME,接口为PCIE X4 ,

先我们先对ZU11EG的资源进行分析,在UG1075中我们可以清楚的看到其包含4个PCIE块,分别位于X0Y2,X0Y3,XIY1,XIY0.

在文档PG213上我们可以看到如下:

总结上文:在硬件设计引脚分配的时候我们需要知道:

1、一个GT Quad由四个GT车道组成。为PCIe IP选择GT Quads时,Xilinx建议您在最靠近PCIe硬块的地方使用GT Quad。虽然这不是必要时,它将改善设计的位置,路线和时间。

2、需要注意PCIE lane 0的位置

3.根据些表格,这些表格根据以下内容确定哪些GT库可供选择:IP自定义期间选择的PCIe块位置。

那如何验证自己的分配结果呢?最终在实际使用的时候我们会应用到相关的IP核,最简单也是最靠谱的方法,是采用vivado新建工程,生成PCIE的IP核进行验证,如下图所示,可以清楚的知道对应的那些可用。


在FPGA硬件设计中,引脚分配是最重要的一步,也是最关键的一步。









精彩推荐



至芯科技FPGA就业培训班——助你步入成功之路、11月30号北京中心开课、欢迎咨询!
千兆以太网发展现状 千兆以太网技术优势
基于FPGA及模拟电路的模拟信号波形的实现
扫码加微信邀请您加入FPGA学习交流群




欢迎加入至芯科技FPGA微信学习交流群,这里有一群优秀的FPGA工程师、学生、老师、这里FPGA技术交流学习氛围浓厚、相互分享、相互帮助、叫上小伙伴一起加入吧!

点个在看你最好看






原文标题:基于FPGA的硬件引脚分配设计总结

文章出处:【微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1602

    文章

    21320

    浏览量

    593199

原文标题:基于FPGA的硬件引脚分配设计总结

文章出处:【微信号:gh_9d70b445f494,微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    fpga硬件还是软件

    FPGA(现场可编程门阵列)本质上是一种硬件设备,但它在功能实现上结合了硬件和软件的特性。
    的头像 发表于 03-27 14:14 286次阅读

    使用Altera Interface Planner高效设计FPGA引脚布局

    Altera Interface Planner 用于探索设备的外设架构,并高效地分配接口。通过实时进行拟合和合法性检查,防止非法引脚分配
    的头像 发表于 03-22 15:52 983次阅读
    使用Altera Interface Planner高效设计<b class='flag-5'>FPGA</b><b class='flag-5'>引脚</b>布局

    fpga硬件还是软件

    FPGA(现场可编程门阵列)属于硬件设备,而不是软件。它是一种可编程的硬件设备,由大量的逻辑单元、存储单元和互连资源组成,能够实现复杂的数字电路和系统设计。
    的头像 发表于 03-14 17:08 427次阅读

    请问为什么CAN不使用手动引脚分配器来更改引脚

    了 Pin28 (P2.8) 使用手动引脚分配器,它起作用了, 然后想把 \" sync2 \" 从 Pin25 (P2.15) 改为 Pin1 (P0.1), 但是在手动引脚分配
    发表于 01-30 07:24

    FPGA管教分配需要考虑因素

    FPGA验证是其中的重要的组成部分,如何有效的利用FPGA 的资源,管脚分配也是必须考虑的一个重要问题。一般较好的方法是在综合过程中通过时序的一些约束让对应的工具自动分配,但是从研发的
    发表于 01-10 22:40

    【每周一练】小眼睛FPGA1K开发板硬件平台

    8个,控制引脚为高电平时LED点亮。 外设引脚 FPGA管脚 D1 12 D2 13 D3 14 D4 15 D5 16 D6 18 D7 17 D8 19 RGB有4个,每个RGB的控制引脚
    发表于 12-19 23:37

    ##FPGA ##云计算 硬件工程师转fpga学习建议

    fpga硬件
    明德扬助教小易老师
    发布于 :2023年10月13日 07:07:36

    #FPGA #硬件工程师#硬件工程师适合转FPGA分析

    fpga硬件
    明德扬助教小易老师
    发布于 :2023年10月12日 06:37:26

    采用FPGA实现医疗成像总结

    电子发烧友网站提供《采用FPGA实现医疗成像总结.pdf》资料免费下载
    发表于 10-07 16:34 2次下载
    采用<b class='flag-5'>FPGA</b>实现医疗成像<b class='flag-5'>总结</b>

    FPGA引脚是如何命名的?引脚是如何分布的?

    FPGA引脚排布在芯片背面,以EGO1板载芯片XC7A35T-1CSG324C 为例,下图中每个小格代表一个引脚,共有18行18列,共324个引脚
    发表于 09-17 15:09 2144次阅读
    <b class='flag-5'>FPGA</b>的<b class='flag-5'>引脚</b>是如何命名的?<b class='flag-5'>引脚</b>是如何分布的?

    gpio接口复用功能是在硬件设计时分配的吗?

    gpio这个接口复用功能是在硬件设计时分配的吗?比如uart两个接口是对应了gpio0 gpio1 是在哪分配的?有io mux在哪?改变复用逻辑。
    发表于 08-11 07:06

    FPGA上构建EVM硬件的实现

    电子发烧友网站提供《在FPGA上构建EVM硬件的实现.zip》资料免费下载
    发表于 06-26 11:50 0次下载
    在<b class='flag-5'>FPGA</b>上构建EVM<b class='flag-5'>硬件</b>的实现

    FPGA在线调试的方法简单总结

    Xilinx被AMD收购的事情把我震出来了,看了看上上一篇文章讲了下仿真的文件操作,这篇隔了很久远,不知道该从何讲起,就说说FPGA的在线调试的一些简单的操作方法总结
    发表于 06-19 15:52 1387次阅读
    <b class='flag-5'>FPGA</b>在线调试的方法简单<b class='flag-5'>总结</b>

    S32K344是否有必要在“引脚工具”实用程序中分配所有电源引脚

    我想知道是否有必要在“引脚工具”实用程序中分配所有电源引脚
    发表于 05-09 09:00

    简谈FPGA引脚信号分配的几个原则

    现在的FPGA正变得越来越复杂,向引脚分配信号的任务曾经很简单,现在也变得相当繁复。下面这些用于向多用途引脚指配信号的指导方针有助于设计师根据最多到最少的约束信号指配原则提前考虑信号指
    的头像 发表于 05-04 17:38 712次阅读