0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

信号完整性学习笔记

海马硬件 来源:海马硬件 2023-12-01 11:26 次阅读

1.前言

信号完整性(Signal Integrity,SI)是指电路系统中信号的质量,如果在要求的时间内,信号能不失真地从源端传输到接收端,我们就称该信号是完整的。它是现代通信领域中一个至关重要的概念,随着通信技术的飞速发展,我们面临着越来越多的挑战,如信号失真、干扰和衰减等问题。因此,了解和掌握信号完整性的原理和方法变得尤为重要。

于博士是信号完整性领域的权威专家,最近正在学习他的视频课程,该课程提供了丰富的理论知识和仿真数据,使我们能够深入了解信号完整性的基本概念以及信号在传输过程中的每一个细节。本文属于边看边记录形成的学习笔记,内容可能还不太全面,希望能给正在研究SI的你提供一些帮助。

2.信号

当信号从源端传输到接收端时,往往会受到多种因素的影响而发生畸变,如下图所示。这些影响因素包括但不限于干扰、信号反射和传输损耗等。干扰可能来自外部环境或其他电子设备,导致信号出现“毛刺”;信号在传输过程中遇到阻抗不连续或不均匀介质时,可能发生反射现象,进而影响信号的完整性;此外,信号在传输过程中还会因为电缆、光纤等介质的特性而发生一定的损耗,使得接收端接收到的信号与源端发出的信号存在差异。

53149746-8ff9-11ee-939d-92fbcf53809c.png

本文主要针对信号反射这一现象,进行原理性的探究。信号反射的产生主要源于传输线阻抗不匹配所引起的边界反射,它会导致信号的部分能量被反射回原始传输线路,形成多路径传播,从而影响接收端的信号质量。

3.信号传输

在学习信号反射之前,首先要理解什么是信号的传输以及返回电流

先来讲讲信号的传输,我们在看信号完整性时,要把它理解为一个动态的过程:信号它是有一定的传输速度的,并且是一段一段往前传输的,就像水波、浪头一样。

一般来说,信号的传输速度约为6inch/ns,所以当信号加载到传输线上之后,电压(电流)不会同步出现在传输线的所有位置,前面的位置最先发生信号的变化,而后面的位置需要经过一段时间才会有电压(电流)的变化。以下图为例,信号在发出后(源信号是从0到1的变化电平),A点在1ns之后变高、B点是2ns变高、C点则是3ns才变高。

53537092-8ff9-11ee-939d-92fbcf53809c.png

那什么是返回电流呢?我把它理解为电生磁、磁生电的一个过程,如下图所示:信号在黄色的传输线上传输、下方绿色的参考层也会出现对应的返回电流。返回电流有两个特点:一是和源信号电流同时出现,二是和源信号电流大小完全相同。

5366e9b0-8ff9-11ee-939d-92fbcf53809c.png

这里用一个仿真来验证返回电流的特性:设置一个信号激励源,从0V到1V,上升时间为1ns,R1为输出阻抗50Ω,1层和2层是相邻的两层,1层的特性阻抗Z=50Ω,R2是50MΩ的电阻(约等于开路),分别在1层输出端和2层加一个电流表。

5383f5dc-8ff9-11ee-939d-92fbcf53809c.png

下图蓝色的是1层输出端的源电流、红色的是2层端的返回电流,可以看到两个信息

1、返回电流和源端电流同时出现;

2、返回电流和源端电流大小相等(但是按照传统电路的计算方式,2层电流不可能有10mA,因为1V/50MΩ=20nA)。

那10mA是怎么来的呢?此时就要按照前面提到的动态思维来解释了,电压像浪头一样往前进时,它在一开始出发时只感受到了输出阻抗R1=50Ω和1层的特性阻抗Z=50Ω,并未感受到后级的50MΩ电阻,所以1V/(50+50)Ω=10mA。同时下图的红色返回电流也符合上述的两个特点。

5389bf08-8ff9-11ee-939d-92fbcf53809c.png

但显然,这个10mA不可能一直持续下去,最后电流一定会稳定在20nA左右。继续把仿真时间拉长,可以看到电流趋近于0(或者说20nA),这是因为发生了信号的反射,文章后面会详细解释为什么会和原来的抵消。信号传输过去需要1个ns、返回也需要1个ns,所以在2ns的地方开始下降。当源端信号电流几乎为0后,返回电流也就变成了0。

539b623a-8ff9-11ee-939d-92fbcf53809c.png

通过对返回电流的学习,我们可以试着理解一下像是485和CAN总线为什么需要使用双绞线,主要是为了实现两个目的:

一是减少串扰的问题:通过两根导线之间的相互缠绕,可以有效地抵消来自周围环境的电磁干扰;从485或者CAN信号来看,让两根线收到相同的干扰,做差分之后,共模干扰被消除。

二是可以防止信号的波形发生扭曲或畸变:这是因为在高频传输时,线路内部会出现“返回电流”;而双绞线的两根线可以近似看做垂直,返回电流无法形成连续的电流,“切断”这部分的电流干扰后,可以进一步减少了噪声对数据传输的影响。

4.特性阻抗

在平时的学习或工作中,常常听到要把天线走线的特性阻抗做成50Ω,那什么是特性阻抗呢?下图是一个理想无损传输线的等效模型:信号路径上有n个等效电感、信号路径+参考路径形成了n个等效电容,特性阻抗Z就是单位长度下的等效电感和电容的关系式:Z=根号下L/C。注:一旦信号稳定(可以理解变成直流信号),虽然还是存在着等效电感和电容,但对该稳定信号不再产生影响。

53ce3be2-8ff9-11ee-939d-92fbcf53809c.png

53f7a8ba-8ff9-11ee-939d-92fbcf53809c.png

影响特性阻抗的因素主要是以下几个:线宽、铜箔厚度、介质厚度和介电常数。线宽越大,电感越小、电容越大,特性阻抗就越小;铜箔越厚,电感越小,特性阻抗就越小;介电常数越大,电容越大,特性阻抗就越小;介质厚度越小,电容越大,特性阻抗就越小。特性阻抗只考虑单位长度,与实际长度无关。

5408a836-8ff9-11ee-939d-92fbcf53809c.png

5.信号反射

从动态思维的角度出发,信号感受的永远都是“瞬时阻抗”,如果是均匀的传输线,那么瞬时阻抗恒定;但如果传输线的线宽、铜箔厚度、介质厚度或介电常数任意参数发生了变化,信号就会发生反射。反射的波形主要有下图所示的几个类型:最上面的是振铃、左下角是边沿不单调(也叫信号回沟)、右下角是边沿台阶。

54269288-8ff9-11ee-939d-92fbcf53809c.png

那么当阻抗不连续时,信号为什么会发生反射呢?很多教科书是这么写的,大概意思是如果此时不反射,宇宙都会毁灭。

544c127e-8ff9-11ee-939d-92fbcf53809c.png

于博士在他的课程里是这么解释的,如下图,假设Z1=50Ω、Z2=75Ω,Z1=V1/I1、Z2=V2/I2。但在分界点,电压和电流是连续的、不会突变、必定相等,因此V1=V2,I1=I2。这样就得到了Z1=Z2,和前面的假设相矛盾。

5465f612-8ff9-11ee-939d-92fbcf53809c.png

此时就可以用信号反射来解释:已知源信号电压=1V、源电流=1V/50Ω=20mA,电压反射回来0.2V、电流反射回来4mA,也就是V1=V2=1+0.2=1.2V,I1=I2=20-4=16mA,最终得到Z1和Z2上的电压电流都是1.2V和16mA,1.2V/16mA=75Ω。

5479e884-8ff9-11ee-939d-92fbcf53809c.png

那为什么返回电压是0.2V,传输到后面的电压又是1.2V呢?这里就涉及到了反射的两个概念:一是反射系数、二是传输系数。具体公式如下:以Z1=50Ω、Z2=75Ω为例,反射系数=(Z2-Z1)/(Z2+Z1)=0.2、传输系数=2*Z2/(Z2+Z1)=1.2。假设源电压=1V,那么反射电压=0.2V,后级传输电压=1.2V。

548a6c36-8ff9-11ee-939d-92fbcf53809c.png

下面再用一个仿真波形来还原一下整个反射的过程,信号发射源是一个从0V到2V、且上升时间为0的理想波形,其输出阻抗为50Ω,第一段传输线的特性阻抗Z1=50Ω、传输时间是1ns,第二段传输线的特性阻抗Z2=75Ω、传输时间也是1ns,最后的负载为R2=75Ω。

54a158f6-8ff9-11ee-939d-92fbcf53809c.png

左下图是Vin和Vcenter的电压信号、右下图是Vend的电压信号。Vin一开始是1V(输出阻抗50Ω和线束阻抗50Ω分压的关系),1ns之后1V传输到Vcenter的位置,此时瞬间发生反射,反射系数0.2,也就是0.2V,所以Vcenter马上变成1.2V。再经过1ns,Vin也因为0.2V的反射电压被抬高至1.2V。Vend因为没有反射(Z2=R2=75Ω),所以2ns后就是Vcenter的电压1.2V。整个系统的电压最后稳定在1.2V,1.2V=2/(R1+R2)*R2=2/125*75,也符合传统电路的计算结果。

54b934f8-8ff9-11ee-939d-92fbcf53809c.png

信号反射存在着两种极端情况:第一种是后级开路、反射系数=1,第二种是后级短路、反射系数=-1。

先介绍开路的情况,假设源信号是0至1V的理想阶跃信号,它在输出后要先进行分压(红线Vin_open=0.5V是因为信号源+输出阻抗R1是一个整体,信号在开始传输瞬间就遇到了Z=50Ω的阻抗,所以此时要考虑分压),在1个单位时间后蓝线Vend_open变为1V(Vin_open=0.5V+反射0.5V=1V),在2个单位时间后红线Vin_open受到反射信号的叠加,也变为1V。

54dea454-8ff9-11ee-939d-92fbcf53809c.png

其次是短路的情况,下图蓝线Vin_short一开始也等于0.5V,在1个单位时间后红线Vend_short变为0V(Vin_open=0.5V-反射0.5V=0V),在2个单位时间后蓝线Vin_short受到反射信号的叠加,也变为0V。

550131ae-8ff9-11ee-939d-92fbcf53809c.png

以上注意区分R和Z,Z对于最后稳定的信号(直流)是没有影响的。第一种开路情况,最后稳定在1V;第二种短路情况,最后稳定在0V,这都符合传统电路的计算方式。

5.1信号振铃

了解了基本的反射知识点,我们再来看看信号振铃又是怎么形成的,从信号图上来看,这里应该有多次的反射过程。

55236c88-8ff9-11ee-939d-92fbcf53809c.png

还是用仿真的手段来还原整个过程:假设源电压是0~3.3V理想信号,输出阻抗=10Ω,线束特性阻抗Z=50Ω,末端开路,即前级反射系数=-2/3,后级反射系数=1。信号在一开始进入传输线时,电压=3.3V/(10+50)*50=2.75V(此时不用考虑反射,原因是输出信号和10欧姆是一个整体,它感受到的第一个阻抗就是50Ω,也就没有所谓的阻抗不连续,)。经过第一次反射,B点电压变为2.75+2.75=5.5V,第二次反射信号的反射电压变为2.75*(-2/3)=-1.83V,经过第三次反射且到达B点,B点电压变为5.5-1.83-1.83=1.84V,以此类推。

554175ca-8ff9-11ee-939d-92fbcf53809c.png

这里只考虑变化信号的反射,测量的是后级B点的电压,从理论上来看,电压就是从0V到5.5V、再到1.84V、再到4.28V……最后稳定在3.3V,这也符合传统电路的计算方式。上述电压计算的波形图如下所示:

555c5da4-8ff9-11ee-939d-92fbcf53809c.png

经过上述的仿真和分析,我们可以得出振铃形成的条件:1、驱动低输出阻抗;2、接收高阻抗;3、高低电平的持续时间远大于传输线往返延迟。当然,下图红色的振铃是理想波形,实际波形必定有一定的上升时间,下图蓝色波形才符合现实情况。

55636dec-8ff9-11ee-939d-92fbcf53809c.png

5.2信号回沟

振铃形成的条件我们已经清楚,下面再来分析一下信号回沟的形成原因,还是用仿真来做一个直观的解释:下图的信号源是0~2V的信号源,输出阻抗为R3=50Ω、线束阻抗Z=50Ω、末端是一个8pF的电容。

557788b8-8ff9-11ee-939d-92fbcf53809c.png

下图红线是理想的阶跃信号,信号1ns后传输到C1的位置,但此瞬间C1可以看做是短路,因此反射系数=-1,2ns后反射信号到达源端,电压被拉至0V。但可以看到2ns后电压又继续抬升,这是因为电容只在一开始的瞬时可以看做短路,后面其等效阻抗不断增大,最后趋近于+∞,反射系数也从-1变为+1,因此最后电压抬升至2V。

再来看蓝色的信号线,实际信号的上升必定会有一定的时间间隔,因此在2ns反射瞬间,虽然反射系数=-1,但此时电压=0;随着时间的推移,源端信号电压值逐渐增大,反射系数也从-1慢慢变成0再变成+1,最终就得到了蓝色信号线的波形。

55912462-8ff9-11ee-939d-92fbcf53809c.png

理论上电容越大,回沟越大,如下图C3>C2>C1,对应的回沟也会越大。从485或者CAN设备串、并联的角度来看:串联的情况下,阻抗不连续的差值会更小;但并联的情况下,不管是线束的分叉点、还是多个设备同时反射导致的反射信号叠加,并联对于源信号的影响理论上会比串联更大。

55ab9612-8ff9-11ee-939d-92fbcf53809c.png

6.小结

通过对信号反射原理性的学习,可以知道阻抗匹配是确保信号传输效率和系统性能的关键步骤。

首先,当末端阻抗相对线束特性阻抗较小时,采用串联电阻是一种常见的阻抗匹配方法。通过串联电阻,可以有效地调整电路的总阻抗,以适应整个系统的特性阻抗,从而减小信号反射和提高信号传输的一致性。

反之,当末端阻抗相对线束特性阻抗较大时,采用并联电阻可能更为适用。并联电阻的引入有助于降低后级系统的总阻抗,从而减小信号在系统内部的反射,提高信号的稳定性和传输效率。

PCB制作阶段,还可以通过调整线束本身的特性阻抗来实现阻抗匹配。合理设计PCB的布线结构、选择适当的线宽和间距,以及使用特定的PCB材料,都可以对线束的特性阻抗进行调控。

此外,在电路设计中加入匹配网络或使用阻抗转换器等元件,也是实现阻抗匹配的有效手段。

综合而言,通过综合运用串联电阻、并联电阻和PCB在制作中的调整,可以有效地优化系统的阻抗匹配,确保信号在整个系统中稳定、高效地传输。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 信号完整性
    +关注

    关注

    65

    文章

    1337

    浏览量

    94916
  • 电路系统
    +关注

    关注

    0

    文章

    64

    浏览量

    12806
  • 信号传输
    +关注

    关注

    4

    文章

    333

    浏览量

    19805
  • 信号反射
    +关注

    关注

    0

    文章

    15

    浏览量

    10414

原文标题:信号完整性SI学习笔记

文章出处:【微信号:海马硬件,微信公众号:海马硬件】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    信号完整性学习笔记之高速逻辑电路介绍

    主要介绍几种逻辑电路的高速特性包括 ITL 逻辑电路、 CMOS 逻辑电路、 ECL 逻辑电0路,和 LVDS 器件的基本结构、 工作原理和特点,以及逻辑门电路的使用规则 。
    的头像 发表于 09-25 14:46 704次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b><b class='flag-5'>学习</b><b class='flag-5'>笔记</b>之高速逻辑电路介绍

    信号完整性学习笔记之ECL逻辑电路

    ECL 电路( Emitter Coupled Logic )是发射极梢合逻辑电路,由于其基本门电路工作在非饱和状态 , 是一种非饱和型的数字逻辑电路。
    的头像 发表于 09-25 14:54 2616次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b><b class='flag-5'>学习</b><b class='flag-5'>笔记</b>之ECL逻辑电路

    信号完整性学习笔记之GPIO原理

    每个GPIO内部都有这样的一个电路结构,这个结构在本文下面会具体介绍。
    的头像 发表于 10-02 15:00 500次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b><b class='flag-5'>学习</b><b class='flag-5'>笔记</b>之GPIO原理

    信号完整性学习笔记之电感对反射的影响

    几乎每种增加到传输线上的串行连接都伴随有环路电感 。用于改变信号层的通孔,串联端接电阻,连接器 , 等都有额外的环路电感。
    的头像 发表于 09-25 15:46 810次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b><b class='flag-5'>学习</b><b class='flag-5'>笔记</b>之电感对反射的影响

    信号完整性学习笔记之常用端接技术

    消除反射现象的方法一般有:布线时的拓扑法和相应的端接技术。
    的头像 发表于 09-25 16:11 1538次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b><b class='flag-5'>学习</b><b class='flag-5'>笔记</b>之常用端接技术

    【连载笔记信号完整性-基本含义

    过去的电路时钟频率大多在10MHz,即10ns,此时最主要的任务就是布通和不破坏封装。而如今的时钟高达100MHz,即1ns,此时信号完整性就显得尤为重要。布线不合理将会影响其中几点:1.时序2.
    发表于 11-22 17:36

    信号完整性

    做了电路设计有一段时间,发现信号完整性不仅需要工作经验,也需要很强的理论指导,坛友能提供一些信号完整性的视频资料么?非常感谢!
    发表于 02-14 14:43

    信号完整性是什么

    本文主要介绍信号完整性是什么,信号完整性包括哪些内容,什么时候需要注意信号完整性问题?
    发表于 01-25 06:51

    信号完整性与电源完整性的相关资料分享

    其实电源完整性可做的事情有很多,今天就来了解了解吧。信号完整性与电源完整性分析信号完整性(SI)
    发表于 11-15 07:37

    信号完整性为什么写电源完整性

    先说一下,信号完整性为什么写电源完整性? SI 只是针对高速信号的部分,这样的理解没有问题。如果提高认知,将SI 以大类来看,SI&PI&EMI 三者的关系:所以,基础知识系列里还是
    发表于 11-15 06:32

    详解信号完整性与电源完整性

    信号完整性与电源完整性分析信号完整性(SI)和电源完整性(PI)是两种不同但领域相关的分析,涉及
    发表于 11-15 06:31

    何为信号完整性信号完整性包含哪些

    何为信号完整性信号完整性(Signal Integrity,简称SI)是指在信号线上的信号质量
    发表于 12-30 08:15

    高速电路信号完整性学习笔记1

    信号完整性分析是以电磁场理论作为基本理论,所涉及的基本电磁理论基础包括麦克斯韦方程组、传输线理论、匹配理论等。
    的头像 发表于 09-25 14:20 450次阅读
    高速电路<b class='flag-5'>信号</b><b class='flag-5'>完整性</b><b class='flag-5'>学习</b><b class='flag-5'>笔记</b>1

    高速电路信号完整性学习笔记2

    高速数字设计和低速数字设计相比,高速数字设计强调无源电路元件的作用。
    的头像 发表于 09-25 14:27 617次阅读
    高速电路<b class='flag-5'>信号</b><b class='flag-5'>完整性</b><b class='flag-5'>学习</b><b class='flag-5'>笔记</b>2

    信号完整性学习笔记之CML

    CML即Current Mode Logic,也就是电流模式逻辑,CML电路主要靠电流驱动,可以说CML是所有高速数据接口形式中最简单的一种
    的头像 发表于 10-02 14:57 2092次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b><b class='flag-5'>学习</b><b class='flag-5'>笔记</b>之CML