0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

硬件电路设计之DDR电路设计(1)

CHANBAEK 来源: 一杯苦Coffee 作者: 一杯苦Coffee 2023-11-24 17:28 次阅读

1 简介

存储器体可以分为RAMROM,其主要的区别如下:

  • RAM存储器 存储器掉电数据丢失,重新上电后数据无法回复。
  • ROM存储器 存储掉电数据不丢失,重新上电后能依然存在。

图片

电路设计中常见的DDR属于SDRAM,中文名称是同步动态随机存储器。其中同步和动态的意义分别如下:

  • 动态存储器(Dynamic RAM,DRAM :存储器需每隔一段时间,要刷新冲一次电,否则会丢失内部的数据。
  • 静态存储器(Static RAM,SRAM) :不需要刷新电路,内部数据不会丢失。
  • 同步(Synchronous) :工作需要同步时钟,它是内部数据和指令的发送与接收的基准。
  • 随机存储器 :数据不是线性存储,而是通过指定地址来进行数据的读写。

2 DDR的发展历程

  • 版本迭代

DDR的发展经历了SDRAM、DDR2、DDR3、DDR4、DDR5五个阶段,随着时间的推移,存储的速率越来越高,核电越来越低。

图片

  • 最高传输速率

目前DDR5所能到达的最高的速率为6400T/s。

序号版本核电压最高速率
1SDRAM2.5V/3.3V
2DDR21.8V
3DDR31.5V1600MT/s
4DDR41.2V3200MT/s
5DDR51.1V6400MT/s

这里顺带说一下T/S和bps的换算关系:

  • T/S的含义

T/s表示每秒****传输次数(Transfer per second) ,有效带宽要结合传输协议来计算。

  • bps的含义

bps表示每秒传输二级制位数(bit per second)。

案例 :PCI-e2.0 协议支持 5.0 GT/s, 即每一条Lane 上支持每秒钟内传输 5G次,因为PCIe 2.0 的物理层协议中使用的是 8b/10b的编码机制,即每传输8个bit,需要发送10个bit;这多出的2个bit并不是对上层有意义的信息。PCIe 2.0协议的每一条Lane支持 5 * 8/10=4Gbps的速率。 以一个PCIe 2.0 x8的通道为例,x8的可用带宽为 4 * 8=32Gbps。(后面PCIe文章还会更加详细讲解)

3 DDR的封装

DDR3和DDR4的封装主要有两种:78-Ball FBGA – x4, x8 和96-Ball FBGA – x16。

  • 78-Ball FBGA – x4, x8 (Top View)

这种封装类型有78个PIN脚,仅支持4数据位宽和8数据带宽。

图片

  • 96-Ball FBGA – x16 (Top View)

这种封装类型有96个PIN脚,仅支持最高支持16数据带宽。

图片

4 DDR的容量计算

图片

由图可以归纳出:

  1. bank有8个,对应BA[2:0];
  2. 行地址有15bit,列地址有10bit(其中低3bit不会用于列寻址);
  3. 内存颗粒的容量 = 2^15 * 2^10 * 8*16bit=4096Mbit;
  4. 根据DDR数据信号线位宽,描述上图产品规格,即256 * 16bit。

说明:15为行地址数目;7为列地址数目;8为Bank数目;16为数据位宽。

以下是案例:

图片

5 DDR的基本原理

DDR里面主要使用了Double Data Rate 和 Prefetch两项技术。实际上,无论是SDR还是DDR3,内存芯片内部的核心时钟基本上是保持一致的,都是 100MHz 到 200MHz(某些厂商生产的超频内存除外)。DDR即 Double Data Rate 技术使数据传输速度较 SDR 提升了一倍。如下图所示,SDR 仅在时钟的上升沿传输数据,而 DDR 在时钟信号上、下沿同时传输数据。例如同为133MHz 时钟,DDR却可以达到266Mb/s的传输速度。

图片

芯片内部数据数据传输速度的提升则是通过Prefetch 技术实现的。 所谓 Prefetch 简单的说就是在一个内核时钟周期同时寻址多个存储单元并将这些数据以并行的方式统一传输到IO Buffer中,之后以更高的外传速度将IO Buffer 中的数据传输出去 。这个更高的速度在DDR上就是通过Double Data Rate 实现的,也正因为如此,DDR外部 Clock 管脚的频率与芯片内部的核心频率是保持一致的。如下图所示为 DDR的Prefetch 过程中,在16位的内存芯片中一次将2 个16bit数据从内核传输到外部MUX单元,之后分别在Clock信号的上、下沿分两次将这 2 x 16bit 数据传输给北桥或其他内存控制器,整个过程经历的时间恰好为一个内核时钟周期。

图片

发展到 DDR2,芯片内核每次Prefetch 4倍的数据至IO Buffer中,为了进一步提高外传速度,芯片的内核时钟与外部接口时钟(即我们平时接触到的Clock 管脚时钟)不再是同一时钟,外 Clock时钟频率变为内核时钟的2倍。同理, DDR3 每次Prefetch 8倍的数据,其芯片Clock频率为内核频率的4倍, 即 JEDEC标准(JESD79-3)规定的400MHz至800MHz,再加上在 Clock 信号上、下跳变沿同时传输数据,DDR3的数据传输速率便达到了800MT/s到1600MT/s。具体到内存条速度,我们以PC3-12800为例,其采用的DDR3-1600芯片核心频率为 200MHz,经过Prefetch后Clock信号频率到达 800MHz,再经过Double Data Rate 后芯片数据传输速率为1600 MT/s,内存条每次传输64 bits或者说8 bytes数据,1600*8 便得到12800MB/s的峰值比特率。

6 引脚描述

今天主要简单介绍一些关键信号,后续会详细说明这些信号在设计中应该注意的事项

信号名方向功能描述
CK_t,CK_cInput差分时钟输入。所有的地址、控制信号都是通过CK_t的上升沿与CK_c的下降沿进行采样的
CKEInput时钟使能:CKE为高电平时,启动内部时钟信号、设备输入缓冲以及输出驱动单元。CKE低电平时则关闭上述单元。当CKE为低电平时,可使设备进入PRECHARGE POWER DOWN、SELF-REFRESH以及ACTIVE POWER DOWN模式。CKE与SELF REFRESH退出命令是同步的。在上电以及初始化序列过程中,VREFCA与VREF将变得稳定,并且在后续所有的操作过程中都要保持稳定,包括SELF REFRESH过程中。CKE必须在读写操作中保持稳定的高电平。在POWER DOWN过程中,除CK_t,CK_c,ODT以及CKE以外的所有输入缓冲都是关闭的。在SELF REFRESH过程中,除CKE以外的所有输入缓冲都是关闭的。在正时钟上升边沿采样。
CS_nInput片选信号:当CS_n锁存为高电平时,所有的命令都被忽略。在正时钟上升边沿采样。
CA_nInput命令/地址输入信号。可作为地址线使用,也可作为命令代码使用,是命令代码的一部分。
ODTInputOn-Die Termination,片上终端电阻:ODT信号可使能DDR SDRAM内部的RTT_NOM终端电阻。该设计通过允许DRAM控制器独立地打开/关闭任一或所有DRAM设备的终端电阻来改善存储器通道的信号完整性。DRAM通过ODT控制引脚为每个DQ,DQS_t及DQS_c和DM开启/关闭终端电阻。与其他输入命令不同,ODT引脚直接控制ODT动作,不对其进行时钟采样。在自刷新模式下不支持ODT。可以选择在CKE掉电期间通过模式寄存器启用ODT操作。请注意,如果在掉电模式下启用ODT,则在掉电期间可能无法关闭VDDQ(I/O供电),同时DRAM也会在读操作期间无法关闭。
DM_nInput输入数据掩码:DM_n信号是作为写数据的掩码信号,当DM_n信号为低电平时,写命令的输入数据对应的位将被丢弃。DM_n在DQS的两个条边沿都采样。
DQInputOutput数据输入、输出:双向数据总线。若模式寄存器中使能了CRC功能,那么在数据burst结束时就会附加一段CRC码。
DQS_t,DQS_cInputOutput差分数据选通信号:差分信号对,作输入时与写数据同时有效,作输出时与读数据同时有效。读数据时与边沿对齐,但是跳变沿位于写数据的中心。DDR4 SDRAM仅支持选通信号为差分信号,不支持单根信号的数据选通信号。
NCN.A无电气连接。
VDDQSupplyI/O供电:1.2V +/- 0.06V
VSSQSupplyGND
VDDSupplyCore供电:1.2V +/- 0.06V
VDDCASupplyCA供电
VSSCASupplyGND
VSSSupplyGND
VPPSupplyDRAM激活供电:2.5V(最小2.375V,最大2.75V)
VREFSupply参考电压
ZQSupplyDrive Strength Caliation校准参考电阻

7 硬件电路实战

今天主要是放一些参考电路,下一篇文章会详细讲解DDR设计的整个过程,包括DDR的级联以及Layout中应该注意的事项。

  • SDRAM电路设计案例

SDRAM广泛应用于LCD屏幕中,通常搭配NAND Flash或者NOR Flash使用。

图片

NAND Flash的存储电路见下图:

图片

NOR Flash的电路设计见下:

图片

NOR Flash和SRAM的数据线和地址线通常是复用的,具体需要见手册,以下截取STM32手册部分内容:

图片

图片

图片

  • DDR4电路设计案例

DDR4应用最为广泛,原因有两个:

  • DDR4的存储速率能满足大部分工程师的需求;
  • DDR5的走线对设计者的要求比较高。

图片

NOR Flash/NAND Flash和SRAM的数据线和地址线通常是复用的

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • SDRAM
    +关注

    关注

    7

    文章

    409

    浏览量

    54729
  • 存储器
    +关注

    关注

    38

    文章

    7148

    浏览量

    161985
  • 电路设计
    +关注

    关注

    6565

    文章

    2317

    浏览量

    195405
  • DDR
    DDR
    +关注

    关注

    9

    文章

    677

    浏览量

    64240
  • DDR2
    +关注

    关注

    1

    文章

    88

    浏览量

    41419
收藏 人收藏

    评论

    相关推荐

    怎么成为硬件电路设计高手?

    ▼关注公众号: 工程师看海▼   在现代科技快速发展的时代,电子设备无处不在,而硬件电路设计是实现这些设备功能的基础。无论是智能手机、电脑、家用电器,还是工业控制系统,都需要经过精密的电路设计来实现
    的头像 发表于 07-28 13:10 3461次阅读
    怎么成为<b class='flag-5'>硬件</b><b class='flag-5'>电路设计</b>高手?

    硬件电路设计之晶体与晶振电路设计

      晶体与晶振在电路设计中的应用十分广泛,对于数字电路,一个稳定的时钟信号,是系统稳定的前提。
    的头像 发表于 11-22 10:44 714次阅读
    <b class='flag-5'>硬件</b><b class='flag-5'>电路设计</b>之晶体与晶振<b class='flag-5'>电路设计</b>

    硬件电路设计DDR电路设计(2)

    本文主要讲述一下DDR从0到1设计的整个设计的全过程。
    的头像 发表于 11-27 16:28 5979次阅读
    <b class='flag-5'>硬件</b><b class='flag-5'>电路设计</b>之<b class='flag-5'>DDR</b><b class='flag-5'>电路设计</b>(2)

    硬件电路设计DDR电路设计(3)

    本文主要讲述一下DDR从0到1设计的整个设计的全过程,有需要的朋友可先安排收藏。
    的头像 发表于 11-29 15:36 1082次阅读
    <b class='flag-5'>硬件</b><b class='flag-5'>电路设计</b>之<b class='flag-5'>DDR</b><b class='flag-5'>电路设计</b>(3)

    硬件电路设计DDR电路设计(4)

    DDR4(第四代双倍数据速率同步动态随机存取存储器)是一种高带宽的存储器,今天主要讲述一下DDR4在Layout过程中的一些细节。在DDR的设计过程中,DDR的Layout是十分重要的
    的头像 发表于 11-29 15:39 2358次阅读
    <b class='flag-5'>硬件</b><b class='flag-5'>电路设计</b>之<b class='flag-5'>DDR</b><b class='flag-5'>电路设计</b>(4)

    求推荐硬件电路设计的书

    本帖最后由 azsxdcfv1871514 于 2013-1-6 14:56 编辑 希望高手能够推荐一本适合菜鸟提升能力的电路设计的书,那种讲电路设计比较全面点的书,谢谢啦!!!
    发表于 12-30 13:00

    硬件电路设计

    十五年硬件电路设计精华
    发表于 11-08 17:26

    高速电路设计

    能否开通一个高速电路设计的版块专门讨论高速电路设计的:比如DDR DDR2 DDR3 DDR4L
    发表于 07-06 17:18

    硬件电路设计流程系列

    一、硬件电路设计流程系列--硬件电路设计规范 二、硬件电路设计流程系列--方案设计(
    发表于 10-17 17:16

    核心板硬件电路设计

    核心板接口说明核心板硬件电路设计USB Host电路设计
    发表于 02-01 06:22

    硬件电路设计的思路分享

    在学习电路设计的时候,不知道你是否有这样的困扰:明明自己学了很多硬件电路理论,也做过了一些基础操作实践,但还是无法设计出自己理想的电路。归根结底,我们缺少的是
    发表于 11-11 08:40

    硬件电路设计与实践

    硬件电路设计与实践,非常实用的教材 有需要的朋友下来看看
    发表于 12-08 14:48 0次下载

    硬件电路设计具体详解

    硬件电路设计具体详解。
    发表于 04-05 11:51 28次下载

    MCU电路设计经验

    MCU电路设计经验,在做硬件电路的时候,可以做一个参考
    发表于 06-17 14:59 20次下载

    硬件电路设计流程--原理图设计

    电路教程相关知识的资料,关于硬件电路设计流程--原理图设计
    发表于 10-10 14:34 0次下载