0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何减少PCB板内的串扰

jf_pJlTbmA9 来源:韬略科技EMC 作者:韬略科技EMC 2023-11-24 17:13 次阅读

本文转载自: 韬略科技EMC微信公众号

随着科技发展和人们消费需求,现今电子设备小型化的趋势越来越突出,印制电路板(PCB)越做越小。这导致PCB板内信号走线之间容易产生无意间耦合,这种耦合现象被称为串扰(如图1)。

wKgZomVddJmASLGVAAT9QjgAvqA843.png

图1.平行走线相互串扰

以下列举一些减少串扰的PCB布线规则。

规则 1:关键信号远离I/O信号

需要重点关注I/O连接口附近的关键布线,因为噪声很容易通过这些 I/O 口以辐射或者传导的形式离开或进入电路板。如I/O口直连的信号线与关键信号线靠太近,会产生耦合效应(见图 2)。

wKgZomVddJqAGrioAAGMcLYu128869.png

图2.关键信号与I/O口走线图示

噪声会通过I/O连接线进入,并通过PCB内部I/O连接线耦合到关键信号上(时钟或敏感信号),模型如图3a。同样的,关键信号(时钟或高速信号)会将噪声耦合到PCB内部的I/O信号走线,并通过I/O连接线往外辐射,模型如图3b示:

wKgaomVddJyAfmxmAAIkr4SNrSw907.png

图3.关键信号与I/O信号靠太近会引起潜在的EMC问题

规则2:高速信号走线尽量短

在高速PCB(> 100MHz)上,高频信号波长较短,辐射效率高,以至高速信号本身走线形成天线效应,特别是当走线放在顶层或底层时。这种不必要的辐射可以耦合到相邻的走线甚至是附近接口连接线。我们建议将高速信号走线画在PCB中间层,如图4b所示。这有助于控制来高速信号产生的电磁场,避免出现串扰或电磁干扰形式的非预期耦合。如果高速走线走在表层,则应使走线尽量短,当走线小于电小尺寸(1/10波长)时,天线效应会大大减少。如图4所示:

wKgZomVddKOAO1N0AAGRTbB1CmU708.png

图4. a.信号走表层 b.信号走中间层

规则3:差分网络匹配

理论上,差分对传输的信号大小相等,极性相反,因此差分对产生的EMI会相互抵消或者忽略。但是,只有在差分对走线长度相等并且尽可能对称地靠近彼此时才有效。图5展示了几种不同情况的差分对走线。

wKgaomVddKSAensjAAJV0u9heao989.png

图5.差分走线优劣对比图

为了对比差分信号走线好坏的辐射情况,作如下电路仿真,图6a和图6b分别是两组对称和非对称走线,走线左端输入高频差分信号,右端端接负载。

wKgZomVddKaASrQjAAGAHhUYVxU681.png

图6. a.对称走线 b.非对称走线

我们对以上两种情况做近场分析,噪声仿真如图7:

wKgaomVddKiASOOBAAWR4jdn6MM860.png

图7.a对称差分走线仿真图 b非对称差分走线仿真图

在1m距离情况下,对比测试辐射发射情况。30MHz-1GHz的频段下,对称走线比非对称走线噪声值小8-10db,如图8所示。

wKgaomVddKqAB2NIAARCo-dwFfs682.png

图8. 1m距离辐射对比数据

总的来说,在电子设备的设计中,电路前期设计的重要性不容忽视。良好的EMC设计可以确保设备的正常运行,避免电磁干扰对其他设备的影响,并提高产品自身的可靠性。

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCB板
    +关注

    关注

    27

    文章

    1373

    浏览量

    50350
  • 信号
    +关注

    关注

    11

    文章

    2641

    浏览量

    75392
  • 串扰
    +关注

    关注

    4

    文章

    183

    浏览量

    26786
收藏 人收藏

    评论

    相关推荐

    要画好PCB,先学好信号完整性!

    高频中的交流阻抗。紧密耦合的电层平面来减小顶层的交流阻抗,极大程度减少电磁辐射。 降低电介质高度会大大减少现象,而不会对电路
    发表于 02-19 08:57

    如何减少pcb热阻的影响

    减少PCB(印刷电路板)的热阻是提高电子系统可靠性和性能的关键。以下是一些有效的技巧和策略,用于降低PCB的热阻: 在设计PCB时,选择元器件和基板材料是一个至关重要的步骤。这是因为不
    的头像 发表于 01-31 16:58 261次阅读

    EMC之PCB设计技巧

    技巧 技巧1:将PCB接地 降低EMI的一个重要途径是设计PCB接地层。第一步是使PCB电路总面积的接地面积尽可能大,这样可以
    发表于 12-19 09:53

    ADC电路中造成串的原因?如何消除

    是ADI的SAR型 18位单通道全差分输入的ADC。ADC的后端是MCU,MCU将数字信号处理之后再画到显示屏上显示实时波形。 调试发现显示的信号有,表现为某一路信号悬空之后,相邻的那一路信号
    发表于 12-18 08:27

    关于减少PCB板电磁干扰的4个设计技巧

     电磁干扰(EMI,Electro MagneTIc Interference),可分为辐射和传导干扰。辐射干扰就是干扰源以空间作为媒体把其信号干扰到另一电网络。而传导干扰就是以导电介质作为媒体把一 个电网络上的信号干扰到另一电网络。
    发表于 11-24 15:58 226次阅读

    互相产生的原因?

    多了,这样我想有个问题就是,在正常采集时,这几个通道间会不会有互相的问题。谢谢。 另外我想知道互相产生原因,如果能成放大器内部解释更好
    发表于 11-21 08:15

    DRC规则是指什么?怎样使用DRC规则减少PCB改版次数呢?

    DRC规则是工程师根据审生产制造标准设定的一些约束,PCB设计工程师都需要遵守这些规则,这样可以确保设计出来的产品功能正常、可靠、并且可以到达量产生产的标准。
    的头像 发表于 11-17 10:05 2455次阅读
    DRC规则是指什么?怎样使用DRC规则<b class='flag-5'>减少</b><b class='flag-5'>PCB</b>改版次数呢?

    非隔离开关电源的PCB正确布局设计要点

    对一块大电路板上的嵌入dc/dc电源,要获得最佳的电压调节、负载瞬态响应和系统效率,就要使电源输出靠近负载器件,尽量减少PCB走线上的互连阻抗和传导压降。确保有良好的空气流,限制热应力;如果能采用强制气冷措施,则要将电源靠近风扇位置。
    发表于 09-29 07:40 209次阅读
    非隔离开关电源的<b class='flag-5'>PCB</b>正确布局设计要点

    PCBA中的地弹是什么?如何减少PCB组装中的地弹?

    接地反弹是PCB组件中的噪声源。重要的是要防止这种情况,因为它会中断高速或高频操作。接地反弹的主要原因是电路上不同点的接地电位差。
    发表于 09-28 14:58 1467次阅读
    PCBA中的地弹是什么?如何<b class='flag-5'>减少</b><b class='flag-5'>PCB</b>组装中的地弹?

    提高贴片机速度的途径

    采用双轨道以实现一轨道上进行PCB贴片,另一轨道送板,减少PCB输送时间和贴装头待机停留时间;·多贴装头组合技术,目前有双头和4头等结构;
    发表于 09-19 15:33 262次阅读

    为什么柔性PCB需要加强筋?

    在某些地方需要刚度的时候起着重要的作用。 当组件放置在柔性区域时,特别需要PCB加强筋,这些组件的重量会对柔性材料造成压力。它们也可以用来创建刚性印刷电路板的表面来放置SMT加工中的部件和焊接。此外,需要多次插入的连接器需要PCB加强筋,以
    的头像 发表于 09-15 09:31 199次阅读

    如何减少PCB杂散电容的影响

    一站式PCBA智造厂家今天为大家讲讲如何减少PCB杂散电容的影响?减少PCB杂散电容的PCB设计方法。当提到PCBA上的电子电路时,经常使用
    的头像 发表于 08-24 08:56 394次阅读

    可回收降解PCB推出!碳排放量将减少60%!

    值得关注的是,这种材料的有机结构被封装在无毒聚合物中,可以溶解于热水中,只留下可堆肥的有机材料。这一方面可以减少PCB的污染和浪费,同时还可以使得焊接到PCB板上的电子元件更好得到回收与再利用。
    的头像 发表于 08-08 16:03 602次阅读

    如何减少PCB板内的串扰?

    随着科技发展和人们消费需求,现今电子设备小型化的趋势越来越突出,印制电路板(PCB)越做越小。
    发表于 06-08 10:29 459次阅读
    如何<b class='flag-5'>减少</b><b class='flag-5'>PCB</b>板内的串扰?

    如何减少PCB板内的串扰

    随着科技发展和人们消费需求,现今电子设备小型化的趋势越来越突出,印制电路板(PCB)越做越小。这导致PCB板内信号走线之间容易产生无意间耦合,这种耦合现象被称为串扰(如图1)。
    发表于 05-16 12:33 370次阅读
    如何<b class='flag-5'>减少</b><b class='flag-5'>PCB</b>板内的串扰