0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何减少PCB板内的串扰

jf_pJlTbmA9 来源:韬略科技EMC 作者:韬略科技EMC 2023-11-24 17:13 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

本文转载自: 韬略科技EMC微信公众号

随着科技发展和人们消费需求,现今电子设备小型化的趋势越来越突出,印制电路板(PCB)越做越小。这导致PCB板内信号走线之间容易产生无意间耦合,这种耦合现象被称为串扰(如图1)。

wKgZomVddJmASLGVAAT9QjgAvqA843.png

图1.平行走线相互串扰

以下列举一些减少串扰的PCB布线规则。

规则 1:关键信号远离I/O信号

需要重点关注I/O连接口附近的关键布线,因为噪声很容易通过这些 I/O 口以辐射或者传导的形式离开或进入电路板。如I/O口直连的信号线与关键信号线靠太近,会产生耦合效应(见图 2)。

wKgZomVddJqAGrioAAGMcLYu128869.png

图2.关键信号与I/O口走线图示

噪声会通过I/O连接线进入,并通过PCB内部I/O连接线耦合到关键信号上(时钟或敏感信号),模型如图3a。同样的,关键信号(时钟或高速信号)会将噪声耦合到PCB内部的I/O信号走线,并通过I/O连接线往外辐射,模型如图3b示:

wKgaomVddJyAfmxmAAIkr4SNrSw907.png

图3.关键信号与I/O信号靠太近会引起潜在的EMC问题

规则2:高速信号走线尽量短

在高速PCB(> 100MHz)上,高频信号波长较短,辐射效率高,以至高速信号本身走线形成天线效应,特别是当走线放在顶层或底层时。这种不必要的辐射可以耦合到相邻的走线甚至是附近接口连接线。我们建议将高速信号走线画在PCB中间层,如图4b所示。这有助于控制来高速信号产生的电磁场,避免出现串扰或电磁干扰形式的非预期耦合。如果高速走线走在表层,则应使走线尽量短,当走线小于电小尺寸(1/10波长)时,天线效应会大大减少。如图4所示:

wKgZomVddKOAO1N0AAGRTbB1CmU708.png

图4. a.信号走表层 b.信号走中间层

规则3:差分网络匹配

理论上,差分对传输的信号大小相等,极性相反,因此差分对产生的EMI会相互抵消或者忽略。但是,只有在差分对走线长度相等并且尽可能对称地靠近彼此时才有效。图5展示了几种不同情况的差分对走线。

wKgaomVddKSAensjAAJV0u9heao989.png

图5.差分走线优劣对比图

为了对比差分信号走线好坏的辐射情况,作如下电路仿真,图6a和图6b分别是两组对称和非对称走线,走线左端输入高频差分信号,右端端接负载。

wKgZomVddKaASrQjAAGAHhUYVxU681.png

图6. a.对称走线 b.非对称走线

我们对以上两种情况做近场分析,噪声仿真如图7:

wKgaomVddKiASOOBAAWR4jdn6MM860.png

图7.a对称差分走线仿真图 b非对称差分走线仿真图

在1m距离情况下,对比测试辐射发射情况。30MHz-1GHz的频段下,对称走线比非对称走线噪声值小8-10db,如图8所示。

wKgaomVddKqAB2NIAARCo-dwFfs682.png

图8. 1m距离辐射对比数据

总的来说,在电子设备的设计中,电路前期设计的重要性不容忽视。良好的EMC设计可以确保设备的正常运行,避免电磁干扰对其他设备的影响,并提高产品自身的可靠性。

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCB板
    +关注

    关注

    27

    文章

    1503

    浏览量

    55530
  • 信号
    +关注

    关注

    12

    文章

    2928

    浏览量

    80397
  • 串扰
    +关注

    关注

    4

    文章

    196

    浏览量

    27872
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    PCB别人包地你包地,但别人的隔离度比你好10dB不止

    高速先生成员--黄刚包地设计是一个很大众的设计方法,尤其是在微波射频走线上应用得更是广泛。关于为什么要包地这一点,大家的认知还是非常一致的,那就是为了控制,或者说是隔离度的改善。尤其是在微波射频
    发表于 04-13 11:21

    碳化硅MOSFET抑制策略深度解析:负压关断与寄生电容分压的根本性优势

    倾佳电子剖析SiC MOSFET问题的物理机制,并对各类抑制措施进行详尽的比较分析。报告的核心论点在于:通过优化器件本征参数实现的寄生电容分压优化,以及采用-5V负压关断驱动,构成了解决
    的头像 发表于 01-20 17:35 2983次阅读
    碳化硅MOSFET<b class='flag-5'>串</b><b class='flag-5'>扰</b>抑制策略深度解析:负压关断与寄生电容分压的根本性优势

    【EMC技术案例】显示屏线束导致CE电流法超标的案例

    【EMC技术案例】显示屏线束导致CE电流法超标的案例
    的头像 发表于 12-15 17:14 2836次阅读
    【EMC技术案例】显示屏线束<b class='flag-5'>串</b><b class='flag-5'>扰</b>导致CE电流法超标的案例

    EXCUSE ME,表层的AC耦合电容和PCB内层的高速线会有

    0mil的状态。更极限的是,如果本身设计就是贴着反焊盘,也就是0mil的设计,那加工出来可能变成了-4mil,也就是走线之间到了反焊盘区域里面了,这样就更恐怖了。So。。。我们
    发表于 12-10 10:00

    隔离地过孔要放哪里,才能最有效减少高速信号过孔

    ,还是过孔。。。 别急嘛,虽然也还是过孔,但是角度是不同的嘛。今天我们来讲讲两对高速过孔之间的怎么通过合理的规划隔离地过孔放的位置来减少。说白了,我们这篇文章想研究的是两对高速信号的过孔位置定了
    发表于 11-14 14:05

    如何影响信号完整性和EMI

    欢迎来到 “掌握 PCB 设计中的 EMI 控制” 系列的第六篇文章。本文将探讨如何影响信号完整性和 EMI,并讨论在设计中解决这一问题的具体措施。
    的头像 发表于 08-25 11:06 1w次阅读
    <b class='flag-5'>串</b><b class='flag-5'>扰</b>如何影响信号完整性和EMI

    SiC MOSFET并联均流及抑制驱动电路的研究

    SiC MOSFET在并联应用中的安全性和稳定性提出了挑战当SiC MOSFET应用在桥式电路时高速开关动作引发的问题严重影响了系统的可靠性.为了使SiC MOSFET在电路系统中稳定运行本文主要针对并联均流和
    发表于 08-18 15:36 1次下载

    埋孔技术在PCB多层中的应用案例

    要求较高的电子产品中。 1. 高端通信设备 在高速通信设备如路由器、交换机和基站中,信号完整性至关重要。埋孔技术能够减少信号路径长度和寄生电感,从而降低信号衰减和。通过将连接限制在内部层之间,避免了通孔对表层布线的干扰,
    的头像 发表于 08-13 11:53 1682次阅读
    埋孔技术在<b class='flag-5'>PCB</b>多层<b class='flag-5'>板</b>中的应用案例

    技术资讯 I 哪些原因会导致近端和远端

    本文要点在PCB、集成电路和线缆组件中,最常被提及的现象是接收端器件观测到的远端。带阻滤波器与带通滤波器作用相反:它们能滤除特定频率
    的头像 发表于 08-08 17:01 5714次阅读
    技术资讯 I 哪些原因会导致近端和远端<b class='flag-5'>串</b><b class='flag-5'>扰</b>?

    高速AC耦合电容挨得很近,PCB会不会很大……

    觉得恐惧了? 恐惧?恐惧啥呢,那当然是大家都会担心对与对之间的啊,在满足物质生活之后(能塞到PCB之后),肯定要慢慢开始注重精神生活了!鉴于有不少的粉丝,包括公司设计部的同事都
    发表于 07-22 16:56

    高速AC耦合电容挨得很近,PCB会不会很大……

    大是肯定大的啦!但是设计工程师也很委屈啊:芯片互联动不动就有一百几十对高速信号的AC耦合电容, 首先我得都塞进PCB去啊,其次的
    的头像 发表于 07-22 16:44 757次阅读
    高速AC耦合电容挨得很近,<b class='flag-5'>PCB</b><b class='flag-5'>串</b><b class='flag-5'>扰</b>会不会很大……

    如何优化层叠结构以提高PCB线路整体性能简述

    与参考平面紧密耦合 策略:将高速信号层(如差分对、单端信号)紧邻参考平面(GND或PWR),减少信号回流路径长度,降低和辐射。 案例: 8层典型结构:TOP-GND-SIG1-P
    的头像 发表于 07-10 14:56 646次阅读

    NEXT(Near-End Crosstalk,近端

    一、什么是NEXT(近端)? NEXT(Near-End Crosstalk,近端)是指在线缆传输信号时,靠近发射端处,相邻线对之间因电磁干扰所产生的
    的头像 发表于 06-23 17:35 2146次阅读

    MAX9206/MAX9208 10位总线LVDS解器技术手册

    宽度的并行数据转换为串行BLVDS信号。串行器/解器组合减少了互连线、简化了PCB布线和缩小了电路尺寸。
    的头像 发表于 05-29 09:17 1289次阅读
    MAX9206/MAX9208 10位总线LVDS解<b class='flag-5'>串</b>器技术手册

    OLI-P——分布式偏振测量利器

    在保偏光纤系统中,偏振是导致性能劣化的核心因素之一。传统偏振检测手段仅能获得链路整体消光比,而分布式偏振测量通过连续、高精度地捕捉整条光纤链路的偏振耦合分布,成为保障系统可靠性
    的头像 发表于 05-15 17:37 829次阅读
    OLI-P——分布式偏振<b class='flag-5'>串</b><b class='flag-5'>扰</b>测量利器