0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

ESD干扰路径介绍

冬至子 来源:韬略科技EMC 作者:李义君 2023-10-13 17:23 次阅读

高频特性下的寄生参数

在生活中静电是广泛存在的,特别是在干燥的冬季,人们尤其能够感知。

不过相比于他的存在,我们更关心的是它对我们生活的影响:

1、对人的健康有一定的影响。

2、易燃、易爆环境由静电引起的火灾爆炸。

3、对电子产品的干扰、损坏。

如何最大化去避免静电放电对电子产品产生干扰和损坏,这需要对静电放电的特点和干扰形式了解清楚,才能在产品设计时保证产品的ESD可靠性。这也是我们讨论的重点。

静电放电的特点:

1、ESD是一种高频现象。

2、高电场容性耦合,初始的电场可以容性耦合到表面积较大的网络上,一般在离ESD电弧10CM处可以产生几KV/m的高电场。

3、强磁场感性耦合,电弧会产生一个1至几百兆的强磁场,一般在离ESD电弧10CM处可以产生几十A/m的强磁场。

4、破坏性脉冲大电流、高电压。

5、共模干扰为主。

高频特性下的寄生参数

根据ESD的电流波形,可以看出ESD是一种高频现象,所以产品的寄生参数是改变放电路径的重要因素。

图片

如图,当回流环路上流过ESD电流时,由于回路的寄生参数(如寄生电感,在高频下必定存在寄生参数,无法做到两点间的阻抗为零),回路上将产生脉冲电压:

U(V)=L(H)*dI(A)/dt(S)

L:寄生电感,1cm的缝隙大概为10nH

图片

dI:ESD峰值电流(参考:6KV---22.5A,8KV---30A可参考ESD测试标准中的电流波形验证参数)

dt:ESD电流波形的上升时间(1ns)

脉冲电压U产生后通过寄生电容C流过信号线的干扰电流为:

I(A)=C(F)*dv(V)/dt(S)

C:寄生电容(印制线与参考地的寄生电容估算C(pF)≈0.1*S(c㎡)/H(cm);S为等效面积,H为距离)

dv:脉冲电压U

dt:ESD电流波形上升时间(1ns)

这个脉冲电流流过信号线产生的电压即为干扰电压。

总结: 根据干扰机理,减小回路阻抗是减小脉冲电压的根本,其中减小寄生电感很重要,保证回路的完整性以及缩短回路距离都会有利于减小寄生电感。寄生电容是导致干扰路径形成的主因,所以避免形成大的寄生电容是产品优良的ESD抗扰度的保证。

扩展:

如何减小寄生参数?

1、印制线间寄生电容(为容性串扰提供了条件)

相邻层上下平行布置印制线之间的寄生电容C主要取决于线宽W、线间距h和长度。C(pF/cm)与W/h成函数关系。h一定时,W越大单位电容越大。W一定时,h越大单位电容越小。所以减小线宽和增加间距已及相邻层上的布线要相互垂直,避免电容耦合。

同层相邻没有地平面的印制线主要取决于线间距,线距越大单位电容越小。相邻带地平面的印制线取决于线间距d、线宽W、与地平面的距离h。h一定时,d越大或W越小单位电容越小。所以布线时,遵循3W原则很重要。根据测算,带地平面的印制线间电容要小的多。

2、金属外壳与内部印制板之间的电容

增加外部金属壳与内部PCB板的距离可以减小相互的电容。屏蔽以及将敏感线布在中间层可以减小外部干扰对内部的影响。

3、回路寄生电感和感性串扰

回路“地”尽量要保持完整。

线连接要使用频蔽线缆,并且两端良好搭接。避免“猪尾巴”出现。

板与板之间的连接器一般不能提供很好的低阻抗路径,应考虑导电泡棉等进行地连接。

避免大环路布线,这是导致感性窜扰的重要原因。

有必要时,可制作人工“地”,如铜箔等。并与金属端口连接。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • ESD
    ESD
    +关注

    关注

    46

    文章

    1816

    浏览量

    171173
  • PCB板
    +关注

    关注

    27

    文章

    1372

    浏览量

    50340
  • 连接器
    +关注

    关注

    96

    文章

    12632

    浏览量

    133127
  • 寄生电感
    +关注

    关注

    1

    文章

    146

    浏览量

    14462
  • 脉冲电压
    +关注

    关注

    1

    文章

    23

    浏览量

    11083
收藏 人收藏

    评论

    相关推荐

    手机中ESD和EMI干扰

    手机中ESD和EMI干扰 这篇文章简要地探讨了手机音频系统中ESD及EMI的起因及结果。接着研讨了ESD干扰抑制器和EMI滤波器的使用,以
    发表于 11-20 08:32 886次阅读
    手机中<b class='flag-5'>ESD</b>和EMI<b class='flag-5'>干扰</b>

    ESD干扰模式有哪几种?ESD干扰机理分析

    ESD以共模干扰方式对控制器进行干扰,主要有以下几种形式
    的头像 发表于 09-08 15:29 1490次阅读
    <b class='flag-5'>ESD</b>的<b class='flag-5'>干扰</b>模式有哪几种?<b class='flag-5'>ESD</b><b class='flag-5'>干扰</b>机理分析

    PCB工作地与金属外壳连接对ESD干扰影响的实例分析

    图中有两条ESD共模干扰路径,即图中左边ICM1所在路径和右边ICM2路径。 很明显,第二条干扰
    发表于 03-05 10:28 443次阅读
    PCB工作地与金属外壳连接对<b class='flag-5'>ESD</b><b class='flag-5'>干扰</b>影响的实例分析

    手机中ESD与EMI干扰问题

    本帖最后由 gdpwppfcu 于 2014-1-27 14:12 编辑   这篇文章简要地探讨了手机音频系统中ESD及EMI的起因及结果。接着研讨了ESD干扰抑制器和EMI滤波器的使用,以避
    发表于 01-27 14:10

    电容在ESD中的应用—耦合效应

    地尽快泄放走,要么就让它不能进来。辐射干扰ESD通过空间辐射的方式对电子电路产生影响,因此找到辐射路径和敏感源才能找到真实有效的对策。上述例子中平板电脑的ESD耦合效应,原因是:在静
    发表于 02-20 11:23

    ESD静电放电

    了一个最基本的方法,更多方法请点击这里。ESD关乎电路的生存,但您也应该考虑功能性的干扰。这也许包括需很长恢复时间的模拟电路过载。在数字电路或系统处理器中的受干扰比特会是个更大的问题。当您触摸电脑
    发表于 09-21 09:54

    ESD静电干扰

    请问大神一个问题 就是一直搞不懂 TVS bv99系列都是抗ESD干扰的吗 之间有什么区别 不知道 什么时候改价TVS什么时候加BV99系列的? 请大神多多指教。谢谢
    发表于 01-30 12:13

    手机EMI及ESD干扰解决方案

    GSM/CDMA频率的干扰。同时,由于高分辨率CMOS传感器和TFT模块的引入,数字信号要在更高的频率上工作,这些连接线会像天线一样产生EMI干扰或可能造成ESD危险事件。
    发表于 07-24 07:50

    解决手机相机EMI和ESD噪声干扰的办法

    使该连接线会像天线一样产生EMI/RFI或可能造成ESD危险事件。总之,在上述两种情况下,所有这些EMI及ESD干扰均会破坏视频信号的完整性,甚至损坏基带控制器电路。为抑制这些EMI辐射并保证正常的数据传输,可考虑实现几种滤波器
    发表于 10-23 09:46

    如何使用E1抗干扰开发系统测量和定位EFT/ESD

    EFT/ESD干扰电路正常工作的机理E1抗干扰开发系统由那几部分组成?如何使用E1抗干扰开发系统测量和定位EFT/ESD
    发表于 04-08 06:49

    时序路径和关键路径介绍

    时序约束可以很复杂,这里我们先介绍基本的时序路径约束,复杂的时序约束我们将在后面进行介绍。在本节的主要内容如下所示:·时序路径和关键路径
    发表于 07-26 08:11

    晶焱科技ESD核心产品介绍

    晶焱科技ESD核心产品介绍
    发表于 10-27 14:52 13次下载

    ESD干扰机理分析

    上文介绍ESD的基本知识,对ESD的测试标准进行了解析,包括静电发生器的介绍,实验布置要求,静电放电实验的实施及判定等内容。
    的头像 发表于 09-26 09:20 482次阅读
    <b class='flag-5'>ESD</b><b class='flag-5'>干扰</b>机理分析

    ESD干扰测试是什么?防止ESD的常见方法有哪些

    ESD静电放电在芯片实际使用过程中越来越影响到芯片的可靠性,是影响芯片质量和性能的重要因素之一。因此,ESD干扰测试是非常重要的,防止ESD对芯片造成损坏。
    的头像 发表于 10-08 16:24 703次阅读

    ESD电流路径的分析

    好像任何一个行业的EMC都离不开ESD测试, ESD问题排查中,最重要最难的无疑是静电路径问题了。 本次就和大伙稍微探讨下ESD电流路径的分
    的头像 发表于 10-17 15:55 847次阅读
    <b class='flag-5'>ESD</b>电流<b class='flag-5'>路径</b>的分析