0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

兆松科技ZCC工具链全面支持Andes晶心科技全系列的RISC-V 处理器

AndesTech 来源:AndesTech 2023-08-08 11:33 次阅读

芯片硬件协同设计解决方案服务提供商兆松科技TerapinesTechnology),宣布兆松科技的 ZCC 工具链全面支持Andes晶心科技(Andes Technology; TWSE: 6533)全系列的 RISC-V 处理器。ZCC工具链目前在嵌入式、高性能、AI芯片等多个领域的表现都处于国际领先水平。

Andes晶心科技是32及64位高效能、低功耗RISC-V处理器核心领导供货商、RISC-V国际协会(RISC-V International)的创始首席会员,也是将RISC-V推向主流的主导力量。近日,兆松科技也正式加入RISC-V International,成为其战略会员。ZCC全面支持AndeStar V5指令集,意味着晶心科技及其合作伙伴可以在 V5架构的 RISC-V CPU产品中使用 ZCC 工具链,以达到更高代码密度和性能,从而满足更加广泛的应用需求。

ZCC工具链相较Andes晶心科技AndeSight IDE 所提供的LLVM编译器,可以进一步将AndesCore AX45 双发射8级流水线处理器CoreMark分数提升6%,在Embench-IoT(-O3)测试中同时实现了18.9%的性能提升和11.8%的代码密度优化;在Embench-IoT(-Os)测试同时实现了10%的代码密度优化和9.1%的性能提升。

c97d41ba-3597-11ee-9e74-dac502259ad0.png

c9e620d6-3597-11ee-9e74-dac502259ad0.png

根据SPECInt2006动态指令数测试结果,相较开源LLVM 16.0,ZCC针对RISC-V RV64GCBV处理器的优化减少指令数30%,针对RISC-V RV64GCB处理器的优化减少指令数13%;

ca4b16c6-3597-11ee-9e74-dac502259ad0.png

根据典型AI算子动态指令数结果,兆松科技ZCC工具链自动向量化性能相较于开源编译器最高提升91倍,意味着ZCC工具链可以为AI芯片的开发带来前所未有的优势,在性能和手写算子库不相上下甚至超过手写算子库的情况下,可以大幅降低算子库的维护成本。

ca8b2946-3597-11ee-9e74-dac502259ad0.png

兆松科技CTO伍华林表示,「兆松科技从ZCC工具链全面支持AndeStar V5的指令集作为起点,将逐步和晶心科技建立更进一步的合作,除了从工具链的代码密度和性能等优势上,帮助AndesCore RISC-V CPU IP更具有竞争力,未来还将提供软硬件协同设计工具,虚拟模型性能仿真工具等,帮助晶心科技的客户,高效的设计出有竞争力的芯片。」

「很高兴看到兆松科技与Andes晶心科技合作协助我们的共同客户,大幅优化发挥出RISC-V处理器的效能, 同时进一步缩减代码。」Andes晶心科技总经理暨技术长苏泓萌博士表示,「RISC-V技术持续快速发展,我们期许持续拓展生态系为客户提供专业开发工具的支持,进一步保障客户的产品效能与竞争力。」

责任编辑:彭菁

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    18290

    浏览量

    222194
  • 编译器
    +关注

    关注

    1

    文章

    1577

    浏览量

    48625
  • 晶心科技
    +关注

    关注

    0

    文章

    91

    浏览量

    18063
  • RISC-V
    +关注

    关注

    41

    文章

    1904

    浏览量

    45054

原文标题:兆松科技 ZCC 工具链全面支持Andes晶心科技 RISC-V 处理器

文章出处:【微信号:AndesTech,微信公众号:AndesTech】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    RISC-V有哪些优点和缺点

    模块化设计提高了RISC-V的适应性和灵活性。 简洁的指令集:RISC-V的设计简洁,指令数量相对较少,这有助于提高处理器的执行速度和降低功耗。 强大的社区支持
    发表于 04-28 09:03

    RISC-V有哪些优缺点?是坚持ARM方向还是投入risc-V的怀抱?

    。这种模块化设计提高了RISC-V的适应性和灵活性。 简洁的指令集 :RISC-V的设计简洁,指令数量相对较少,这有助于提高处理器的执行速度和降低功耗。 强大的社区支持
    发表于 04-28 08:51

    国产RISC-V MCU推荐

    ESP32-C3很好,物联网小产品首选,单芯片搞定Wi-Fi和蓝牙,够用好用,现在已经用到产品中了。 ESP32-C3系列芯片搭载低功耗RISC-V 32位单核处理器,四级流水线架构,支持
    发表于 04-17 11:00

    Andes晶心科技正式推出AndesCore® AX65全新RISC-V乱序执行、超纯量、多核处理器

    高效率、低功耗、32/64 位 RISC-V 处理器核的领先供货商和 RISC-V 国际协会创始首席成员Andes晶心科技,宣布全面推出高性
    的头像 发表于 01-17 13:48 571次阅读

    RISC-V处理器对应什么开发环境?

    RISC-V处理器是开源的,那开发环境需要厂商自己开发还是沿用传统的开发环境呢?比如keil
    发表于 01-13 19:18

    Andes、TASKING与MachineWare合作推动RISC-V ASIL车用芯片开发

    TASKING的系统级验证和调试工具目前已可支持通过ISO26262认证的Andes晶心科技RISC-V处理器IP并由MachineWare
    的头像 发表于 12-19 15:14 392次阅读

    Andes晶心科技与WITTENSTEIN合作建构RISC-V处理器安全解决方案

    高效能、低功耗32/64位RISC-V处理器核心领导供货商暨RISC-V国际协会创始首席会员Andes晶心科技(TWSE: 6533)欣然宣布与WITTENSTEIN high int
    的头像 发表于 12-13 10:10 342次阅读

    开发出商用的RISC-V处理器还需要哪些开发工具和环境?

    全世界范围来看,在RISC-V技术阵营中,台湾的Andes公司(科技)开发的编译、开发工具
    发表于 11-18 06:05

    读《玄铁RISC-V处理器入门与实战》

    是由美国伯克利大学的 Krest 教授及其研究团队提出的,当时提出的初衷是为了计算机/电子类方向的学生做课程实践服务的。由于这是伯克利大学研究并流片的第五代RISC架构处理器,因此就命名为RISC-V
    发表于 09-28 11:58

    Andes晶心科技将亮相RISC-V中国峰会

    Andes晶心科技将亮相RISC-V中国峰会;并为大家呈现四场精彩发表。RISC-V中国峰会将于8/23至8/25召开。
    的头像 发表于 08-22 19:02 614次阅读

    RISC-V在快速发展的处理器生态系统中找到立足点

    但是开源处理器架构需要从软件开发社区获得更多支持,然后才能在数据中心与x86和ARM架构竞争:巴塞罗那RISC-V峰会的总结。 Developers have grown up hearing ARM
    发表于 08-11 18:20

    RISC-V设计支持工具支持RISC-V技术的基础

    RISC-V设计支持工具支持RISC-V技术的基础 ppt分享
    发表于 07-14 17:15 12次下载

    两大架构RISC-V 和 ARM 的各种关系

    ,然后返回到内存中。RISC-V 和 ARM 都支持 32 位或 64 位指令集。 二、RISC-V 和 ARM 的区别 尽管 RISC-V 和 ARM
    发表于 06-21 20:31

    开源芯片系列讲座第09期:RISC-V软硬件协同设计全流程软件栈直播PPT分享

    ,已经成为芯片行业面临的一大难题。松科技针对这一行业难题,设计了敏捷芯片开发工具--软硬件协同设计工具,用以全面加速芯片设计公司的产品研发
    发表于 06-14 15:19

    RISC-V,正在摆脱低端

    在同样的指令集架构下还去重复“造轮子”。因此在一些基础的编译工具、操作系统,比如GCC/LLVM,Linux等,希望整个行业能够合力去共同打造,而不是说每个RISC-V处理器厂家都要
    发表于 05-30 14:11