0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

兆松科技ZCC工具链全面支持Andes晶心科技全系列的RISC-V 处理器

AndesTech 来源:AndesTech 2023-08-08 11:33 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

芯片软硬件协同设计解决方案服务提供商兆松科技(TerapinesTechnology),宣布兆松科技的 ZCC 工具链全面支持Andes晶心科技(Andes Technology; TWSE: 6533)全系列的 RISC-V 处理器。ZCC工具链目前在嵌入式、高性能、AI芯片等多个领域的表现都处于国际领先水平。

Andes晶心科技是32及64位高效能、低功耗RISC-V处理器核心领导供货商、RISC-V国际协会(RISC-V International)的创始首席会员,也是将RISC-V推向主流的主导力量。近日,兆松科技也正式加入RISC-V International,成为其战略会员。ZCC全面支持AndeStar V5指令集,意味着晶心科技及其合作伙伴可以在 V5架构的 RISC-V CPU产品中使用 ZCC 工具链,以达到更高代码密度和性能,从而满足更加广泛的应用需求。

ZCC工具链相较Andes晶心科技AndeSight IDE 所提供的LLVM编译器,可以进一步将AndesCore AX45 双发射8级流水线处理器CoreMark分数提升6%,在Embench-IoT(-O3)测试中同时实现了18.9%的性能提升和11.8%的代码密度优化;在Embench-IoT(-Os)测试同时实现了10%的代码密度优化和9.1%的性能提升。

c97d41ba-3597-11ee-9e74-dac502259ad0.png

c9e620d6-3597-11ee-9e74-dac502259ad0.png

根据SPECInt2006动态指令数测试结果,相较开源LLVM 16.0,ZCC针对RISC-V RV64GCBV处理器的优化减少指令数30%,针对RISC-V RV64GCB处理器的优化减少指令数13%;

ca4b16c6-3597-11ee-9e74-dac502259ad0.png

根据典型AI算子动态指令数结果,兆松科技ZCC工具链自动向量化性能相较于开源编译器最高提升91倍,意味着ZCC工具链可以为AI芯片的开发带来前所未有的优势,在性能和手写算子库不相上下甚至超过手写算子库的情况下,可以大幅降低算子库的维护成本。

ca8b2946-3597-11ee-9e74-dac502259ad0.png

兆松科技CTO伍华林表示,「兆松科技从ZCC工具链全面支持AndeStar V5的指令集作为起点,将逐步和晶心科技建立更进一步的合作,除了从工具链的代码密度和性能等优势上,帮助AndesCore RISC-V CPU IP更具有竞争力,未来还将提供软硬件协同设计工具,虚拟模型性能仿真工具等,帮助晶心科技的客户,高效的设计出有竞争力的芯片。」

「很高兴看到兆松科技与Andes晶心科技合作协助我们的共同客户,大幅优化发挥出RISC-V处理器的效能, 同时进一步缩减代码。」Andes晶心科技总经理暨技术长苏泓萌博士表示,「RISC-V技术持续快速发展,我们期许持续拓展生态系为客户提供专业开发工具的支持,进一步保障客户的产品效能与竞争力。」

责任编辑:彭菁

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    20325

    浏览量

    254694
  • 编译器
    +关注

    关注

    1

    文章

    1672

    浏览量

    51889
  • 晶心科技
    +关注

    关注

    0

    文章

    123

    浏览量

    19173
  • RISC-V
    +关注

    关注

    49

    文章

    2941

    浏览量

    53520

原文标题:兆松科技 ZCC 工具链全面支持Andes晶心科技 RISC-V 处理器

文章出处:【微信号:AndesTech,微信公众号:AndesTech】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    北极芯微最新dToF深度感测SoC采用Andes科技RISC-V处理器

    科技(Andes Technology)的 N25F以及N225 RISC-V 处理器 IP,为智能感测与机器人应用提供高效能、低功耗且具高度弹性的运算平台。
    的头像 发表于 04-10 14:24 871次阅读

    思尔芯、MachineWare与Andes科技联合推出RISC-V协同仿真方案,加速芯片开发

    前言思尔芯、MachineWare与科技(AndesTechnology)联合发布一款协同仿真解决方案,旨在应对日益复杂的RISC-V芯片设计。该方案融合了MachineWare的SIM-
    的头像 发表于 01-22 10:03 839次阅读
    思尔芯、MachineWare与<b class='flag-5'>Andes</b><b class='flag-5'>晶</b><b class='flag-5'>心</b>科技联合推出<b class='flag-5'>RISC-V</b>协同仿真方案,加速芯片开发

    Andes科技推出全新32位RISC-V处理器D23-SE

    Andes科技为高效能、低功耗32/64位元RISC-V处理器的领先供应商,今日宣布推出全新D23-SE核心。这款
    的头像 发表于 12-17 10:51 2023次阅读

    d-Matrix与Andes科技合作打造下一代AI推理加速

    数据中心生成式 AI 推理计算的先驱 d-Matrix,以及高效率、低功耗 RISC-V 处理器核心的领先供应商、RISC-V 国际协会的创始首席会员 Andes
    的头像 发表于 12-17 10:47 1138次阅读

    松科ZCC-FuSa编译全面支持科技车规级RISC-V处理器IP核

    2025 年 8 月 26 日,松科技宣布其车规编译 ZCC-FuSa 全面支持
    的头像 发表于 08-27 16:50 1508次阅读
    <b class='flag-5'>兆</b><b class='flag-5'>松科</b>技<b class='flag-5'>ZCC</b>-FuSa编译<b class='flag-5'>器</b><b class='flag-5'>全面</b><b class='flag-5'>支持</b><b class='flag-5'>晶</b><b class='flag-5'>心</b>科技车规级<b class='flag-5'>RISC-V</b><b class='flag-5'>处理器</b>IP核

    Andes科技推出AndeSight IDE v5.4

    高效能、低功耗 RISC-V 处理器 IP 领导厂商Andes科技(Andes Techno
    的头像 发表于 08-27 16:48 1395次阅读

    2025 Andes RISC-V CON北京站亮点抢先看

    Andes科技将于北京丽亭华苑酒店举办「2025 Andes RISC-V CON」北京站,预计吸引来自中国各地近 200 位产业领袖、
    的头像 发表于 08-21 15:35 2765次阅读

    Andes科技推出新一代深度学习加速

    高效能、低功耗 32/64 位 RISC-V 处理器核与 AI 加速解决方案的领导供货商—Andes科技(
    的头像 发表于 08-20 17:43 3099次阅读

    Andes科技推出AndesCore 46系列处理器家族

    Andes科技,作为高效能、低功耗32/64位RISC-V处理器核的领导供货商及RISC-V
    的头像 发表于 08-13 14:02 2941次阅读

    RT-Thread BSP全面支持玄铁全系列RISC-V 处理器 | 技术集结

    RT-ThreadBSP全面支持玄铁全系列RISC-V处理器。玄铁系列
    的头像 发表于 07-03 18:03 3455次阅读
    RT-Thread BSP<b class='flag-5'>全面</b><b class='flag-5'>支持</b>玄铁<b class='flag-5'>全系列</b><b class='flag-5'>RISC-V</b> <b class='flag-5'>处理器</b> | 技术集结

    松科技发布高性能RISC-V编译ZCC 4.0.0版本

    近日,松科技(武汉)有限公司(以下简称“松科技”)宣布正式发布高性能 RISC-V 编译
    的头像 发表于 06-27 14:48 3699次阅读
    <b class='flag-5'>兆</b><b class='flag-5'>松科</b>技发布高性能<b class='flag-5'>RISC-V</b>编译<b class='flag-5'>器</b><b class='flag-5'>ZCC</b> 4.0.0版本

    松科ZCC编译全面支持芯来科技NA系列处理器

    近日,松科技(武汉)有限公司(以下简称“松科技”)宣布正式发布高性能RISC-V编译
    的头像 发表于 06-11 09:56 1976次阅读

    先楫 x 松:打造国产高性能 RISC-V MCU生态里程碑

    2025年06月06日,松科技(武汉)有限公司(以下简称“松科技”)宣布正式发布高性能RISC-V编译
    的头像 发表于 06-06 15:53 2453次阅读
    先楫 x <b class='flag-5'>兆</b>松:打造国产高性能 <b class='flag-5'>RISC-V</b> MCU生态里程碑

    思尔芯携手Andes科技,加速先进RISC-V 芯片开发

    RISC-V生态快速发展和应用场景不断拓展的背景下,芯片设计正面临前所未有的复杂度挑战。近日,RISC-V处理器核领先厂商Andes
    的头像 发表于 06-05 09:45 1280次阅读
    思尔芯携手<b class='flag-5'>Andes</b><b class='flag-5'>晶</b><b class='flag-5'>心</b>科技,加速先进<b class='flag-5'>RISC-V</b> 芯片开发

    BrainChip与Andes科技达成合作

    RISC-V CON联合展示 BrainChip 的 Akida AKD1500,搭配Andes 科技的奇莱Voyager 开发板与 AndesCore AX45MP 64 位多
    的头像 发表于 05-30 16:06 1572次阅读