0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

技术资讯 I 如何确定目标阻抗以实现电源完整性?

深圳(耀创)电子科技有限公司 2023-03-16 17:05 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

本文要点

将 PDN阻抗设计为目标值有助于确保设计的电源稳定性。

PDN 目标阻抗在一定程度上会决定 PDN 上测得的任何电压波动。

确定目标阻抗需要考虑 PDN 上允许的电压波动、输出信号上允许的抖动,或将两者都考虑在内。

阻抗可能是用于普遍概括电子学所有领域信号行为的一项指标。在 PCB 设计中设计具体应用时,我们总是有一些希望实现的目标阻抗,无论是射频走线、差分对,还是阻抗匹配网络。要想确保电源完整性,就要按照 PDN 目标阻抗进行设计,但如何确定 PDN 目标阻抗是一项不小的挑战。

而遗憾的是,没有哪一项行业标准(甚至产品手册中也没有提供一定的规范)可以告诉我们,在 PCB 中实现电源完整性所需的目标阻抗是多少。为此,我们需要针对信号行为、允许的功率波动、甚至 PDN 的拓扑结构来确定最低要求。

1

对于电源完整性而言,

合适的目标阻抗是多少?

去耦电容有助于达到目标阻抗并保持电源完整性

不能想当然地认为任何 PDN 都需要一个特定的目标阻抗水平,因为事实并非如此简单。我们需要选择的阻抗值取决于几个因素,而且根据 PDN 的结构,可能很难确定哪些因素最为重要。影响目标阻抗值的主要因素包括:

电源总线上允许的电压波动

输出信号上允许的时序抖动

数字 IC 中的核心和逻辑电平

流入 PDN 的电流大小和带宽

PDN 是数字的还是模拟

PDN 的拓扑结构

要确定电源完整性的目标阻抗,有两种最常见的方法,即考虑上述列表中的前两项。虽然该列表中的所有要点都是相互关联的,但前两项通常用于确定 PDN 目标阻抗的设计目标。

最小电压波动的目标阻抗

需要一定的电压波动才能让一定量的电流流入 PDN,而产生电压波动所需的目标阻抗可以由欧姆定律确定。如果知道了允许的电压波动和开关期间的总电流消耗,就可以计算出与这两个值有关的 PDN 阻抗。

1d8f049e-c330-11ed-ad0d-dac502259ad0.png

PDN 目标阻抗方程

举个例子,只要翻阅一下主处理器的数据手册就可以确定限值。下图所示为 Kintex UltraScale FPGA 的电源电压数据。我们可以根据数据表中列出的电源电压的标称值、最小值和最大值(见下面的红框),对电源轨电压的波动设定一个限制。

1da5f488-c330-11ed-ad0d-dac502259ad0.png

某大型 FPGA 的电源电压数据

例如,在第一行中,如果我们考虑到 VCCINT 内部电源电压有 20% 的安全裕度,我们可以将允许的电源轨电压波动设置从 0.927 V 到 0.974 V。接下来,在产品手册中找到开关期间的电流消耗,并使用欧姆定律来确定设计中的 PDN 目标阻抗。只要该电源轨的 PDN 阻抗在整个信号带宽内低于目标值,那么任何电压波动都可以最小化。

最小抖动的目标阻抗

确保抖动最小化是一个重要的目标,有时也可用来确定 PDN 的目标阻抗。当一个数字器件进行开关操作并导致电源总线上的电压波动时,器件中不断变化的逻辑电平会导致信号中的时序和上升速率发生波动。显然,这两者相互依存,并创造了一个有趣的反馈系统,但要使抖动最小化,就必须使这种电源波动最小化。


抖动的典型值可以从 10ps/mV 到 100ps/mV(对于某些逻辑电路而言)不等。高精度时序和测量应用需要将抖动降低至 1 ps/mV。这方面的例子包括点云成像应用,如激光雷达、4D 雷达和其他电子光学应用。

拓扑结构

PDN 的拓扑结构也会影响目标阻抗,但并不是以我们预期的方式。典型 PCB 中的 PDN 可以有一个多总线拓扑结构。在这种拓扑结构中,通常有一个初级稳压器,将输入电压降至高逻辑电平 (5V),并将电源分支至总线。总线上也会放置其他稳压器,用于继续降低电压。详见下面方框图中的示意图。

1ee4975a-c330-11ed-ad0d-dac502259ad0.png

典型的 PDN 拓扑结构,一条电源总线上有多个电路模块

每个总线段上的不同电路模块和器件可以相互影响,这意味着由一个器件引起的 PDN 上的干扰可以传播到所有其他器件。这可以用 Z 参数矩阵来量化,它也称为阻抗参数矩阵。从该矩阵可以全面了解 PDN 阻抗,以及流入 PDN 某部分的电流如何在其他部分产生纹波。3D 电磁场求解器可用于确定网络参数矩阵,并在开始原型设计之前评估电路板的电源完整性。

2

努力降低 PDN 阻抗

一般来说,无论 PDN 的拓扑结构如何,我们都应该努力在所需带宽内将 PDN 阻抗降至最低。把 PDN 阻抗降到零是不可能的,但如果能把 PDN 阻抗降到毫欧级别,达到 GHz 级频率,那么设计就会非常顺利。如果使用大量具有不同 ESL 值的去耦电容和相邻平面,将有助于降低 PDN 阻抗,从而使电源总线电压波动和输出信号的抖动保持在一个较低的水平。

在所有设计挑战中,目标阻抗只是电源完整性的一个方面。Cadence Sigrity X 软件可以帮助我们评估设计中的电源完整性,并提供了一整套时域和频域仿真功能,以确定目标阻抗是否需要降低。Sigrity X 提供了一系列可以用于 PDN 阻抗分析的仿真功能,在全面评估系统功能并确保电源完整性上助您一臂之力。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    185

    文章

    18709

    浏览量

    261392
  • PDN
    PDN
    +关注

    关注

    0

    文章

    84

    浏览量

    23371
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    技术资讯 I 信号完整性阻抗匹配的关系

    络参数。信号完整性阻抗匹配之间存在什么关系?信号完整性阻抗匹配密不可分,精确的阻抗匹配对于确保功率顺利传输至PCB互连中的负载器件至关重
    的头像 发表于 09-05 15:19 4901次阅读
    <b class='flag-5'>技术</b><b class='flag-5'>资讯</b> <b class='flag-5'>I</b> 信号<b class='flag-5'>完整性</b>与<b class='flag-5'>阻抗</b>匹配的关系

    什么是信号完整性

    电子发烧友网站提供《什么是信号完整性?.pdf》资料免费下载
    发表于 07-09 15:10 0次下载

    了解信号完整性的基本原理

    ,设计人员必须注意电路板布局并使用适当的导线和连接器,从而最大限度地减少反射、噪声和串扰。此外,还必须了解传输线、阻抗、回波损耗和共振等基本原理。 本文将介绍讨论信号完整性时使用的一些术语,以及设计人员需要考虑的问题,然后介绍 [Amphenol] 优异的电缆和
    的头像 发表于 05-25 11:54 892次阅读
    了解信号<b class='flag-5'>完整性</b>的基本原理

    Samtec虎家大咖说 | 浅谈信号完整性以及电源完整性

    。与会者提出了关于信号完整性电源完整性设计的问题,这些问题反映了一些新兴的工程挑战。Scott、Rich和Istvan在回答中强调了严格分析、细节工具表征以及深入理解基本原理的重要
    发表于 05-14 14:52 1077次阅读
    Samtec虎家大咖说 | 浅谈信号<b class='flag-5'>完整性</b>以及<b class='flag-5'>电源</b><b class='flag-5'>完整性</b>

    电源完整性基础知识

    先说一下,信号完整性为什么写电源完整性?SI 只是针对高速信号的部分,这样的理解没有问题。如果提高认知,将SI 大类来看,SI&amp;PI&amp;EMI 三者
    发表于 05-13 14:41

    各种常用电路模块设计原则:电源完整性

    课题内容 v 电源完整性设计(文档) v 叠层设计 v 电源平面 v 去耦电容 纯分享贴,有需要可以直接下载附件获取完整资料! (如果内容有帮助可以关注、点赞、评论支持一
    发表于 05-08 16:30

    受控阻抗布线技术确保信号完整性

    如何保障信号完整性实现电路信号完整性,需遵循以下设计规范:避免直角走线、隔离时钟信号与电源信号、保持元件间最短距离。受控阻抗布线通过调整走
    的头像 发表于 04-25 20:16 1033次阅读
    受控<b class='flag-5'>阻抗</b>布线<b class='flag-5'>技术</b>确保信号<b class='flag-5'>完整性</b>

    使用罗德与施瓦茨RTE1104示波器进行电源完整性测试

    瓦茨RTE1104示波器进行电源完整性测试,确保电子设备的电源分配网络(Power Distribution Network, PDN)能够在各种工作条件下稳定运行。   首先,我们
    的头像 发表于 04-23 16:51 639次阅读
    使用罗德与施瓦茨RTE1104示波器进行<b class='flag-5'>电源</b><b class='flag-5'>完整性</b>测试

    电源完整性分析及其应用

    引言 电源完整性这一概念是以信号完整性为基础的,两者的出现都源自电路开关速度的提高。当高速信号的翻转时间和系统的时钟周期可以相比时,具有分布参数的信号传输线、电源和地就和低速系统中的情
    发表于 04-23 15:39

    普源DHO3000系列示波器电源完整性测试

    在电子电路设计日益复杂和高速的今天,电源完整性(Power Integrity, PI)已成为电子系统可靠的重要评估指标。电源完整性测试旨
    的头像 发表于 04-15 14:45 606次阅读
    普源DHO3000系列示波器<b class='flag-5'>电源</b><b class='flag-5'>完整性</b>测试

    技术资讯 | 信号完整性测试基础知识

    本文重点信号完整性测试需要从测试电路板和原型获取实验数据并加以分析。在理想的工作流程中,还会仿真信号完整性指标,并将其与实际测量值进行比较。信号完整性测试只能检查特定的结构,通常需要在测试前
    的头像 发表于 04-11 17:21 1938次阅读
    <b class='flag-5'>技术</b><b class='flag-5'>资讯</b> | 信号<b class='flag-5'>完整性</b>测试基础知识

    电源完整性理论基础

    随着 PCB 设计复杂度的逐步提高,对于信号完整性的分析除了反射,串扰以及 EMI 之外,稳定可靠的电源供应也成为设计者们重点研究的方向之一。尤其当开关器件数目不断增加,核心电压不断减小的时候,电源
    发表于 03-10 17:15

    使用环旭电子FEDS平台解决电源完整性模拟难题

    在现代高速电子系统中,电源完整性是指确保电子系统中所有元件都能稳定、准确地获得电源电压和电流,确保系统稳定运行,避免受到杂讯或波动的影响。电源
    的头像 发表于 01-14 09:22 911次阅读
    使用环旭电子FEDS平台解决<b class='flag-5'>电源</b><b class='flag-5'>完整性</b>模拟难题

    是德示波器在电源完整性分析中的应用

    电源完整性(Power Integrity,PI)对于现代电子系统至关重要。随着电子设备朝着高性能、小型化和低功耗方向发展,电源系统面临着越来越大的挑战。电源噪声、电压波动、瞬态干扰等
    的头像 发表于 01-07 11:05 684次阅读
    是德示波器在<b class='flag-5'>电源</b><b class='flag-5'>完整性</b>分析中的应用

    听懂什么是信号完整性

    2024年12月20日14:00-16:00中星联华科技将举办“高速信号完整性分析与测试”-“码”上行动系列线上讲堂线上讲堂。本期会议我们将为大家介绍高速串行总线传输基本框架,什么是信号完整性?高速
    的头像 发表于 12-15 23:33 1040次阅读
    听懂什么是信号<b class='flag-5'>完整性</b>